安捷伦InfiniiVision MSO
N5406A FPGA动态探头用于Xilinx
数据表
配合使用的Agilent InfiniiVision图1. FPGA动态探头用于Xilinx
6000或7000系列MSO提供了通过复杂的简单有效的解决方案
的结合赛灵思FPGA系统调试。
挑战
你靠眼光MSO
(混合信号示波器)
为了解
您的FPGA的行为
周围的上下文
系统。设计工程师
通常利用的
FPGA中的可编程性
路线内部节点到一个小
物理引脚数
调试。虽然这种方法
是非常有用的,它具有显著
局限性。
由于在FPGA引脚
通常是昂贵的
资源,有一个相对
少数可
调试。这限制了内部
可见性(即,一个销是
需要对每一个内部
信号被探测) 。
当您需要访问
不同的内部信号
你必须改变你的设计
路由这些信号发送到
可用引脚。这可以是时
耗,并且可以影响
FPGA设计的时序。
最后,需要过程
映射的信号名称
FPGA设计的
MSO数字通道的标签是
手动和繁琐。
当新的信号路由
了,你需要手动
更新这些信号名称
在MSO ,这需要
额外的时间,并且是
混乱的潜在来源
错误。
与MSO有效地调试FPGA的更快,更
一个更好的办法
- 协作
安捷伦与发展之间
赛灵思已经产生了更快,
更有效的方式来使用
MSO调试FPGA和
周边系统。安捷伦
FPGA动态探头,用于
与安捷伦一起
MSO ,提供了最有效
通过简单的解决方案
复杂的调试。
查看内部活动
使用
您的MSO数字通道,你
通常限于测量
在对外围信号
FPGA 。与FPGA动态
探头,您现在可以访问信号
FPGA内部。您可以
测量最多64个内部信号
每个外部引脚专用
调试,解锁的可见性
你的设计,你从未有过的
前。
使多次测量
秒
- 移动探测点
内部的FPGA曾经是
耗时。现在,在小于
第二,你可以很容易地测量
不同组的内部信号
无设计变更。 FPGA
时间保持不变时,
选择内部信号组新
探测。
充分利用你做了你的工作
设计环境
- 在FPGA
动态探头内部的映射
从您的FPGA信号名称
设计工具,安捷伦MSO 。
消除无意的失误
保存这个小时的时间
信号和总线的自动设置
名称上的MSO 。
探头输出
基于FPGA的引脚
PC板
FPGA
ATC2
软件应用程序可以是
授权给一个特定的
PC或特定的MSO
安装软件应用程序
连接到PC上
6000或7000系列多业务运营商
USB
局域网
GPIB
并行
或USB
JTAG
插入ATC2内核
Xilinx内核插入器
赛灵思JTAG电缆
图2.创建一个节省时间的FPGA测量系统。插入一个ATC2 (安捷伦跟踪
睿)为核心的FPGA设计。与运行在PC上的应用程序可以控制
通过JTAG来衡量它的内部信号组。
1-128
选择MUX
1-128
1-128
1-128
以FPGA引脚
1-128
改变信号的银行
通过JTAG选择
JTAG
图3.访问最多为每个调试引脚64内部信号。信号
银行都具有相同的宽度( 1到128的信号宽)由下式确定
的器件引脚数你投入的调试。每个引脚提供
从每一个输入行的顺序存取到一个信号。
2
SELECT