先进的信息
MX10C805X
单芯片8位微控制器
特征
高性能CMOS ROM CPU
工作电压5V
高达40MHz的操作( 3.5MHz的至40MHz )
3个16位定时器/计数器
256字节的片内数据RAM
4/8/16/32/64 KB片上程序存储器
32个可编程I / O线
片内看门狗定时器( WDT )
6个中断源
ROM代码保护
两个优先级
省电空闲和掉电模式
64KB的外部程序存储器空间
64KB的外部数据存储器空间
可在PLCC , PQFP和PDIP封装
4个8位I / O端口
全双工增强型UART与标兼容
准80C51和80C52的
扩展级温度范围( -40 ° C至+ 85°C )
概述
单芯片8位微控制器的制造
MXIC先进的CMOS工艺。该设备使用
同样强大的指令集,具有相同的architec-
TURE ,并且引脚对引脚与现有的80C51兼容。
增加的功能使其成为更强大
微控制器适用于需要时钟输出的应用
放,并加/减计数功能,例如马达
控制权。它也有一个更灵活的串行信道
促进多处理器通信。
销刀豆网络gurations
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
P0.0
P0.1
P0.2
P0.3
北卡罗来纳州
44 PLCC
P1.5
P1.6
P1.7
RST
P3.0
北卡罗来纳州
P3.1
P3.2
P3.3
P3.4
P3.5
7
40 PDIP
P0.4
P0.5
P0.6
P0.7
EA
6
1
44
40
39
12
MX10C805X
34
北卡罗来纳州
ALE
PSEN
P2.7
P2.6
17
18
P3.6
P3.7
XTAL2
XTAL1
VSS
23
P2.0
P2.1
P2.2
P2.3
北卡罗来纳州
29
28
P2.4
P2.5
44 PQFP
P1.4
P1.3
P1.2
P1.1
P1.0
北卡罗来纳州
VCC
P0.0
P0.1
P0.2
P0.3
( T2), P1.0
( T2EX ) P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RESET
(RXD) P3.0
(TXD)P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA
ALE
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
P2.4 ( A12 )
P2.3 (A11)
P2.2 (A10)
P2.1 (A9)
P2.0 (A8)
P1.5
P1.6
P1.7
RST
P3.0
北卡罗来纳州
P3.1
P3.2
P3.3
P3.4
P3.5
44
1
34
33
MX10C805X
11
12
23
22
P0.4
P0.5
P0.6
P0.7
EA
北卡罗来纳州
ALE
PSEN
P2.7
P2.6
P2.5
P / N : PM0591
P3.6
P3.7
XTAL2
XTAL1
VSS
北卡罗来纳州
P2.0
P2.1
P2.2
P2.3
P2.4
MX10C805X
REV 。 0.3 ,四月09 , 1999
1
MX10C805X
工艺信息
该器件制造上MXIC CMOS工艺。
在附加,端口1提供以下的功能
特殊功能的MX10C805X的:
端口引脚
备用功能
T2 (外部计数输入到定时器/
计数器2 ) ,时钟输出
T2EX (定时器/计数器2捕捉/重装
触发和方向控制)
端口2 :端口2是跨一个8位双向I / O口
最终上拉电阻。端口2输出缓冲器可驱动LS TTL
输入。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
端口2发出时取高位地址字节
从外部程序存储器和期间访问
外部数据存储器使用16位地址( MOVX
@ DPTR ) 。在这种应用中,它使用强大的内部
发射1级的时候上拉电阻。在外部访问
使用8位地址( MOVX @Ri )数据存储器,
端口2发出的P2特殊功能的内容
注册。
端口3 :端口3是接口的8位双向I / O口
最终上拉电阻。端口3输出缓冲器可驱动LS TTL
输入。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
端口3也可以用做其他不同的特殊的为特色的功能
8051家庭Tures的,如下所示:
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写sttobe )
RD (外部数据存储器读选通)
套餐
MX10C805
1
P
C
温度
C = 0 ° C至70 °
C
I = -40°到85°
C
C
包
P → PDIP
Q = PLCC
F = PQFP
ROM大小
0 = 64K字节
1 = 4K字节
2 = 8K字节
4 = 16K字节
8 32K字节
P1.0
P1.1
引脚说明
VCC :电源电压。
VSS :电路接地。
P0口: P0口是一个8位漏极开路双向I / O
端口。作为一个输出端口的每个引脚可以吸收几个LS
TTL输入。 P0口具有1的写信给他们
浮动,并在该状态下,可作为高阻抗
输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时, 1的,并能源和汇serveral的LS
TTL输入。
端口1 :端口1是一间8位双向I / O口
最终上拉电阻。端口1的输出缓冲器可驱动LS TTL
输入。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
P / N : PM0591
REV 。 0.3 ,四月09 , 1999
3
MX10C805X
RST :复位输入。高该引脚上出现两个机器
振荡器运行时的周期复位设备。
端口引脚将被驱动为复位状态时,
最小VIHI电压施加是否在该振荡器
器正在运行与否。内部下拉电阻per-
MITS一个上电复位,只有一个电容连接
至VCC。
ALE :地址锁存使能输出脉冲锁存
地址在外部访问的低字节
内存。
在正常操作中,ALE以一个恒定的速率发射
1/6的振荡器频率,并可以用于克斯特
最终定时或时钟使用。但是,请注意,
在每个门禁一体ALE脉冲被跳过来克斯特
内部数据存储器。
如果需要的话, ALE操作可以通过设置位来禁止
5 SFR位置87H ( PCON ) 。与此位设置,引脚
被微弱拉高。然而, ALE禁用功能
一个MOVX或MOVC指令时将暂停,
空闲模式,掉电模式。 ALE无效
将复位终止。当ALE为特色的禁用
TURE被暂停或终止, ALE引脚将不
再弱上拉。设置ALE-禁止位
没有影响,如果micrcontroller是在外部execu-
化模式。
纵观本数据手册的其余部分,将ALE
参阅出来ALE引脚的信号,并且销
将被称为ALE引脚。
PSEN :程序存储允许的读选通EX-
ternal程序存储器。
当MX10C805X从外部执行代码
程序存储器, PSEN被激活两次,每次马
脊周期,所不同的是2的PSEN激活是
在每次访问外部数据存储器跳过。
EA / VPP : Extrernal访问启用。 EA必须
到VSS ,以使所述twiceto从取代码
外部程序存储器位置0000H到0FFFFH 。
EA将在内部锁存复位。
EA应绑在VCC内部程序EX-
ecutions 。
XTAL1 :输入到振荡器反相放大器。
XTAL2 :振荡器反相放大器的输出。
P / N : PM0591
振荡器特性
XTAL1和XTAL2是输入和输出,分别
它可以用于构造一个反相放大器的
作为一个内部振荡器,如示于图3。任何一个
石英晶体或陶瓷谐振器都可以使用。
C2
XTAL2
C1
XTAL1
VSS
C1,C2 = 30 pF的是等于或小于10 pF对于晶体
对于陶瓷谐振器,谐振器的接触制造。
图3.振荡器连接
为了从外部时钟源, XTAL1驱动装置
应驱动,而XTAL2漂浮,如图图 -
茜4.有上的占空比没有requirememts
外部时钟信号,由于输入到内部
时钟电路是通过除以2的触发器,但
规定的最小和最大的高和低倍
在数据表必须得到遵守。
外部振荡器可能会遇到多达100
pF负载在XTAL1启动时。这是由于以交换
该放大器和反馈之间的电容作用
距离。一旦外部信号满足VIL和VIH
规格电容不会超过20 pF的。
N / C
XTAL2
外
振荡器
信号
XTAL1
VSS
图4.外部时钟配置
REV 。 0.3 ,四月09 , 1999
4
先进的信息
MX10C805X
单芯片8位微控制器
特征
高性能CMOS ROM CPU
工作电压5V
高达40MHz的操作( 3.5MHz的至40MHz )
3个16位定时器/计数器
256字节的片内数据RAM
4/8/16/32/64 KB片上程序存储器
32个可编程I / O线
片内看门狗定时器( WDT )
6个中断源
ROM代码保护
两个优先级
省电空闲和掉电模式
64KB的外部程序存储器空间
64KB的外部数据存储器空间
可在PLCC , PQFP和PDIP封装
4个8位I / O端口
全双工增强型UART与标兼容
准80C51和80C52的
扩展级温度范围( -40 ° C至+ 85°C )
概述
单芯片8位微控制器的制造
MXIC先进的CMOS工艺。该设备使用
同样强大的指令集,具有相同的architec-
TURE ,并且引脚对引脚与现有的80C51兼容。
增加的功能使其成为更强大
微控制器适用于需要时钟输出的应用
放,并加/减计数功能,例如马达
控制权。它也有一个更灵活的串行信道
促进多处理器通信。
销刀豆网络gurations
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
P0.0
P0.1
P0.2
P0.3
北卡罗来纳州
44 PLCC
P1.5
P1.6
P1.7
RST
P3.0
北卡罗来纳州
P3.1
P3.2
P3.3
P3.4
P3.5
7
40 PDIP
P0.4
P0.5
P0.6
P0.7
EA
6
1
44
40
39
12
MX10C805X
34
北卡罗来纳州
ALE
PSEN
P2.7
P2.6
17
18
P3.6
P3.7
XTAL2
XTAL1
VSS
23
P2.0
P2.1
P2.2
P2.3
北卡罗来纳州
29
28
P2.4
P2.5
44 PQFP
P1.4
P1.3
P1.2
P1.1
P1.0
北卡罗来纳州
VCC
P0.0
P0.1
P0.2
P0.3
( T2), P1.0
( T2EX ) P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RESET
(RXD) P3.0
(TXD)P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA
ALE
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
P2.4 ( A12 )
P2.3 (A11)
P2.2 (A10)
P2.1 (A9)
P2.0 (A8)
P1.5
P1.6
P1.7
RST
P3.0
北卡罗来纳州
P3.1
P3.2
P3.3
P3.4
P3.5
44
1
34
33
MX10C805X
11
12
23
22
P0.4
P0.5
P0.6
P0.7
EA
北卡罗来纳州
ALE
PSEN
P2.7
P2.6
P2.5
P / N : PM0591
P3.6
P3.7
XTAL2
XTAL1
VSS
北卡罗来纳州
P2.0
P2.1
P2.2
P2.3
P2.4
MX10C805X
REV 。 0.3 ,四月09 , 1999
1
MX10C805X
工艺信息
该器件制造上MXIC CMOS工艺。
在附加,端口1提供以下的功能
特殊功能的MX10C805X的:
端口引脚
备用功能
T2 (外部计数输入到定时器/
计数器2 ) ,时钟输出
T2EX (定时器/计数器2捕捉/重装
触发和方向控制)
端口2 :端口2是跨一个8位双向I / O口
最终上拉电阻。端口2输出缓冲器可驱动LS TTL
输入。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
端口2发出时取高位地址字节
从外部程序存储器和期间访问
外部数据存储器使用16位地址( MOVX
@ DPTR ) 。在这种应用中,它使用强大的内部
发射1级的时候上拉电阻。在外部访问
使用8位地址( MOVX @Ri )数据存储器,
端口2发出的P2特殊功能的内容
注册。
端口3 :端口3是接口的8位双向I / O口
最终上拉电阻。端口3输出缓冲器可驱动LS TTL
输入。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
端口3也可以用做其他不同的特殊的为特色的功能
8051家庭Tures的,如下所示:
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写sttobe )
RD (外部数据存储器读选通)
套餐
MX10C805
1
P
C
温度
C = 0 ° C至70 °
C
I = -40°到85°
C
C
包
P → PDIP
Q = PLCC
F = PQFP
ROM大小
0 = 64K字节
1 = 4K字节
2 = 8K字节
4 = 16K字节
8 32K字节
P1.0
P1.1
引脚说明
VCC :电源电压。
VSS :电路接地。
P0口: P0口是一个8位漏极开路双向I / O
端口。作为一个输出端口的每个引脚可以吸收几个LS
TTL输入。 P0口具有1的写信给他们
浮动,并在该状态下,可作为高阻抗
输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时, 1的,并能源和汇serveral的LS
TTL输入。
端口1 :端口1是一间8位双向I / O口
最终上拉电阻。端口1的输出缓冲器可驱动LS TTL
输入。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是克斯特
应受拉低时将输出电流( IIL ,在数据表)
由于内部上拉的。
P / N : PM0591
REV 。 0.3 ,四月09 , 1999
3
MX10C805X
RST :复位输入。高该引脚上出现两个机器
振荡器运行时的周期复位设备。
端口引脚将被驱动为复位状态时,
最小VIHI电压施加是否在该振荡器
器正在运行与否。内部下拉电阻per-
MITS一个上电复位,只有一个电容连接
至VCC。
ALE :地址锁存使能输出脉冲锁存
地址在外部访问的低字节
内存。
在正常操作中,ALE以一个恒定的速率发射
1/6的振荡器频率,并可以用于克斯特
最终定时或时钟使用。但是,请注意,
在每个门禁一体ALE脉冲被跳过来克斯特
内部数据存储器。
如果需要的话, ALE操作可以通过设置位来禁止
5 SFR位置87H ( PCON ) 。与此位设置,引脚
被微弱拉高。然而, ALE禁用功能
一个MOVX或MOVC指令时将暂停,
空闲模式,掉电模式。 ALE无效
将复位终止。当ALE为特色的禁用
TURE被暂停或终止, ALE引脚将不
再弱上拉。设置ALE-禁止位
没有影响,如果micrcontroller是在外部execu-
化模式。
纵观本数据手册的其余部分,将ALE
参阅出来ALE引脚的信号,并且销
将被称为ALE引脚。
PSEN :程序存储允许的读选通EX-
ternal程序存储器。
当MX10C805X从外部执行代码
程序存储器, PSEN被激活两次,每次马
脊周期,所不同的是2的PSEN激活是
在每次访问外部数据存储器跳过。
EA / VPP : Extrernal访问启用。 EA必须
到VSS ,以使所述twiceto从取代码
外部程序存储器位置0000H到0FFFFH 。
EA将在内部锁存复位。
EA应绑在VCC内部程序EX-
ecutions 。
XTAL1 :输入到振荡器反相放大器。
XTAL2 :振荡器反相放大器的输出。
P / N : PM0591
振荡器特性
XTAL1和XTAL2是输入和输出,分别
它可以用于构造一个反相放大器的
作为一个内部振荡器,如示于图3。任何一个
石英晶体或陶瓷谐振器都可以使用。
C2
XTAL2
C1
XTAL1
VSS
C1,C2 = 30 pF的是等于或小于10 pF对于晶体
对于陶瓷谐振器,谐振器的接触制造。
图3.振荡器连接
为了从外部时钟源, XTAL1驱动装置
应驱动,而XTAL2漂浮,如图图 -
茜4.有上的占空比没有requirememts
外部时钟信号,由于输入到内部
时钟电路是通过除以2的触发器,但
规定的最小和最大的高和低倍
在数据表必须得到遵守。
外部振荡器可能会遇到多达100
pF负载在XTAL1启动时。这是由于以交换
该放大器和反馈之间的电容作用
距离。一旦外部信号满足VIL和VIH
规格电容不会超过20 pF的。
N / C
XTAL2
外
振荡器
信号
XTAL1
VSS
图4.外部时钟配置
REV 。 0.3 ,四月09 , 1999
4