数据表草案
LANCAM B族
应用优势
新的低成本LANCAM家庭在一个节省空间
TQFP封装
速度快,同时允许DA和SA处理
在450纳秒,相当于138端口10 BASE- T或
100 Base-T以太网端口, 13
完整的CAM功能,让所有操作都被屏蔽
在逐位基础
功能强大, LANCAM A / L兼容的指令集
对于任何表处理的需要
可移动的比较数和掩码寄存器协助
接近匹配算法
级联任何实际长度没有
性能损失
工业温度级的恶劣环境
双足迹连接,以节省电路板空间
3.3伏的低功耗系统
特色鲜明
高密度CMOS内容可寻址存储器
( CAM)的
1K ( 1480B ) , 4K ( 4480B ) , 8K ( 8480B )字
每个单词记忆的组织64位
16位I / O
快50纳秒的速度比较
快速上下文双重配置寄存器组
开关
16位CAM / RAM段与音乐的专利
分区
/ MA和/ mm输出标志,以实现更快的系统
性能
可读设备ID
没有等待状态选择更快的运行模式
后一个不匹配
有效位设置在状态寄存器访问
单周期复位段控制寄存器
44-和64引脚TQFP封装
3.3伏特操作
数据( 16 )
MUX
数据(64)
VCC
GND
DQ ( 15-0 )
(16)
I / O缓冲器
数据( 16 )
翻译
802 .3/80 2.5
数据( 16 )
解复用
数据(64)
COMMANDS &状态
(16)
源
目的地
段
计数器
比较数*
面膜1
MASK 2
地址译码器
指令(W / O) *
/W
控制
/厘米
/ RESET
16
页地址(本地的)
设备选择( GLOBAL )
/ EC
STATUS ( 15-0 ) ( R / O) *
/ MM , / FL
STATUS ( 31-16 ) ( R / O)
寄存器集
2
MATCH ADDR
& / MA F LAG
N+1
地址
下一个空闲地址( R / O)
控制
段控制
N
2
N
X 2有效位
优先编码器
/E
/ MA
/MM
CAM ARRA
2
N
WORDS
×64位
2
/FF
MATCH
和
旗
逻辑
/ FI
/ MF
/ MI
图1 : LANCAM B族框图
MUSIC半导体,音乐徽标和短语"MUSIC Semiconductors"是
MUSIC半导体的注册商标。音乐是一个商标
MUSIC半导体。
2000年10月20日第1版
LANCAM B族
概述
概述
该LANCAM由不同深度的64位的
内容可寻址存储器(凸轮) ,具有16位
广泛的接口。
粘附分子,也称为联存储器,在操作
相反的方式,以随机存取存储器( RAM)中。在
的RAM ,输入到该装置是一个地址,并输出
是存储在该地址中的数据。在CAM中,输入的是一个
数据样本和输出是一个标志,以指示匹配,并
匹配的数据的地址。其结果,凸轮
搜索在很短的匹配数据的大型数据库,
一定时间,不管有多少项是
该数据库。搜索数据字到64位的能力
让广大的地址空间,以快速搜索
并有效。获得专利的架构,每个链接CAM
条目相关联的数据,提供可用于该数据
使用后比较成功的操作。
音乐LANCAMs是理想的地址过滤和
翻译应用程序在局域网中的交换机和路由器。该
LANCAMs也非常适用于加密,数据库
促进剂,和图像处理。
操作概述
使用LANCAM ,用户将数据加载到所述
比较字寄存器,它会自动比较
所有有效的CAM位置。然后,设备指示
是否一个或一个以上的有效CAM的位置
包含相匹配的目标数据的数据。状态
每个CAM的位置是由两个有效位在决定
每个存储器位置。这两个比特被编码以使
4有效性条件:有效的,空的,跳过,和RAM ,
在状态寄存器位显示24页(比特29:28 ) 。该
存储器可被划分成CAM和相关的
RAM段上的16位边界上,但是通过使用一个
两个可用的掩码寄存器,所述CAM / RAM
分区可以设置为零之间任意大小的
和64位。
该LANCAM的内部数据通路是64位宽为
快速的内部比较和数据移动。垂直
的附加LANCAMs在菊花链级联
时尚延伸CAM存储深度大
数据库。级联,无需外部逻辑。加载中
数据的控制,比较数和屏蔽寄存器
自动触发一个比较。进行比较也可以是
通过一个命令到设备发起的。相关的RAM
数据可用后立即成功比较
操作。状态寄存器报告的结果
比较包括所有的标志和地址。两款面膜
寄存器可以使用,并且可以在两个不同的可用于
方法:屏蔽比较或屏蔽数据写入。该
RAM有效性类型允许额外的面具存储在
所述CAM阵列,其中它们可被快速检索。
一个简单的四线控制接口和命令
装入指令译码器控制设备。一
功能强大的指令集增加了控制的灵活性
并最小化软件开销。此外,专用
引脚匹配和多赛标志提升
当设备由国家控制的性能
机。这些和其他功能使LANCAM一
强大的联想记忆,它大大减少
搜索延迟。
2
第1版
引脚说明
LANCAM B族
引脚说明
注意:
所有信号都采用CMOS工艺技术与TTL电平。开始的斜杠( “/”)信号名称为低电平有效。
投入绝不能悬空。凸轮建筑吸引大量的电流在比较操作,强制要求使用良好
布局和旁路技术。指的是直流电气特性25页了解更多信息。
/MM
/FF
/ FI
/厘米
/ EC
GND
DQ0
DQ1
DQ2
DQ3
VCC
NC
NC
GND
DQ4
DQ5
VCC
VCC
TEST2
GND
GND
GND
GND
DQ6
DQ7
VCC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
NC
NC
/MM
/FF
/ FI
/厘米
/ EC
GND
GND
DQ0
DQ1
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
NC
/ MA
/ MI
/ MF
GND
GND
/ RESET
VCC
VCC
TEST1
/E
/W
GND
GND
NC
NC
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
DQ2
DQ3
VCC
NC
NC
34
35
36
37
38
39
40
41
42
43
44
GND
DQ4
DQ5
VCC
VCC
TEST2
GND
GND
DQ6
DQ7
VCC
1
2
3
4
5
6
7
8
9
10
11
44引脚TQFP
( TOP VIEW )
33
32
31
30
29
28
27
26
25
24
23
/ MA
/ MI
/ MF
GND
/ RESET
VCC
VCC
TEST1
/E
/W
GND
64引脚TQFP
( TOP VIEW )
图2 : 44引脚TQFP
/ E (芯片使能输入,TTL )
在/ E输入使能设备,而低。下降
缘注册的控制信号/ W , / CM ,和/ EC 。该
上升沿将锁定菊花链,关闭DQ管脚,
钟表目的地址和源段计数器。
通过/ E启用四个周期的类型示于表1中。
表1 : I / O周期
/W
低
低
高
高
/厘米
低
高
低
高
周期类型
命令写周期
数据写周期
命令读周期
数据读取周期
/ W(写使能输入, TTL )
期间的/ W输入选择数据流的方向
设备周期。 / W低选择写周期和/ W高
选择一个读周期。
/ CM (数据/命令选择,输入,TTL )
在/ CM的输入选择是否在输入信号上
DQ15-0的数据或命令。 / CM低电平选择
指令周期和/厘米高的选择数据周期。
/ EC (启用菊花链,输入,TTL )
在/ EC信号执行两种功能。在/ EC输入
允许/中频输出显示的一个结果
对比,如图9第14页上。如果/ EC是
低处的/ E的在一个给定的周期的下降沿, / MF
输出被使能。否则, /中频输出被保持
高。
第1版
22
21
20
19
18
17
16
15
14
13
12
GND
DQ15
DQ14
DQ13
DQ12
GND
DQ11
DQ10
DQ9
DQ8
GND
在/ EC信号也使/ MF- / MI菊花链,
其用于选择器件具有最高优先级的
匹配LANCAMs的字符串。表4说明了
的/ EC指令信号的装置上具有或不具有作用
比赛在标准模式和增强模式。 / EC必须
在初始化过程中HIGH 。
DQ15-0 (数据总线,I / O , TTL )
该DQ15-0线传送数据,命令和状态来
并从LANCAM 。 / W和/ CM的控制方向
和的流向或来自所述信息性质
装置。当/ E为高电平, DQ15-0去HIGH -Z 。
/ MF (匹配标志,输出, TTL )
的/ MF输出变为低电平时,一个或多个有效
在一个比较周期中发生匹配。 / MF生效
后/ E变为高电平上,使菊花的周期
链(第一周期/ EC中注册的低电平通过
中/ E之前的下降沿;参见图9第14页) 。在一个
菊花链,在更高优先级的设备是有效的匹配( ES )
从/ MI的输入/中频通过。如果菊花链是
启用,但比赛标志在控制禁用
寄存器中,/ MF输出仅取决于/ MI输入
该设备( / MF = / MI) 。 / MF是高,如果没有匹配
或当菊花链被禁用( / E变为高电平时,
/ EC是高在了/ E之前的下降沿) 。该
系统相匹配的标志是在最后一台设备的/ MF引脚
菊花链。 / MF复位时积极配置
寄存器设定的变更。
3
DQ9
DQ8
GND
GND
NC
图3 : 64引脚TQFP
NC
GND
GND
DQ15
DQ14
DQ13
DQ12
GND
GND
DQ11
DQ10
LANCAM B族
引脚说明
/ MI (匹配输入,输入, TTL )
在/ MI输入优先于垂直级联器件
系统。它被连接到先前的/ MF输出
装置中的菊花链。在所述第一设备上的/ MI销
链必须置为高电平。
/ MA (设备匹配标志,输出, TTL )
在/ mA的输出为低电平时,一个或多个有效的匹配
发生在当前或前面的最后一个比较
周期。在/ mA的输出是没有资格被/ EC或/ MI ,和
反映了特定设备的状态的匹配标志
注册。 / MA复位时,当前的寄存器集
改变了。
/ MM (设备的多个匹配标志,输出, TTL )
对/ mm输出为低电平时,不止一个有效的匹配
在当前或前面的最后一个比较发生
周期。对/ mm输出不是合格的/ EC或/ MI ,和
反映了特定设备的多重匹配标志
状态寄存器。 / MM复位时,当前的寄存器集
改变了。
/ FF (满标志,输出, TTL )
如果在控制寄存器使能, / FF输出变
如果没有空的存储单元内的存在LOW
装置(和菊花链中的装置如上述
由/ FI销所示)。该系统全旗是/ FF
最后一个装置中的菊花链,以及在下一步免的销
地址驻留在设备与/ LOW FI和/ FF
HIGH 。如果在控制寄存器禁用了/ FF输出
只依赖于/ FI输入( / FF = / FI) 。
/ FI (全部输入,输入, TTL )
在/ FI输入生成CAM-内存系统 - 全
显示在垂直串联系统。它被连接
到上设备的菊花链/ FF输出。
在一个链中的第一个设备上的/ FI引脚必须
低。
/ RESET (复位,输入,TTL )
/ RESET必须驱动为低电平将器件的
术前已知状态,该设备重置
第11页的/ RESET上的表3所示的条件
引脚应通过TTL电平来驱动,而不是直接通过RC
超时。 / E高,必须在/ RESET被保留。
TEST1 , TEST2 (测试,输入,TTL )
这些引脚使音乐生产测试模式是
不能使用在应用程序中。它们应该被连接到
地,直接地或通过一个下拉电阻器,或
他们可能会悬空。这些引脚可能并不
在所有版本的这些产品来实现。
VCC , GND (正电源,接地)
这些引脚的电源连接到
LANCAM 。 VCC必须符合电源
在工作条件相对部分的要求
到GND引脚,它们均处于0伏(系统参考
势) ,该设备的正确操作。所有
接地和电源引脚都必须连接到自己的
有足够大容量和高频率相应的平面
在接近该装置旁路电容器。
4
第1版
功能说明
LANCAM B族
功能说明
该LANCAM是一个内容可寻址存储器( CAM)的
16位I / O的网络地址过滤和
翻译,虚拟存储器,数据压缩,缓存
和查表的应用程序。该存储器由
静态的CAM ,组织在64位的数据字段。每个数据字段
可被划分成一个CAM和一个RAM的子场
16位边界。存储器中的内容可以是
随机访问或关联方式通过使用访问
一个比较。在过程中自动比较周期,数据
比较数寄存器与自动比较
在存储器阵列中的“有效”的条目。设备ID
可以用TCO PS指令读取(见持久
源寄存器位第24页) 。
数据输入和输出特性
该LANCAM的数据输入和输出
复用于在16位的I / O总线的数据和指令。
在内部,数据是, 64位的基础上进行处理,由于
比较字寄存器,屏蔽寄存器,每个内存
进入64位宽。存储记录在全球范围
16位可配置成CAM和RAM段
边界,如在美国专利5383146中描述分配
音乐半导体。七种不同的CAM / RAM
拆分是可能的,与所述CAM宽度会从一个到
四个段,其余的RAM宽度从去
三零段。在比较宽更精细的分辨率
可以通过在一个比较调用一个掩码寄存器,
这使得对位的基础上的全球屏蔽。凸轮
子字段包含缔数据,该进入
相比较,而RAM的子字段包含所述相关联的
数据,这是不进行比较。在局域网的桥梁,在RAM
子场可以容纳,例如,端口地址和老化
相关的目的地或源地址信息
在一个给定位置的CAM子保存的信息。
在一个翻译应用程序时, CAM领域能保持
字典条目,而RAM字段保存的
翻译,几乎瞬时的响应。
有效位
每个条目都具有与之相关联的两个有效位来定义
其具体类型:空的,有效的,跳过,或RAM 。当
数据被写入到所述活性比较数寄存器和
主动段控制寄存器到达计数,
比较数寄存器的内容被自动
与所有有效入口的CAM区相比
存储器阵列。为了增加灵活性,比较数
注册即可桶形移位右或左1位的时间。
比较指令则可以使用另一种力量
比较数寄存器和CAM之间的比较
四个有效性的任一项存储器条目部
类型。经过读取或存储操作移动时,
位置有效位阅读或移动复制到
状态寄存器中,在那里它们可以使用读
命令读周期。
第1版
数据移动(读/写)
数据可以从数据寄存器中的一个(CR移动,
MR1 , MR2或)到一个存储器位置是基于所述
最后的比较结果(最高优先级匹配或
下一个免) ,或者到一个绝对地址,或到该位置
由活动地址寄存器指向。数据也可以是
直接写入到存储器使用任何的DQ总线
上述寻址模式。地址寄存器可
直接加载并可以被设置为递增或
递减,使DMA式读取或写入
内存。
配置寄存器集
两套配置寄存器(控制段
控制,地址,掩码寄存器1 ,并持续源
和目的地)被提供,以允许快速的上下文
前景和背景的活动之间的切换。
当前活动组配置寄存器控制
写,读,移动和进行比较。前台集
通常将被预先加载的值有用
比较输入数据,通常被称为滤波,而
背景集将被预先加载的值有用
内务管理活动,如清除旧条目。
移动从过滤到前台任务
吹扫的后台任务可以通过发出一个完成
单个指令来改变当前设置的
配置寄存器。该器件的匹配条件
复位时有效寄存器组的改变。
控制寄存器
主动控制寄存器决定操作
在装置内的条件。通过这种设置条件
寄存器的内容复位,启用或禁用匹配标志,
启用或禁用满标志, CAM / RAM分区,
禁用或选择遮蔽的条件下,禁用或选择
自动递增或自动递减地址
注册,并选择标准或增强模式。该
主动段控制寄存器包含独立的计数器
来控制16位的数据段写入到所述
选择的持久性的目的地,并控制读
从所选择的持久性的16位的数据段
源。
屏蔽寄存器
有两个活性屏蔽寄存器在任何一个时间,它
可以选择掩模的比较或数据的写入。面膜
寄存器1同时具有前景和背景模式中,以
支持快速上下文切换。屏蔽寄存器2不
具有这种模式下,但在一个可向左或向右移动一个位
时间。用于掩蔽的比较,存储在激活数据
选择屏蔽寄存器决定了哪些位
比较数进行比较反对的有效内容
内存。如果一个位被设置高的屏蔽寄存器,同
在比较字寄存器位的位置变成了“不
5