MT93L04
128路语音回声消除器
数据表
特点
MT93L04
是一个多芯片模块( MCM)的
由4个
MT93L00
设备从而提供
128路64毫秒回声消除
每个设备( MT93L00 )是独立的
彼此
每个设备都有回声抵消的功能
超过32个频道
MCM模块提供了超过40 %的电路板
节省空间
每个设备( MT93L00 )可以被编程
独立在任何模式下例如背靠背或
扩展的延迟提供取消的功能
不同的回声尾
每个设备都具有相同的JTAG的识别
CODE
订购信息
MT93L04AG
365球BGA
托盘
MT93L04AG2 365球BGA **
托盘
**无铅锡/银/铜
-40 ° C至+ 85°C
回声消除池
DCME ,卫星和多路转换器系统
2006年1月
描述
该MT93L04语音回声消除器实现了成本
用于电话话音频带回波有效的解决方案
取消符合ITU -T G.168的要求。
该MT93L04架构包含了64组两
回声消除器( ECA和欧洲央行),它可以
被配置为提供两个信道的64毫秒
或128毫秒的一个通道回声消除。
这提供了128个通道的64毫秒到64
128毫秒的回音消除或任何渠道
组合的两种配置。该MT93L04
支持ITU -T G.165和G.164音关闭
要求。
应用
语音通过IP网络的网关
语音ATM ,帧中继
T1 / E1 / J1多通道回声消除
无线基站
MT93L00
MT93L00
1
4
MT93L00
MT93L00
2
3
图1 - MT93L04是多芯片模块组成的4 MT93L00设备
1
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2001-2006 ,卓联半导体公司保留所有权利。
MT93L04
数据表
V
DD1 ( 3.3V )
V
SS
V
DD2 ( 1.8V )
ODE
回音消除游泳池
凛
罪
MCLK
FSEL
PLL
串行
to
并行
组0
ECA / ECB
第1组
ECA / ECB
2组
ECA / ECB
组3
ECA / ECB
并行
to
串行
大败
SOUT
第4组
ECA / ECB
第5组
ECA / ECB
第6组
ECA / ECB
第7组
ECA / ECB
8组
ECA / ECB
9组
ECA / ECB
第10组
ECA / ECB
第11组
ECA / ECB
第12组
ECA / ECB
C4i
F0i
定时
单位
13组
ECA / ECB
14组
ECA / ECB
第15组
ECA / ECB
注意:
请参考图4
回声消除器
框图
IC0
RESET
微处理器接口
测试端口
DS CS R / W A10 -A0 DTA
D7-D0
IRQ TMS TDI TDO TCK TRST
图2 - 功能框图单MT93L00 ( 32频道)
单MT93L00特点
回声消除独立的多通道;从32个通道的64毫秒到16个频道的128毫秒
与混合于128毫秒的信道或64毫秒,在任何组合的能力
独立的掉电模式每组2通道电源管理
ITU -T G.165和G.168标准
经过现场验证的,高品质的性能
兼容ST- BUS和GCI接口为2 Mb / s的串行PCM
PCM编码,
μ / A律
ITU -T G.711或征幅度
每个通道的传真/调制解调器G.164 2100 Hz或G.165 2100 Hz的相位反转音禁用
每个通道回声消除器的参数控制
透明的数据传输和静音
回声路径的变化快速重新收敛
非线性处理器提供高品质的主观表现
防止窄带信号分歧
所有的PCM信道的偏移归零
10 MHz或20 MHz的主时钟操作
3.3 V片和宽容的5伏输入, 1.8 V逻辑核心业务
无需外部存储器
非复用微处理器接口
IEEE- 1149.1 ( JTAG )测试访问端口
2
卓联半导体公司
MT93L04
引脚说明
信号名称
V
DD1
= 3.3V
V
DD2
= 1.8V
信号类型
动力
动力
BGA球#
信号说明
数据表
R6 , R8 , R13 , R15 , N15 , H15 ,电源正极。名义上是3.3伏。
F15 , F13 , F8 , F6 , H6 , N6 , P6 ,V
DD1
I / O电压
R9,R10,R11,R12,M15,
L15,K15,J15,F12,F11,
F10 , F9 , J6 , K6 , L6 , M6 ,
正电源。名义上是1.8伏。
V
DD2
=核心电压
VSS
动力
H8 , H9 , H10 , H11 , H12 , H13 ,地面
J8, J9,J10,J11,
J12,J13,K8,K9,K10,K11,K1
2 , K13 L8 , L9 , L10 ,
L11,L12,L13,M8,M9,M10,M
11 ,M12 ,M13, N8,
N9,N10,N11,N12,N13
J4
测试模式选择( 3.3 V输入) 。
JTAG信号,即
控制TAP控制器的状态转换。
该引脚拉高由内部上拉时,
没有驱动。
测试串行数据输入( 3.3 V输入) 。
JTAG串行测试
指令和数据都在这个引脚移入。
该引脚拉高由内部上拉时,
没有驱动。
测试串行数据输出(输出) 。
JTAG串行数据
该引脚在TCK的下降沿输出。
该引脚在当高阻抗状态保持
JTAG扫描未启用。
测试时钟( 3.3 V输入) 。
提供时钟
JTAG测试逻辑。
测试复位( 3.3 V输入) 。
异步
通过把它初始化JTAG TAP控制器
测试逻辑复位状态。该引脚应
脉冲低的电或保持为低,以确保
该MT93L00是在正常功能模式。
此引脚由内部上拉下来的时候拉
没有驱动。
内部连接。
连接到VSS
正常工作
器件复位(施密特触发输入) 。
活跃
低复位装置和放MT93L00成
低功率的待机模式。
当RESET引脚返回到逻辑高电平
和一个时钟被施加到MCLK销,所述
设备会自动执行初始化
例程,它预设所有的控制和状态
寄存器设置为默认开机值。
设备1
TMS_d1
用户信号
TDI_d1
用户信号
J3
TDO_d1
用户信号
J2
TCK_d1
TRSTB_d1
用户信号
用户信号
J1
K1
Test_En_d1
RESETB_d1
ICO
用户
信号
H1
K2
4
卓联半导体公司