MT90812
集成数字开关( IDX )
超前信息
特点
192路×192通道无阻塞
开关
2局部总线流@的2Mb / s的支持多达64个
频道
在TDM模式下,扩展总线支持高达
128路在8.192 Mb / s的
本地和速度之间的转换能力
扩展总线流
集成的会议桥,支持15
双方在5桥
集成PLL
频移键控( FSK)的1200波特
变送器,会议贝尔202或CCITT V.23
标准
32通道双音频发生器,包括16
标准的DTMF音调和语气铃声
在IDX Link模式扩展总线,允许
高达4 IDX设备互连
从3每通道增益控制编程
为1dB为-27dB ,输出通道增量
监控信令节奏检测
能力
HDLC资源分配器
的消息的信息的D-频道缓冲
用于控制和状态的C-信道接入
注册
同时提供了变量和常量延迟
模式
并行微处理器接口,兼容英特尔
与摩托罗拉和全国的CPU
同时支持A- Law或U -法操作
同时支持ST- BUS , GCI和HMVIP
帧格式
DS5219
问题2
1999年12月
订购信息
MT90812AP
68引脚PLCC
MT90812AL
64引脚MQFP
-40至+ 85°C
描述
通过整合需要在语音通信的关键功能
应用程序,集成数字开关( IDX )
提供了一种解决方案,在单芯片为键控电话
系统, PBX应用程序或CTI设计。图2
显示了一个典型的CON组fi guration 。
该MT90812提供无阻塞时隙
对于B,C和D通道,最多交换能力
最多192个通道。它提供了电话会议
在最多5个功能的15个缔约方
会议桥。凭借其集成的PLL中,
MT90812提供必要的时钟,以支持
外设
设备,
这样
as
编解码器
or
相互连接的IDX设备。融入IDX
是检测监控信令的能力和
产生FSK 1200波特率的信号。此外,一个
集成
数字
音
发电机
生产
连续双音,包括标准的DTMF 。
凭借其可编程增益控制,在IDX允许
用户使用的编解码器没有增益控制,也
集中管理电话会议。
为了支持小型和大型交换平台,
一个内置扩展总线允许的互连
最多4 IDX设备或外部元件,如
数字交换机。当4 IDX设备
相互连接,所述阵列能够切换256
通道( 64x4 ) ,处理60与会方
( 15x4 ),并产生额外的色调,包括
可编程的。其他功能还
在这种配置增加。功能块
图示于图1 。
评估电路板, MEB90812 ,可
完整的软件和用户手册,里面
演示了一个典型的应用程序的布局
板和便于使用的MT90812的,并
外围设备,如敏迪的DNIC产品。
应用
计算机电话集成( CTI )
按键电话系统
专用分组交换机( PBX )系统
1
MT90812
超前信息
STi0
STi1
EST1
M
U
X
串行
to
并行
变流器
数据
内存
收益
控制
产量
MUX
并行
to
串行
变流器
STo0
STo1
EST0
会议
连接内存
FSK和音
GENERATION
能量检测
D-通道
TX / RX
定时
&放大器;
控制
PLL
环
频率
R+
R-
HDLC
资源
分配器
HDLC
调节器
中央处理器
微处理器
接口
帧脉冲和时钟
图1 - 功能框图
C.O.
树干
2B+D
2B+D
2B+D
编解码器
2B+D
2B+D
2B+D
2B+D
2B+D
端口
当地
TDM总线
2B+D
2B+D
2B+D
2B+D
2B+D
端口
类似物
端口
...
集成
数字开关
-
数字开关
- 会议
- 音产生
- 能量检测
编解码器
MPU接口
- D信道
- 控制芯片
系统扩展总线( TDM )
图2 - 系统块 - 典型CON组fi guration
2
超前信息
MT90812
IC
VBUF
VSSA
VDDA
F4o
C2o
C4o
C10o
VSS3
R+
R-
RESET
NC
C4i
FPI
OSCO
C8P_C16i
F8
C8
ODE
EST1
EST0
DPER
STo1
STo0
STi1
STi0
VSS2
NC
9 8 7 6 5 4 3 2 1 68 67 66 65 64 63 62 61
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
NC
NC
RXCEN
TXCEN
68引脚PLCC
IC
VDD
VSS4
NC
NC
45
26
44
27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43
REOP
TEOP
VSS1
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
VSS5
NC
DS /
RD
R/
W
\
WR
AS / ALE
IM
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
CS
VSSA
VDDA
F4o
C2o
C4o
C10o
VSS3
R+
R-
RESET
IC
VDD
VSS4
52
53
54
55
56
57
58
59
60
60
62
63
64
51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33
32
31
30
29
28
27
64引脚MQFP
26
25
24
23
22
21
20
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19
VBUF
IC
C4i
FPI
OSCO
C8P_C16i
F8
C8
ODE
EST1
EST0
DPER
STo1
STo0
STi1
STi0
VSS2
NC
NC
DTA
IRQ
RXCEN
TXCEN
REOP
TEOP
VSS1
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NC
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
AS / ALE
IM
DS /
RD
图3 - 引脚连接
R/
W
\
WR
VSS5
CS
DTA
IRQ
3
MT90812
引脚说明
针#
64针
MQFP
1
2-11
12
68针
PLCC
25-26
27-36
37
名字
描述
超前信息
NC
A0 - A9
DS / RD
无连接。
地
地址0 - 9 (输入) 。
当选择非复用的CPU总线,这些线
提供A0 - A9地址线IDX内部存储器。
数据选通/读取(输入) 。
对于摩托罗拉的复用总线操作,这种主动
在CS为高电平DS投入工作,使读取和写入操作。
摩托罗拉非复用CPU的总线操作,该输入是DS 。这个低电平有效
与CS相结合的输入工作,使读取和写入操作。
对于Intel /国家复用总线操作,此输入RD 。这个低电平有效
输入设置的数据总线( AD0 - AD7 )为输出。
13
38
R / W \\ WR
读/写\\写(输入) 。
如果非复用和摩托罗拉的复
公交车,该输入为读/写。此输入控制数据总线的方向
线( AD0 - AD7 )在微处理器访问。
对于Intel /国家复用总线,此输入WR 。这个低电平有效信号
CON科幻居雷什的数据总线( AD0 - AD7 )作为输入。
CS
AS / ALE
IM
片选(输入) 。
低电平输入使微处理器读或写
内部存储器。
地址选通或锁存使能(输入) 。
这仅输入,如果是使用复用
总线通过IM输入引脚选择。
CPU接口模式(输入) 。
如果高,这种输入设置该设备的复用
微处理器模式。如果这个输入端接地,该装置将恢复非
多路CPU接口。
数据确认(开漏输出) 。
此低电平有效输出指示
该数据总线传输完成。一个规格为10Mohm上拉电阻需要在这
输出。
中断请求输出(开漏输出) 。
此低电平有效输出的NotI网络上课
的中断请求的控制微处理器。它变低,只有当
在中断使能寄存器的位进行编程,以确认源
的定义在中断状态寄存器的中断作为德网络连接。
无连接。
地
地面上。
14
15
16
39
40
41
17
42
DTA
18
43
IRQ
-
19
20-27
44
45
46-53
NC
VSS5
AD0 - AD7
数据总线(双向) 。
这些引脚提供微处理器访问
内部存储器。在复用总线模式下,这些引脚还提供了输入
地址到内部地址锁存电路。
VSS1
TEOP
地面上。
发送数据包(输入)结束。
这是由HDLC产生一个选通脉冲
期间的闭合佛罗里达州股份公司的最后位的控制器芯片,用于一个位周期
发送数据包。
接收数据包(输入)结束。
对于接收的数据包通常会被终止
当HDLC控制器断言REOP选通为一个位周期,一个位时间
当接收到收盘FL AG后。
发送时钟使能(输出) 。
HDLC的发射机由IDX-控制
产生发送时钟使能信号, TXCEN 。
接收时钟使能(输出) 。
HDLC接收由IDX-控制
产生接收时钟使能信号, RXCEN 。
28
29
54
55
30
56
REOP
31
32
57
58
TXCEN
RXCEN
4
超前信息
引脚说明(续)
针#
64针
MQFP
33-34
35
36-37
38-39
40
41
68针
PLCC
59-61
62
63-64
65-66
67
68
名字
描述
MT90812
NC
VSS2
STi0-1
STo0-1
DPER
EST0
无连接。
地
地面上。
串行TDM的输入流0和1 (输入) 。
具有串行数据输入流
2.048 Mb / s的数据传输率与32个信道。
串行TDM输出流0和1(三态输出)。
串行数据输出
其中有2.048 Mb / s的数据与32个通道速率数据流。
在ST- BUS格式(输入)D通道输入。
该MT8952B CDSTo流
含有格式化的D信道数据。
扩展总线的串行数据流0 (三态输出/输入) 。
这是一个双
定向销在IDX链接模式8.192 Mb / s的。在TDM链路模式是2.048 ,
4.096或8.192 Mb / s的输出流。
扩展总线的串行数据流1 (三态输出/输入) 。
这是一个双
定向销在IDX链接模式8.192 Mb / s的。在TDM链路模式是2.048 ,
4.096或8.192 Mb / s的输入流。
输出设备使能(输入) 。
这是在输出使能输入为串行
输出。如果输入为低电平, STo0 , STo1 , EST0 , EST1是高阻抗。如果这
输入为高电平时,每个信道仍然可以投入高阻抗状态,以每使用
在连接内存通道控制位。
时钟8.192 (双向) 。
为输入该信号用于扩展总线
和/或内部时钟源在8.192兆赫根据定时模式
选择。作为一个输出该信号是一个8.192 MHz的输出时钟锁定到
参考输入信号。
帧脉冲为8.192兆赫(双向) 。
作为输入,并接受
自动identi科幻ES帧同步信号,根据ST-格式
BUS和GCI接口特定网络阳离子。作为一个输出是一个8千赫帧脉冲是
表示活动帧的开始。无论F8或FPI被用于帧
根据时序同步模式选择
42
1
EST1
43
2
ODE
44
3
C8
45
4
F8
46
5
C8P_C16i
振荡器主时钟( CMOS输入) 。
对于晶操作, 8.192MHz的
晶振连接到这个引脚从OSCO 。时钟振荡器运行时,此引脚
被连接到一个时钟源。无论是8.192 MHz或16.384的时钟源
兆赫,可作为在定时控制寄存器(TC)的选择。
OSCO
振荡器主时钟( CMOS输出) 。
对于晶操作, 8.192MHz的
水晶是从这个引脚C8P_C16i连接。时钟振荡器运行,这
引脚悬空。
帧脉冲(输入) 。
这个输入接受并自动identi音响ES框架
同步信号,根据ST- BUS和GCI接口格式
特定连接的阳离子。无论F8或FPI被用于帧同步取决于
计时模式中选择。
时钟4.096兆赫(输入) 。
这个输入是4.096 MHz的时钟输入。
无连接。
地
内部连接。
开。
模拟地。
+5伏电源(模拟) 。
47
6
48
7
FPI
49
-
50-51
52
53
8
9
10-11
12
13
C4i
NC
IC
VSSA
VDDA
5
MT90812
集成数字开关( IDX )
超前信息
特点
192路×192通道无阻塞
开关
2局部总线流@的2Mb / s的支持多达64个
频道
在TDM模式下,扩展总线支持高达
128路在8.192 Mb / s的
本地和速度之间的转换能力
扩展总线流
集成的会议桥,支持15
双方在5桥
集成PLL
频移键控( FSK)的1200波特
变送器,会议贝尔202或CCITT V.23
标准
32通道双音频发生器,包括16
标准的DTMF音调和语气铃声
在IDX Link模式扩展总线,允许
高达4 IDX设备互连
从3每通道增益控制编程
为1dB为-27dB ,输出通道增量
监控信令节奏检测
能力
HDLC资源分配器
的消息的信息的D-频道缓冲
用于控制和状态的C-信道接入
注册
同时提供了变量和常量延迟
模式
并行微处理器接口,兼容英特尔
与摩托罗拉和全国的CPU
同时支持A- Law或U -法操作
同时支持ST- BUS , GCI和HMVIP
帧格式
DS5219
问题2
1999年12月
订购信息
MT90812AP
68引脚PLCC
MT90812AL
64引脚MQFP
-40至+ 85°C
描述
通过整合需要在语音通信的关键功能
应用程序,集成数字开关( IDX )
提供了一种解决方案,在单芯片为键控电话
系统, PBX应用程序或CTI设计。图2
显示了一个典型的CON组fi guration 。
该MT90812提供无阻塞时隙
对于B,C和D通道,最多交换能力
最多192个通道。它提供了电话会议
在最多5个功能的15个缔约方
会议桥。凭借其集成的PLL中,
MT90812提供必要的时钟,以支持
外设
设备,
这样
as
编解码器
or
相互连接的IDX设备。融入IDX
是检测监控信令的能力和
产生FSK 1200波特率的信号。此外,一个
集成
数字
音
发电机
生产
连续双音,包括标准的DTMF 。
凭借其可编程增益控制,在IDX允许
用户使用的编解码器没有增益控制,也
集中管理电话会议。
为了支持小型和大型交换平台,
一个内置扩展总线允许的互连
最多4 IDX设备或外部元件,如
数字交换机。当4 IDX设备
相互连接,所述阵列能够切换256
通道( 64x4 ) ,处理60与会方
( 15x4 ),并产生额外的色调,包括
可编程的。其他功能还
在这种配置增加。功能块
图示于图1 。
评估电路板, MEB90812 ,可
完整的软件和用户手册,里面
演示了一个典型的应用程序的布局
板和便于使用的MT90812的,并
外围设备,如敏迪的DNIC产品。
应用
计算机电话集成( CTI )
按键电话系统
专用分组交换机( PBX )系统
1
MT90812
超前信息
STi0
STi1
EST1
M
U
X
串行
to
并行
变流器
数据
内存
收益
控制
产量
MUX
并行
to
串行
变流器
STo0
STo1
EST0
会议
连接内存
FSK和音
GENERATION
能量检测
D-通道
TX / RX
定时
&放大器;
控制
PLL
环
频率
R+
R-
HDLC
资源
分配器
HDLC
调节器
中央处理器
微处理器
接口
帧脉冲和时钟
图1 - 功能框图
C.O.
树干
2B+D
2B+D
2B+D
编解码器
2B+D
2B+D
2B+D
2B+D
2B+D
端口
当地
TDM总线
2B+D
2B+D
2B+D
2B+D
2B+D
端口
类似物
端口
...
集成
数字开关
-
数字开关
- 会议
- 音产生
- 能量检测
编解码器
MPU接口
- D信道
- 控制芯片
系统扩展总线( TDM )
图2 - 系统块 - 典型CON组fi guration
2
超前信息
MT90812
IC
VBUF
VSSA
VDDA
F4o
C2o
C4o
C10o
VSS3
R+
R-
RESET
NC
C4i
FPI
OSCO
C8P_C16i
F8
C8
ODE
EST1
EST0
DPER
STo1
STo0
STi1
STi0
VSS2
NC
9 8 7 6 5 4 3 2 1 68 67 66 65 64 63 62 61
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
NC
NC
RXCEN
TXCEN
68引脚PLCC
IC
VDD
VSS4
NC
NC
45
26
44
27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43
REOP
TEOP
VSS1
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
VSS5
NC
DS /
RD
R/
W
\
WR
AS / ALE
IM
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
CS
VSSA
VDDA
F4o
C2o
C4o
C10o
VSS3
R+
R-
RESET
IC
VDD
VSS4
52
53
54
55
56
57
58
59
60
60
62
63
64
51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33
32
31
30
29
28
27
64引脚MQFP
26
25
24
23
22
21
20
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19
VBUF
IC
C4i
FPI
OSCO
C8P_C16i
F8
C8
ODE
EST1
EST0
DPER
STo1
STo0
STi1
STi0
VSS2
NC
NC
DTA
IRQ
RXCEN
TXCEN
REOP
TEOP
VSS1
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NC
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
AS / ALE
IM
DS /
RD
图3 - 引脚连接
R/
W
\
WR
VSS5
CS
DTA
IRQ
3
MT90812
引脚说明
针#
64针
MQFP
1
2-11
12
68针
PLCC
25-26
27-36
37
名字
描述
超前信息
NC
A0 - A9
DS / RD
无连接。
地
地址0 - 9 (输入) 。
当选择非复用的CPU总线,这些线
提供A0 - A9地址线IDX内部存储器。
数据选通/读取(输入) 。
对于摩托罗拉的复用总线操作,这种主动
在CS为高电平DS投入工作,使读取和写入操作。
摩托罗拉非复用CPU的总线操作,该输入是DS 。这个低电平有效
与CS相结合的输入工作,使读取和写入操作。
对于Intel /国家复用总线操作,此输入RD 。这个低电平有效
输入设置的数据总线( AD0 - AD7 )为输出。
13
38
R / W \\ WR
读/写\\写(输入) 。
如果非复用和摩托罗拉的复
公交车,该输入为读/写。此输入控制数据总线的方向
线( AD0 - AD7 )在微处理器访问。
对于Intel /国家复用总线,此输入WR 。这个低电平有效信号
CON科幻居雷什的数据总线( AD0 - AD7 )作为输入。
CS
AS / ALE
IM
片选(输入) 。
低电平输入使微处理器读或写
内部存储器。
地址选通或锁存使能(输入) 。
这仅输入,如果是使用复用
总线通过IM输入引脚选择。
CPU接口模式(输入) 。
如果高,这种输入设置该设备的复用
微处理器模式。如果这个输入端接地,该装置将恢复非
多路CPU接口。
数据确认(开漏输出) 。
此低电平有效输出指示
该数据总线传输完成。一个规格为10Mohm上拉电阻需要在这
输出。
中断请求输出(开漏输出) 。
此低电平有效输出的NotI网络上课
的中断请求的控制微处理器。它变低,只有当
在中断使能寄存器的位进行编程,以确认源
的定义在中断状态寄存器的中断作为德网络连接。
无连接。
地
地面上。
14
15
16
39
40
41
17
42
DTA
18
43
IRQ
-
19
20-27
44
45
46-53
NC
VSS5
AD0 - AD7
数据总线(双向) 。
这些引脚提供微处理器访问
内部存储器。在复用总线模式下,这些引脚还提供了输入
地址到内部地址锁存电路。
VSS1
TEOP
地面上。
发送数据包(输入)结束。
这是由HDLC产生一个选通脉冲
期间的闭合佛罗里达州股份公司的最后位的控制器芯片,用于一个位周期
发送数据包。
接收数据包(输入)结束。
对于接收的数据包通常会被终止
当HDLC控制器断言REOP选通为一个位周期,一个位时间
当接收到收盘FL AG后。
发送时钟使能(输出) 。
HDLC的发射机由IDX-控制
产生发送时钟使能信号, TXCEN 。
接收时钟使能(输出) 。
HDLC接收由IDX-控制
产生接收时钟使能信号, RXCEN 。
28
29
54
55
30
56
REOP
31
32
57
58
TXCEN
RXCEN
4
超前信息
引脚说明(续)
针#
64针
MQFP
33-34
35
36-37
38-39
40
41
68针
PLCC
59-61
62
63-64
65-66
67
68
名字
描述
MT90812
NC
VSS2
STi0-1
STo0-1
DPER
EST0
无连接。
地
地面上。
串行TDM的输入流0和1 (输入) 。
具有串行数据输入流
2.048 Mb / s的数据传输率与32个信道。
串行TDM输出流0和1(三态输出)。
串行数据输出
其中有2.048 Mb / s的数据与32个通道速率数据流。
在ST- BUS格式(输入)D通道输入。
该MT8952B CDSTo流
含有格式化的D信道数据。
扩展总线的串行数据流0 (三态输出/输入) 。
这是一个双
定向销在IDX链接模式8.192 Mb / s的。在TDM链路模式是2.048 ,
4.096或8.192 Mb / s的输出流。
扩展总线的串行数据流1 (三态输出/输入) 。
这是一个双
定向销在IDX链接模式8.192 Mb / s的。在TDM链路模式是2.048 ,
4.096或8.192 Mb / s的输入流。
输出设备使能(输入) 。
这是在输出使能输入为串行
输出。如果输入为低电平, STo0 , STo1 , EST0 , EST1是高阻抗。如果这
输入为高电平时,每个信道仍然可以投入高阻抗状态,以每使用
在连接内存通道控制位。
时钟8.192 (双向) 。
为输入该信号用于扩展总线
和/或内部时钟源在8.192兆赫根据定时模式
选择。作为一个输出该信号是一个8.192 MHz的输出时钟锁定到
参考输入信号。
帧脉冲为8.192兆赫(双向) 。
作为输入,并接受
自动identi科幻ES帧同步信号,根据ST-格式
BUS和GCI接口特定网络阳离子。作为一个输出是一个8千赫帧脉冲是
表示活动帧的开始。无论F8或FPI被用于帧
根据时序同步模式选择
42
1
EST1
43
2
ODE
44
3
C8
45
4
F8
46
5
C8P_C16i
振荡器主时钟( CMOS输入) 。
对于晶操作, 8.192MHz的
晶振连接到这个引脚从OSCO 。时钟振荡器运行时,此引脚
被连接到一个时钟源。无论是8.192 MHz或16.384的时钟源
兆赫,可作为在定时控制寄存器(TC)的选择。
OSCO
振荡器主时钟( CMOS输出) 。
对于晶操作, 8.192MHz的
水晶是从这个引脚C8P_C16i连接。时钟振荡器运行,这
引脚悬空。
帧脉冲(输入) 。
这个输入接受并自动identi音响ES框架
同步信号,根据ST- BUS和GCI接口格式
特定连接的阳离子。无论F8或FPI被用于帧同步取决于
计时模式中选择。
时钟4.096兆赫(输入) 。
这个输入是4.096 MHz的时钟输入。
无连接。
地
内部连接。
开。
模拟地。
+5伏电源(模拟) 。
47
6
48
7
FPI
49
-
50-51
52
53
8
9
10-11
12
13
C4i
NC
IC
VSSA
VDDA
5