CMOS ST- BUS系列
MT9079
先进的控制器,用于E1
特点
符合CCITT的适用要求
G.704 , G.706 , G.732 , G.775 , G.796 , I.431和
ETSI ETS 300 011
HDB3 , RZ , NRZ (光纤接口)和双极性
NRZ线路码
数据链路准入和国民比特缓冲器( 5
每个字节)
增强的告警,性能监控和
错误插入
可屏蔽中断的告警,接受CAS位
变化,异常状况及对策
在FL OWS
CRC-4和之间的自动交互
非CRC-4复帧
双重的发送和接收16字节循环
通道缓冲器
两帧接收与控制的弹性缓冲
滑移方向指示和26通道
滞后( 208 UI漂移容限)
CRC- 4更新算法中间路径
基于消息的数据链路的应用程序的分
问题2
1995年5月
订购信息
MT9079AC
40引脚陶瓷DIP
MT9079AE
40引脚塑料DIP
MT9079AL
44引脚QFP
MT9079AP
44引脚PLCC
-40 °至85°C
描述
该MT9079是一款功能丰富的E1 ( PCM 30 , 2.048
Mbps)的链接成帧器和控制器,符合最新
CCITT和ETSI要求。
该MT9079将接口为2.048 Mbps的
背板上,可直接由受控
并行处理器,串行控制器或通过
ST- BUS 。
丰富的报警传输和报告,以及
为详尽的性能监控和故障
诊断功能使该器件非常适用于广泛的
各种应用程序。
应用
主速率ISDN网络节点
数字接入交叉连接器(DAC )
CO和PABX交换设备接口
E1 /插复用器和银行渠道
测试设备和卫星接口
TxMF
RxMF
DSTI
DSTO
发送&接收
数据
接口
帧复用器/解复用器
2帧接收
弹
缓冲带
防滑控制
PCM 30
(E1)
链接
接口
TAIS
TXA
TXB
RXA
RXB
TXDL
RXDL
DLCLK
数据
链接
卜FF器
国
位
卜FF器
双16
接收的字节
卜FF器
双16
字节的Tx
卜FF器
性能
监测&
报警
控制
相
探测器
÷
256
电路
定时
E2i
E8Ko
控制
PORT
接口
(图3)的
控制
接口
ABCD
信号
卜FF器
TEST
CODE
将军
V
DD
V
SS
IC
C4i/C2i
F0i
ST- BUS时间
电路
定时
所有的寄存器
和计数器
RESET
图1 - 功能框图
4-237
MT9079
引脚说明
针#
DIP
PLCC
QFP
名字
39
说明(见注1 , 2和3 )
1
1
RESET
RESET (输入) :
低 - 保持设备处于复位状态。高 - 正常
操作。该MT9079应该在上电后复位。时间常数为一个
上电复位电路(参见图11)必须有一个最小的5倍的上升时间
电源。在正常运行时, RESET引脚必须保持为低电平最低
100纳秒。重置设备。
DSTO
RXDL
数据ST -BUS (输出) :
其中包含30 2.048 Mbit / s的串行输出数据流
来自PCM 30线接收PCM或数据信道。参见图4b 。
接收数据链路(输出) :
它是由一个多路分用一个4 kbit / s的串行数据流
在PCM 30选位国家(非帧定位信号)接收信号。
接收的DL数据同步输出DLCLK的上升沿,参见图20 。
发送数据链路(输入) :
被复用成一个4 kbit / s的串行数据流
在30 PCM发送信号选择国家位(非帧定位信号) 。
传输的时钟频率在内部时钟IDCLK上升沿DL数据,参见图
21.
2
3
2
3
40
41
4
4
42
TXDL
5
5
43
DLCLK
数据链路时钟(输出) :
对用于时钟输出DL数据( RxDL ) A 4 kHz的时钟信号
其上升沿。它也可以被用于时钟的DL数据进出外部串行的
控制器(即, MT8952 ) 。见TXDL和RxDL引脚说明。
NC
IRQ
无连接。
中断请求(输出) :
低 - 中断请求。高 - 没有中断请求。
IRQ是一个开漏输出应连接到V
DD
通过一个上拉电阻。
不需要这个引脚功能活跃的CS信号。
数据0 (三态I / O) :
的双向数据总线的至少显著位
并行处理器接口。
串行输入/输出(三态I / O) :
该引脚功能用于串行控制器
模式,并且可以被配置为控制数据的输入/输出为英特尔操作(接
到控制器引脚RXD) 。输入数据进行采样低位先在SCLK的上升沿;数据
输出LSB首先在SCLK的下降沿。它也可以被配置为控制
数据输出为摩托罗拉和国家微丝操作(数据输出MSB先上
SCLK的下降沿)。看到CS引脚说明。
-
6
6
7
44
1
7
8
2
D0
[P]
SIO
[S]
CSTo0
控制ST- BUS零(输出) :
2.048 Mbit / s的串行数据流状态提供
[ST]设备状态,性能监控,告警状态和相位状态数据。
8-14 9-15 3-9
15
-
16
16
17
18
10
11
12
D1-D7
数据1到数据7 (三态I / O) :
这些信号,并结合D0,形成
[P]
并行处理器接口的双向数据总线( D7是最显著位)。
V
DD
NC
AC4
[P]
正电源(输入) :
+5V
±
10%.
无连接。
地址/控制4 (输入) :
最显著地址和控制输入的
非复用的并行处理器接口。
ST / SC
ST -BUS /串行控制器(输入) :
高 - 选择操作ST -BUS模式。
[ST S]低 - 选择操作的串行控制器模式。
17-
20
19-
22
13- AC3 -AC
地址/控制以3比0 (输入) :
地址和控制输入,用于
16
0
非复用的并行处理器接口。 AC0是最显着的输入。
[P]
该
4-239
MT9079
引脚说明(续)
针#
DIP
PLCC
QFP
名字
17
读/写
[P]
RXD
[S]
说明(见注1 , 2和3 )
读/写(输入) :
高 - 并行处理器从MT9079读取数据。
低 - 并行处理器将数据写入MT9079 。
接收数据(输入) :
该引脚功能用于在摩托罗拉和国家的Microwire
串行控制器模式。采样数据在SCLK , MSB的上升沿第一。看
CS引脚说明。
控制ST- BUS零(输入) :
其中包含2.048 Mbit / s的串行控制流
设备控制,模式选择和性能监控的控制。
片选(输入) :
低 - 选择MT9079处理器的并行或串行控制器
界面。高 - 并行处理器或串行控制器接口闲置,所有
总线I / O引脚处于高阻抗状态。当选择控制模式,
当CS被拉低SCLK输入进行采样。如果SCLK为高的设备是
英特尔模式;如果SCLK为低,将成为摩托罗拉/国家微丝模式。该引脚
在ST -BUS模式不起作用( NC) 。
数据选通(输入) :
这个输入是平行的有源低数据选通
处理器接口。
串行时钟(输入) :
这是用来在串行控制器模式到时钟的串行数据中
并向外RxD和SIO的MT9079的。如果SCLK为高电平时, CS变低时,
设备将在英特尔模式;如果SCLK为低电平时, CS变低,这将是
摩托罗拉/国家微丝模式。
控制ST- BUS一(输入) :
其中包含2.048 Mbit / s的串行控制流
每时隙控制编程。
21
23
CSTi0
[ST]
22
24
18
CS
[SP]
23
25
19
DS
[P]
SCLK
[S]
CSTi1
[ST]
24
26
20
C4i/C2i
4.096 MHz和2.048 MHz的系统时钟(输入) :
这是主时钟的串行
PCM数据和MT9079的ST-总线段。该MT9079将自动检测
一个4.096或2.048 MHz的时钟是否正被使用。参见图22时序
信息。
E2i
2.048 MHz的提取时钟(输入) :
此时钟从接收到的提取
信号。其上升沿用于内部时钟上的RxA和RxB接收到的数据。
见图29 。
无连接。
接收B (输入) :
从双极线路接收分相单极性信号解码
接收器。接收RZ和NRZ双极性信号。见图29和31 。
接收(输入) :
从双极线路接收分相单极性信号解码
接收器。接收RZ和NRZ双极性信号。见Figurs 29和31 。
帧脉冲(输入) :
这是ST-总线帧同步信号,该信号
限定所有ST段总线流中的32信道的帧,以及DSTI和DSTO
所有的模式。
提取的8 kHz的时钟(输出) :
通过划分所产生的8KHz的信号
提取2.048 MHz时钟( E2I ) 256 ,并与接收到的PCM 30对准它
框架。 8千赫的信号可以用于同步的系统时钟
提取2.048 MHz时钟。 E8Ko是高时8KSEL = 0 。参见图27 。
数据ST -BUS (输入) 。
2.048 Mbit / s的串行数据流,其中包含了30 PCM或
数据信道可以在PCM 30行发送。参见图4a 。
25
27
21
-
26
27
28
28
29
30
31
22
23
24
25
NC
RXB
RXA
F0i
29
32
26
E8Ko
30
33
27
DSTI
4-240
MT9079
引脚说明(续)
针#
DIP
PLCC
QFP
名字
28
RxMF
说明(见注1 , 2和3 )
接收多帧边界(输出) :
输出脉冲限定接收到的
复帧的边界。上的数据流( DSTO )在下一帧输出是基本帧
零上30 PCM链路。这个接收多帧信号可以与任一
收到的CRC复帧( MFSEL = 1)或接收信令复帧( MFSEL = 0)。
参见图25和图26 。
发送多帧边界(输入) :
该输入用于设置信道
相关和CRC复帧传送的边界。该装置将产生其自己的
多帧,如果该引脚为高电平。这个输入被拉高,在大多数应用中。看
图24至26 。
串行/并行(输入) :
高 - 串行控制器端口或ST -BUS操作。
低 - 并行处理器端口操作。
负电源(输入) :
地面上。
控制ST- BUS两种输入(输入) :
2.048 Mbit / s的ST -BUS控制流的
包含30 ( ABCDXXXX )发射信号时半字节RPSIG = 0 。当
RPSIG = 1 ,该引脚的功能。每一个ST- BUS的才最显著半字节
时隙是有效的。参见图4c 。
无连接。
31
34
32
35
29
TxMF
33
34
35
36
37
38
30
31
32
S / P
V
SS
CSTi2
-
36
37
38
39
40
41
42
33
34
35
36
NC
CSTo1
控制ST- BUS输出一(输出) :
2.048 Mbit / s的串行数据流的状态而
提供了30 ( ABCDXXXX )接收信号啃。
TAIS
TXB
发送告警指示信号(输入) :
高 - 血栓素和血栓素B将数据传输
正常。低 - 血栓素和TXB发送AIS (全1信号) 。
发送B(输出) :
适用于血栓素,一个使用分割相单极信号
外部线路驱动器和变压器构造一个双极PCM 30线的信号。这
输出还可以传输RZ和NRZ双极性信号。见图28和30 。
发送(输出) :一
适合与TXB ,使用一个分相单极性信号
外部线路驱动器和变压器构造一个双极PCM 30线的信号。这
输出还可以传输RZ和NRZ双极性信号。见图28和30 。
内部连接(输入) :
连接到地进行正常操作。
39
43
37
TXA
40
44
38
IC
注意事项:
1.所有输入均与CMOS与TTL兼容的逻辑电平。
2.所有输出为CMOS ,并与TTL和CMOS逻辑电平兼容。
3.请参阅AC电气特性 - 时序参数测量电压电平的输入和输出
电压阈值。
4-241
CMOS ST- BUS系列
MT9079
先进的控制器,用于E1
特点
符合CCITT的适用要求
G.704 , G.706 , G.732 , G.775 , G.796 , I.431和
ETSI ETS 300 011
HDB3 , RZ , NRZ (光纤接口)和双极性
NRZ线路码
数据链路准入和国民比特缓冲器( 5
每个字节)
增强的告警,性能监控和
错误插入
可屏蔽中断的告警,接受CAS位
变化,异常状况及对策
在FL OWS
CRC-4和之间的自动交互
非CRC-4复帧
双重的发送和接收16字节循环
通道缓冲器
两帧接收与控制的弹性缓冲
滑移方向指示和26通道
滞后( 208 UI漂移容限)
CRC- 4更新算法中间路径
基于消息的数据链路的应用程序的分
问题2
1995年5月
订购信息
MT9079AC
40引脚陶瓷DIP
MT9079AE
40引脚塑料DIP
MT9079AL
44引脚QFP
MT9079AP
44引脚PLCC
-40 °至85°C
描述
该MT9079是一款功能丰富的E1 ( PCM 30 , 2.048
Mbps)的链接成帧器和控制器,符合最新
CCITT和ETSI要求。
该MT9079将接口为2.048 Mbps的
背板上,可直接由受控
并行处理器,串行控制器或通过
ST- BUS 。
丰富的报警传输和报告,以及
为详尽的性能监控和故障
诊断功能使该器件非常适用于广泛的
各种应用程序。
应用
主速率ISDN网络节点
数字接入交叉连接器(DAC )
CO和PABX交换设备接口
E1 /插复用器和银行渠道
测试设备和卫星接口
TxMF
RxMF
DSTI
DSTO
发送&接收
数据
接口
帧复用器/解复用器
2帧接收
弹
缓冲带
防滑控制
PCM 30
(E1)
链接
接口
TAIS
TXA
TXB
RXA
RXB
TXDL
RXDL
DLCLK
数据
链接
卜FF器
国
位
卜FF器
双16
接收的字节
卜FF器
双16
字节的Tx
卜FF器
性能
监测&
报警
控制
相
探测器
÷
256
电路
定时
E2i
E8Ko
控制
PORT
接口
(图3)的
控制
接口
ABCD
信号
卜FF器
TEST
CODE
将军
V
DD
V
SS
IC
C4i/C2i
F0i
ST- BUS时间
电路
定时
所有的寄存器
和计数器
RESET
图1 - 功能框图
4-237
MT9079
引脚说明
针#
DIP
PLCC
QFP
名字
39
说明(见注1 , 2和3 )
1
1
RESET
RESET (输入) :
低 - 保持设备处于复位状态。高 - 正常
操作。该MT9079应该在上电后复位。时间常数为一个
上电复位电路(参见图11)必须有一个最小的5倍的上升时间
电源。在正常运行时, RESET引脚必须保持为低电平最低
100纳秒。重置设备。
DSTO
RXDL
数据ST -BUS (输出) :
其中包含30 2.048 Mbit / s的串行输出数据流
来自PCM 30线接收PCM或数据信道。参见图4b 。
接收数据链路(输出) :
它是由一个多路分用一个4 kbit / s的串行数据流
在PCM 30选位国家(非帧定位信号)接收信号。
接收的DL数据同步输出DLCLK的上升沿,参见图20 。
发送数据链路(输入) :
被复用成一个4 kbit / s的串行数据流
在30 PCM发送信号选择国家位(非帧定位信号) 。
传输的时钟频率在内部时钟IDCLK上升沿DL数据,参见图
21.
2
3
2
3
40
41
4
4
42
TXDL
5
5
43
DLCLK
数据链路时钟(输出) :
对用于时钟输出DL数据( RxDL ) A 4 kHz的时钟信号
其上升沿。它也可以被用于时钟的DL数据进出外部串行的
控制器(即, MT8952 ) 。见TXDL和RxDL引脚说明。
NC
IRQ
无连接。
中断请求(输出) :
低 - 中断请求。高 - 没有中断请求。
IRQ是一个开漏输出应连接到V
DD
通过一个上拉电阻。
不需要这个引脚功能活跃的CS信号。
数据0 (三态I / O) :
的双向数据总线的至少显著位
并行处理器接口。
串行输入/输出(三态I / O) :
该引脚功能用于串行控制器
模式,并且可以被配置为控制数据的输入/输出为英特尔操作(接
到控制器引脚RXD) 。输入数据进行采样低位先在SCLK的上升沿;数据
输出LSB首先在SCLK的下降沿。它也可以被配置为控制
数据输出为摩托罗拉和国家微丝操作(数据输出MSB先上
SCLK的下降沿)。看到CS引脚说明。
-
6
6
7
44
1
7
8
2
D0
[P]
SIO
[S]
CSTo0
控制ST- BUS零(输出) :
2.048 Mbit / s的串行数据流状态提供
[ST]设备状态,性能监控,告警状态和相位状态数据。
8-14 9-15 3-9
15
-
16
16
17
18
10
11
12
D1-D7
数据1到数据7 (三态I / O) :
这些信号,并结合D0,形成
[P]
并行处理器接口的双向数据总线( D7是最显著位)。
V
DD
NC
AC4
[P]
正电源(输入) :
+5V
±
10%.
无连接。
地址/控制4 (输入) :
最显著地址和控制输入的
非复用的并行处理器接口。
ST / SC
ST -BUS /串行控制器(输入) :
高 - 选择操作ST -BUS模式。
[ST S]低 - 选择操作的串行控制器模式。
17-
20
19-
22
13- AC3 -AC
地址/控制以3比0 (输入) :
地址和控制输入,用于
16
0
非复用的并行处理器接口。 AC0是最显着的输入。
[P]
该
4-239
MT9079
引脚说明(续)
针#
DIP
PLCC
QFP
名字
17
读/写
[P]
RXD
[S]
说明(见注1 , 2和3 )
读/写(输入) :
高 - 并行处理器从MT9079读取数据。
低 - 并行处理器将数据写入MT9079 。
接收数据(输入) :
该引脚功能用于在摩托罗拉和国家的Microwire
串行控制器模式。采样数据在SCLK , MSB的上升沿第一。看
CS引脚说明。
控制ST- BUS零(输入) :
其中包含2.048 Mbit / s的串行控制流
设备控制,模式选择和性能监控的控制。
片选(输入) :
低 - 选择MT9079处理器的并行或串行控制器
界面。高 - 并行处理器或串行控制器接口闲置,所有
总线I / O引脚处于高阻抗状态。当选择控制模式,
当CS被拉低SCLK输入进行采样。如果SCLK为高的设备是
英特尔模式;如果SCLK为低,将成为摩托罗拉/国家微丝模式。该引脚
在ST -BUS模式不起作用( NC) 。
数据选通(输入) :
这个输入是平行的有源低数据选通
处理器接口。
串行时钟(输入) :
这是用来在串行控制器模式到时钟的串行数据中
并向外RxD和SIO的MT9079的。如果SCLK为高电平时, CS变低时,
设备将在英特尔模式;如果SCLK为低电平时, CS变低,这将是
摩托罗拉/国家微丝模式。
控制ST- BUS一(输入) :
其中包含2.048 Mbit / s的串行控制流
每时隙控制编程。
21
23
CSTi0
[ST]
22
24
18
CS
[SP]
23
25
19
DS
[P]
SCLK
[S]
CSTi1
[ST]
24
26
20
C4i/C2i
4.096 MHz和2.048 MHz的系统时钟(输入) :
这是主时钟的串行
PCM数据和MT9079的ST-总线段。该MT9079将自动检测
一个4.096或2.048 MHz的时钟是否正被使用。参见图22时序
信息。
E2i
2.048 MHz的提取时钟(输入) :
此时钟从接收到的提取
信号。其上升沿用于内部时钟上的RxA和RxB接收到的数据。
见图29 。
无连接。
接收B (输入) :
从双极线路接收分相单极性信号解码
接收器。接收RZ和NRZ双极性信号。见图29和31 。
接收(输入) :
从双极线路接收分相单极性信号解码
接收器。接收RZ和NRZ双极性信号。见Figurs 29和31 。
帧脉冲(输入) :
这是ST-总线帧同步信号,该信号
限定所有ST段总线流中的32信道的帧,以及DSTI和DSTO
所有的模式。
提取的8 kHz的时钟(输出) :
通过划分所产生的8KHz的信号
提取2.048 MHz时钟( E2I ) 256 ,并与接收到的PCM 30对准它
框架。 8千赫的信号可以用于同步的系统时钟
提取2.048 MHz时钟。 E8Ko是高时8KSEL = 0 。参见图27 。
数据ST -BUS (输入) 。
2.048 Mbit / s的串行数据流,其中包含了30 PCM或
数据信道可以在PCM 30行发送。参见图4a 。
25
27
21
-
26
27
28
28
29
30
31
22
23
24
25
NC
RXB
RXA
F0i
29
32
26
E8Ko
30
33
27
DSTI
4-240
MT9079
引脚说明(续)
针#
DIP
PLCC
QFP
名字
28
RxMF
说明(见注1 , 2和3 )
接收多帧边界(输出) :
输出脉冲限定接收到的
复帧的边界。上的数据流( DSTO )在下一帧输出是基本帧
零上30 PCM链路。这个接收多帧信号可以与任一
收到的CRC复帧( MFSEL = 1)或接收信令复帧( MFSEL = 0)。
参见图25和图26 。
发送多帧边界(输入) :
该输入用于设置信道
相关和CRC复帧传送的边界。该装置将产生其自己的
多帧,如果该引脚为高电平。这个输入被拉高,在大多数应用中。看
图24至26 。
串行/并行(输入) :
高 - 串行控制器端口或ST -BUS操作。
低 - 并行处理器端口操作。
负电源(输入) :
地面上。
控制ST- BUS两种输入(输入) :
2.048 Mbit / s的ST -BUS控制流的
包含30 ( ABCDXXXX )发射信号时半字节RPSIG = 0 。当
RPSIG = 1 ,该引脚的功能。每一个ST- BUS的才最显著半字节
时隙是有效的。参见图4c 。
无连接。
31
34
32
35
29
TxMF
33
34
35
36
37
38
30
31
32
S / P
V
SS
CSTi2
-
36
37
38
39
40
41
42
33
34
35
36
NC
CSTo1
控制ST- BUS输出一(输出) :
2.048 Mbit / s的串行数据流的状态而
提供了30 ( ABCDXXXX )接收信号啃。
TAIS
TXB
发送告警指示信号(输入) :
高 - 血栓素和血栓素B将数据传输
正常。低 - 血栓素和TXB发送AIS (全1信号) 。
发送B(输出) :
适用于血栓素,一个使用分割相单极信号
外部线路驱动器和变压器构造一个双极PCM 30线的信号。这
输出还可以传输RZ和NRZ双极性信号。见图28和30 。
发送(输出) :一
适合与TXB ,使用一个分相单极性信号
外部线路驱动器和变压器构造一个双极PCM 30线的信号。这
输出还可以传输RZ和NRZ双极性信号。见图28和30 。
内部连接(输入) :
连接到地进行正常操作。
39
43
37
TXA
40
44
38
IC
注意事项:
1.所有输入均与CMOS与TTL兼容的逻辑电平。
2.所有输出为CMOS ,并与TTL和CMOS逻辑电平兼容。
3.请参阅AC电气特性 - 时序参数测量电压电平的输入和输出
电压阈值。
4-241