CMOS
MT90733
DS3成帧器( DS3F )
超前信息
特点
在DS3的有效载荷进入任一比特串行或
四位并行模式
C-位奇偶校验或M13的操作模式
单独的接口C-位
检测并生成DS3 AIS和空闲信号
发送串行标准信号发生器
手术
发送和接收下FEAC通道
软件控制
传输单错误:取景, FEBE ,C位
奇偶性,和P比特的奇偶校验
FEBE ,C位和P位性能计数器
传送到接收和接收到发送
环回
子速率复用
宽带数据或视频传输
DS3监控和测试
渠道扩展
线路侧
X1
X2
FE
D3RD
D3RC
CRD
CRCK
CRF
CRDCC
STUFC
STUFD
AD(7-0)
WR
RD
ALE
SEL
OEnA
FORCEOE
CXD
CXCK
的CxF
CXDCC
D3TD
D3TC
FORCECP
FORCEPP
FORCFEBE
美国专利号5040170
第1期
1995年5月
订购信息
MT90733AP
68引脚PLCC
-40 °至85°C
描述
该MT90733 DS3成帧器( DS3F )是专为
测绘宽带负载到DS3帧换
垫,符合ANSI的T1.107-1988和补充
换货T1.107a - 1990年。
虽然C位奇偶格式建议,该
DS3F也可以操作在M13的模式。在C位
奇偶格式的DS3F提供了一个单独的接口
对选定的C位。该DS3F还提供软件
访问用于发送和接收的FEAC信
NEL ,并生成与检测DS3 AIS , DS3闲置,P-
奇偶校验位和C位奇偶校验。此外,性能
设置计数器,以及用以生成的能力
吃了一个框架, FEBE ,C位奇偶校验位和P位奇偶校验
错误。有效载荷接口是通过选择
软件无论是作为位串行或半字节并行格式。
终端侧
应用
接受
串行并行
DS3
接受
DS3
翻译员
产量
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
RDS
RCS
RCG
RFS
RNIB3
RNIB2
RNIB1
RNIB0
RCN
北卡罗来纳州
RFN
P
I / O
发送
FRAME
参考
发电机
的tDOUT
TCG
TFOUT
TCOUT
TFIN
TCIN
北卡罗来纳州
北卡罗来纳州
XCK
XFSI
XD的
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
XFNO
XCN
XCK
北卡罗来纳州
XNIB3
XNIB2
XNIB1
XNIB0
输入
DS3
发送
发送
图1 - 功能框图
5-23
MT90733
CMOS
超前信息
CXDCC
OEnA
XFNO
CXCK
D3RC
D3TD
D3TC
TEST
VDD
XNC
VDD
XCK
62
的CxF
VSS
VSS
SEL
FORCFEBE
61
10
68
67
66
65
64
ALE
X1
RD
X2
WR
STUFD
STUFC
VDD
AD7
AD6
AD5
AD4
VSS
AD3
AD2
AD1
AD0
27
63
9
8
7
6
5
4
3
2
1
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
XNIB0
XNIB1
XNIB2
FORCECP
XDS/XNIB3
FORCEPP
FORCEOE
VSS
TCIN
VDD
XFSI
TFIN
TCOUT
TFOUT
TCG
的tDOUT
VSS
44
RFS / RFN
RCS / RCN
CXD
VDD
CRD
D3RD
CRDCC
RCG
VDD
CRF
VSS
CRCK
图2 - 引脚连接
引脚说明
电源&地
针#
4, 17, 27
38, 51, 63
6, 22, 33
44, 53, 67
名字
VDD
VSS
I / O / P
P
P
电源输入。
+5v± 5%.
地面上。
描述
注: I =输入; O =输出; P =电源
DS3接收线路侧接口
针#
5
29
名字
D3RC
D3RD
I / O / P
I
I
描述
DS3接收时钟。
用于时钟在一个44.736 MHz的时钟接收数据,
并作为用于DS3F接收机的时基。
DS3接收数据。
DS3线路侧的串行接收数据。
注: I =输入; O =输出; P =电源
5-24
RDS/RNIB0
RNIB3
RNIB2
RNIB1
FE
超前信息
CMOS
MT90733
DS3传输线路侧Interfac
e
针#
1
3
名字
D3TC
D3TD
I / O / P
O
O
描述
DS3发送时钟。
即从发送衍生的44.736 MHz的时钟
时钟XCK信号,并用于时钟出线路侧的DS3数据信号。
DS3传输数据。
DS3线路侧串行发送数据。
注: I =输入; O =输出; P =电源
接收终端侧Interfac
e
针#
31
32
34
39
40
41
42
名字
RFS
/
RFN
I / O / P
O
O
O
O
描述
接收帧脉冲串/半字节接口。
帧脉冲
同步的,在与DS3帧或半字节1175的第1位。
接收时钟间隙信号。
有源低间隙信号同步于
在串行DS3帧每一开销位(第85位组中位)。
接收时钟的串行/半字节接口。
时钟用于时钟出
终端侧接收串行和半字节的数据。
接收轻咬/串行接口。
半字节的数据同步输出正跃迁
半字节时钟( RCN )的系统蒸发散。串行数据时钟输出的负跃迁
接收时钟( RCS)的系统蒸发散。
RCG
RCS / RCN
RNIB3
RNIB2
RNIB1
RDS/RNIB0
注: I =输入; O =输出; P =电源
传输终端侧Interfac
e
针#
2
50
56
58
59
60
62
名字
XFNO
I / O / P
O
I
I
描述
传输帧脉冲四位接口。
低电平有效, 1半字节时钟
在第二个半字节时发生周期宽( XCN )脉冲。
传输帧脉冲串行接口:
成帧脉冲输入必须
是同步的第1位,在发送串行数据的DS3帧。
发送轻咬/串行接口。
半字节数据的时钟在积极的跃迁
半字节时钟( XCN )的系统蒸发散。串行数据移入DS3F上的位置
发送时钟( XCK )的略去转变。
传输时钟。
一个44.736 Mbit / s的时钟输入与稳定性
±20
PPM和
50占空比
±10%.
XCK提供时间基准的发射器在
DS3F.
传输时钟为四位接口。
从所述衍生的输出时钟信号
发送时钟( XCK ) 。
XFSI
XDS/XNIB3
XNIB2
XNIB1
XNIB0
XCK
I
66
XCN
O
注: I =输入; O =输出; P =电源
5-25
MT90733
CMOS
超前信息
发送参考发电机Interfac
e
针#
45
名字
的tDOUT
I / O / P
O
描述
发送参考发生器数据输出。
一个DS3帧上设置
这个信号引线仅与适当的M和F比特。在所有其他位
帧被保持低电平有效。
发送参考时钟发生器间隙信号。
活性低,一个时钟
周宽( TCOUT )的输出信号是同步的第1位在每85位
组(56开销比特)中的DS3帧。
发送参考发电机组帧脉冲。
活性低,一个时钟
周宽( TCOUT )输出脉冲是同步的第1位,在DS3
框架。
发送参考发生器时钟输出。
是从来自时钟信号
发送生成参考时钟输入( TCIN ) 。
发送参考时钟发生器中。
一个44.736 Mbit / s的时钟与stabil-
的性
±20
ppm或50的占空比
±10%.
46
TCG
O
47
TFOUT
O
48
52
TCOUT
TCIN
O
I
注: I =输入; O =输出; P =电源
接收C-位接口
针#
30
名字
CRDCC
I / O / P
O
描述
C-位接收数据链路时钟。
间隙时钟提供时钟在
三个数据链路比特( C13, C14和C15)到从串行外部电路
数据(CRD) 。
C-位接收帧脉冲。
提供了时钟的时基参考
C位中的DS3帧。
C-位接收时钟。
间隙时钟其中钟表C- bit数据出来DS3F的
在积极的转变。
C-位接收数据。
串行接口,用于接收在C-的选C位
位奇偶模式。
35
36
37
CRF
CRCK
CRD
O
O
O
注: I =输入; O =输出; P =电源
发送C-位接口
针#
28
64
65
68
名字
CXD
CXDCC
的CxF
CXCK
I / O / P
I
O
O
O
描述
C-位传输数据。
串行接口,用于发送在所选择的C位
C-位奇偶模式。
C-位发送数据链路时钟。
间隙时钟提供的时钟
三个数据链接位( C13, C14和C15) 。
C-位发送帧脉冲。
标识中的第一个C位的位置
DS3框架。
C-位传输时钟。
间隙时钟该时钟的外部C位串行
数据转化为正面转变的DS3F 。
注: I =输入; O =输出; P =电源
5-26
超前信息
其他信号
针#
7
9
名字
TEST
OEnA
I / O / P
I
O
测试引脚:
平仓离场。
描述
CMOS
MT90733
开销启用。
活性高的信号,使塔顶误差为
通过将低的导入,在未来85组的开销位
FORCEOE领先。
DS3接收X - 1位。
第X位的状态输出指示
在DS3帧接收。
DS3接收X -第2位。
第二架X -位的状态输出指示
在DS3帧接收( 680位) 。
东东数据状态。
该输出信号提供的状态的指示
填充机会比特从所接收的DS3F帧。
东东时钟。
为超频了的东西的机会有点状态。
帧错误指示。
产生一个高电平有效的信号,当一个帧
被检测到的错误,而在帧对齐。该帧错误指示召开
当DS3出帧告警出现低电平有效。
可选帧输入脉冲。
不需要的正常运行。
力DS3开销比特错误。
在结合使用的有源低输入信号
与开销使能信号( OENA )用于引入的开销比特错误
在接下来的传输85位的组。
力P位奇偶校验错误。
有源低输入信号生成并发送
的P位误差由反相均P位。
空军C-位奇偶校验错误。
有源低输入信号生成并发送
在C位奇偶校验模式下操作时, C比特的奇偶校验错误。
力FEBE错误。
低电平输入有效信号来产生和发送远
端块错误( FEBE )在C位奇偶校验模式下操作时。
11
13
15
16
43
X1
X2
STUFD
STUFC
FE
O
O
O
O
O
49
54
TFIN
FORCEOE
I
I
55
57
61
FORCEPP
FORCECP
FORCFEBE
I
I
I
注: I =输入; O =输出; P =电源
Microprocesssor接口
针#
8
10
12
14
18-21
23-26
名字
SEL
ALE
RD
WR
AD(7-4)
AD(3-0))
I / O / P
I
I
I
I
I / O
描述
微处理器的选择。
低使处理器访问DS3F
存储器映射控制,状态和告警信息。
地址锁存使能。
活性高的输入信号所使用的处理器
期间的下降沿的读/写总线周期来保存一个地址稳定。
读取。
由所述处理器用于读取所生成的活性低输入信号
寄存器,驻留在DS3F存储器映射。
写。
由处理器写入到生成活性低的输入信号
寄存器驻留在存储器映射。
地址/数据总线。
这些导线构成的时间复用的地址和
数据总线来访问驻留在DS3F存储器映射的寄存器。
注: I =输入; O =输出; P =电源
5-27