MT90732
CMOS
E2 / E3成帧器( E2 / E3F )
超前信息
特点
成帧器的CCITT建议
- G.742 ( 8448千比特/秒)
- G.745 ( 8448千比特/秒)
- G.751 ( 34368千比特/秒)
- G.753 ( 34368千比特/秒)
线路侧接口
- 双导轨或NRZ
HDB3编解码器,双轨I / O
终端侧接口
- 四位并行
- 位串行
发送参考发生器位串行I / O
微处理器或控制引线
服务位I / O端口
第1期
1995年5月
订购信息
MT90732AP
68引脚PLCC
-40 ° C至+ 85°C
描述
该MT90732 E2 / E3成帧器( E2 / E3F )是CMOS
超大规模集成电路器件,它提供所需的功能
帧宽带负载为四个CCITT 1
建议。 G.742 , G.745 , G.751 , G.753或。
在E2 / E3成帧器接口线与电路
无论是双导轨或NRZ信号。在终端侧,
该接口可以是四位并行或比特
SERIAL 。
该MT90732可以带或不带一个被操作
微处理器。
当
介接
同
a
微处理器的E2 / E3成帧器提供了一个8
字节的存储器映射控制,性能计数器
和报警状态。该MT90732提供了一个发送
和接收的接口端口,用于访问
架空
位
从
每
of
该
FOUR
建议。开销位也可以是
经由存储器由微处理器访问
地图。
串行
并行
RNIB3
RNIB2
RNIB1
RNIB0
RNC
RNF
北卡罗来纳州
应用
线路终端
宽带数据或视频传输
测试设备
多路系统
RDL
RCKL
RP / RDL
RN
RCK / RCKL
CV
RAIS
RLOC
BIP-4E
RLOF
ROD
ROC
ROF
FE
NRZ线
BIP-4
M0
M1
微
SER
DAIS
TLBK
PLBK
TAIS
LPT
TLCINV
TLOC
FORCEFE
TOD
TOC
TOF
RESET
TP / TDL
TCK / TCKL
线路侧
TN
数据
LINE
解码器
时钟
成帧器
数据
时钟
FRAME
翻译员
数据
时钟
FRAME
产量
RSD
的tDOUT
TCG
TFOUT
RSC
RSF
RCG
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
SEL
ALE
RD
WR
RDY
MICRO-
处理器
I / O
控制
发送
参考
发电机
XSF
北卡罗来纳州
TCIN
XSD
XCK
北卡罗来纳州
TCOUT
XNIB3
XNIB2
XNIB1
XNIB0
XCK
XNF
XNC
TCKL
TDL
LINE
编码器
数据
时钟
G.7XX
发送
时钟
数据
取景
输入
终端侧
美国专利号5040170
图1 - 功能框图
5-15
超前信息
CMOS
MT90732
线路侧发送
针#
31
32
名字
TP / TDL
TCK / TCKL
I / O / P
O
O
描述
传正铁/发送NRZ数据。
发送正电压轨/ NRZ数据
送出E2 / E3成帧器的。
发送时钟铁/发送时钟NRZ 。
传输时钟用于
时钟出了双轨/ NRZ数据信号。在TCK / TCKL时钟信号
源自XCK时钟。
发送负轨数据。
发送送出E2 / E3的负轨数据
成帧器。
33
TN
O
注: I =输入; O =输出; P =电源
终端接口
针#
61
62
名字
RCG
RNF / RSF
I / O / P
O
O
描述
接收时钟跳空。
低电平有效信号指示接收帧
而在串行模式服务位的位置而已。
接收帧脉冲。
帧脉冲同步于最后半个字节为
的半字节的并行接口,以及与该数据帧的位串行的第一比特
界面。
接收四位位3 /接收串行数据。
位3是在最显著位
半字节和对应于半字节接收到的第一个比特。取景
模式,业务比特,和BIP -4半字节不设置作为并行数据。在
串行方式接收数据信号包含的所有比特,其中包括成帧巳
燕鸥和服务位。
接收四位位2 /发送参考发生器数据输出。
在
半字节并行模式下,它是位的接收nibble.The参考发生器2
在串行模式中被使能。输出数据信号(的tDOUT )包括所有的
那些取代的成帧位和零帧中别处。
接收四位位1 /发送参考时钟发生器间隙信号。
In
半字节并行模式下,它是位的接收半字节1 。该低电平有效TCG
信号指示帧模式的位置和服务中的位
框架。
接收四位位0 /发送参考发电机组帧脉冲。
位0
是在半字节的至少显著位并且是接收到的最后一个比特。活跃
低TFOUT信号同步于该帧中的第一位。
接收四位时钟/接收串行时钟。
半字节和串行时钟
来自于线路侧双轨/ NRZ时钟信号( RCK / RCKL ) 。 RNC是
取景模式,服务位和BIP - 4位的时间间隙中。
发送轻咬位3 /发送串行帧脉冲。
在四位并行
模式,比特3是半字节的最显著位,对应于所述第一
在四位位传输。当终端接口是串行的,负
帧脉冲同步于该帧中的第一位。
发送轻咬位2 。
比特2中的4位的半字节。
传送半字节位1 /发送参考时钟发生器中。
比特1中的
半字节传输。为一个串行接口,所述TCIN被用来推导出时钟
( TCOUT ) ,数据信号(的tDOUT ) ,帧脉冲( TFOUT ) ,以及间隙时钟
信号( TCG)提供了用于复用的信号.The参考发生器
外部有效载荷数据转换为串行帧。
63
RNIB3/RSD
O
64
RNIB2/TDO
UT
O
65
RNIB1/TCG
O
66
RNIB0/TFO
UT
RNC / RSC
O
67
O
53
XNIB3/XSF
I
54
55
XNIB2
XNIB1/TCI
N
I
I
5-17
MT90732
CMOS
终端接口
针#
56
名字
XNIB0/XSD
I / O / P
I
描述
超前信息
发送轻咬位0 /发送串行数据。
在四位并行模式下,位0
是在半字节的至少显著位。对于串行接口,输入必须
包含在帧中的所有比特。
传输时钟。
对于终端侧半字节并行接口,在XCK是
用于所有发送定时功能,包括导出四位输出时钟
( XNC )和帧脉冲( XNF )。对于串行接口,该时钟可
来自于所述发射基准发生器的输出时钟( TCOUT ) 。
四位传输帧脉冲。
该XNF和时钟信号( XNC )是亲
vided用于多路复用半字节数据到E2 / E3成帧器从外部电路。
负成帧脉冲标识该帧中的第一位。
发送四位时钟/发送参考发生器时钟输出。
该
XNC从发送时钟( XCK )衍生的和被用作一个时基
时钟控制数据从外部多路转换器,进入的E2 / E3成帧器。 XNC是
取景模式,服务位和BIP - 4位的时间间隙中。 TCOUT是
来自于输入时钟( TCIN ) ,并且具有相同的占空比。
57
XCK
I
58
XNF
O
59
XNC / TCOU
T
O
注: I =输入; O =输出; P =电源
服务接口位
针#
9
10
11
27
28
29
名字
ROD
ROC
ROF
TOD
TOC
TOF
I / O / P
O
O
O
I
O
O
描述
接受服务的数据位。
这些服务的位同步输出E2 / E3的
成帧器的时钟信号( ROC)的积极转变。
接受服务BITS时钟。
间隙时钟的钟表出位的服务。
时钟处于活动状态只为超频了接收服务数据位( ROD ) 。
接受服务的位帧脉冲。
正帧脉冲是同步
异步的与帧的第一比特。
传输业务数据位。
服务比特移入E2 / E3成帧器
在时钟信号( TOC )的积极转变。
传输服务BITS时钟。
间隙时钟的时钟周期,服务位。
时钟处于活动状态只为打卡发送业务数据位( TOD ) 。
传输服务框架位脉冲。
正帧脉冲是同步
异步的与帧的第一比特。
注: I =输入; O =输出; P =电源
微处理器接口
针#
36-43
44
45
名字
AD(7-0)
SEL
ALE
I / O / P
I / O
I
I
描述
地址/数据总线。
这些导线构成的时间复用地址和
数据总线来访问驻留在E2 / E3F的寄存器。
选择。
低使得微处理器能够访问的E2 / E3F存储器映射
用于控制,状态和报警信息。
地址锁存使能。
由microproces-产生的活性高信号
SOR 。所采用的微处理器在读保存的地址稳定/写
总线周期。
读取。
由微处理器,用于读取所生成的低态有效信号
寄存器驻留在存储器映射。
46
RD
I
5-18
超前信息
微处理器接口
针#
47
48
名字
WR
RDY
I / O / P
I
O
描述
CMOS
MT90732
写。
由微处理器写入到生成的低态有效信号
寄存器驻留在存储器映射。
准备好了。
高电平有效信号指示E2 / E3F确认到
微处理器的寻址的存储器映射中的位置就可以完成
数据传输。
注: I =输入; O =输出; P =电源
控制界面
针#
13
名字
NRZLINE
I / O / P
I
描述
非归零线路选择。
高使得一个NRZ线路输入( RP
和TP ) ,并且使得HDB3解码器/编码器被旁路。当低
使双导轨接口( RP / RN和TP / TN )和HDB3
解码器/编码器。
比特间插奇偶校验 - 4 。
高使BIP - 4的功能。在发射
方向,则BIP- 4计算为仅数据半字节,并且被作为最后的
轻咬中的帧格式。在接收方向上,所述的BIP- 4被计算为
唯一数据位和相比较所接收到的值,它是存在于
最后四位框架。的输出指示(BIP -4E )时,当一个
列或多列不相符。
模式控制。
这两个控件选中E2 / E3F的开工率
根据下面给出的表中。
14
BIP-4
I
16
15
M1
M0
I
M1
0
0
1
1
19
微
I
M0
0
1
0
1
推荐
G.745
G.742
G.753
G.751
率( kbit / s的)
8448
8448
34368
34368
微处理器模式。
高使得微处理器接口。当
微处理器被启用,下列硬件控制引线是显示
体健。 BIP - 4 ,模式( M0和M1 ) ,串行I / O( SER ) ,并发送AIS ( TAIS ) 。
位在存储器映射控制这些功能的提供。
串行接口。
高选择位串行接口,用于在终端侧
界面。低选择四位并行接口。
终端环回。
低使得发射到接收的环回线
SIDE 。
载荷环回。
低使得到的termi-发送回送
纳尔侧在运转的序列模式。
发送告警指示信号。
低导致所有那些信号( AIS )来
代替G.7XX帧格式的发送。
循环时间。
低可使循环定时功能。环路定时禁用
发送时钟,使接收时钟被用作传输时钟。
力帧错误。
该误码位送入经取景模式
高到低该引脚的过渡。
20
21
22
23
24
26
SER
TLBK
PLBK
TAIS
LPT
I
I
I
I
I
I
FORCEFE
5-19