MT8888C
集成双音多频收发器
英特尔微型接口
数据表
特点
中央办公质量DTMF发送器/接收器
低功耗
高速英特尔微型接口
可调节的保护时间
自动声脉冲串模式
呼叫进程音检测为-30 dBm
订购信息
MT8888CE
20引脚PDIP
MT8888CS
20引脚SOIC
MT8888CN
24引脚SSOP
MT8888CP
28引脚PLCC
MT8888CE1
20引脚PDIP *
MT8888CS1
20引脚SOIC *
MT8888CN1
24引脚SSOP *
MT8888CP1
28引脚PLCC *
MT8888CPR
28引脚PLCC
MT8888CSR
20引脚SOIC
MT8888CSR1 20引脚SOIC *
MT8888CPR1 28引脚PLCC *
*无铅雾锡
-40 ° C至+ 85°C
管
管
管
管
管
管
管
管
磁带&
磁带&
磁带&
磁带&
2005年9月
应用
信用卡系统
寻呼系统
直放站系统/移动无线
互连拨号器
个人电脑
REEL
REEL
REEL
REEL
描述
该MT8888C是一个单片DTMF收发器
所谓的进步过滤器。它被制造在CMOS技术
提供低功耗和高可靠性。
接收机部分是基于业
标准的MT8870双音多频接收器,而发射器
利用一个开关电容器的D / A转换器,用于低
失真,高精度DTMF信令。国内
柜台提供突发模式,使得猝发音
可以以精确的定时进行发送。呼叫进度
过滤器,可以选择允许微处理器到
分析呼叫进程音。
该MT8888C采用英特尔微型接口,
允许该设备被连接到一个数
流行的微控制器具有最少的外部逻辑。
音
∑
D / A
转换器
行和
COLUMN
计数器
传输数据
注册
状态
注册
数据
公共汽车
卜FF器
D0
D1
D2
D3
音爆
门CCT 。
IN +
IN-
GS
OSC1
OSC2
振荡器
电路
BIAS
电路
V
DD
V
REF
V
SS
+
-
DIAL
音
滤波器
控制
逻辑
打断
逻辑
IRQ / CP
高群
滤波器
低组
滤波器
控制
逻辑
数字
算法
和代码
变流器
控制
注册
A
控制
注册
B
I / O
控制
RD
CS
WR
RS0
操舵
逻辑
接收数据
注册
美东时间
ST / GT
图1 - 功能框图
1
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2003-2005卓联半导体公司保留所有权利。
MT8888C
数据表
20引脚塑料DIP / SOIC
24引脚SSOP
图2 - 引脚连接
引脚说明
针#
20
1
2
3
4
5
6
7
24
1
2
3
4
5
6
7
28
1
2
4
6
7
8
9
名字
IN +
IN-
GS
V
REF
V
SS
非反相
运算放大器的输入端。
反相
运算放大器的输入端。
增益选择。
可以访问前端差动放大器的输出为
反馈电阻器的连接。
参考电压
输出(V
DD
/2).
地( 0V ) 。
描述
OSC1 DTMF时钟/振荡器输入。 4.7 MΩ电阻连接到VSS ,如果晶体振荡器
使用。
OSC2
振荡器
输出。一个3.579545 MHz的晶振连接在OSC1和OSC2之间
完成了内部振荡电路。离开开路时, OSC1驱动
外部。
音输出从内部DTMF发送器。
WR
CS
RS0
RD
写
微处理器的输入。 TTL兼容。
芯片选择
输入。低电平有效。此信号必须由外部地址资格
锁存使能( ALE )信号,见图14 。
寄存器选择
输入。请参阅表3位解释。 TTL兼容。
读
微处理器的输入。 TTL兼容。
8
9
10
11
12
13
10
11
12
13
14
15
12
13
14
15
17
18
IRQ / CP
中断请求/呼叫进程
(漏极开路)输出。在中断模式下,该
输出变低时,一个有效的DTMF音调脉冲串被发送或接收。
在呼叫进程模式下,此引脚将输出一个矩形代表的信号
在输入端的运算放大器的输入信号施加。输入信号必须在该
呼叫进展滤波器的带宽限制,参见图8 。
D0-D3
微处理器数据总线。
高阻抗,当CS = 1或RD = 1 。
TTL兼容。
14-17 18-21 19-22
2
卓联半导体公司
音
WR
CS
RSO
NC
RD
IRQ / CP
IN +
IN-
GS
VREF
VSS
OSC1
OSC2
音
WR
CS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VDD
ST / GT
美东时间
D3
D2
D1
D0
IRQ / CP
RD
RS0
IN +
IN-
GS
VREF
VSS
OSC1
OSC2
NC
NC
音
WR
CS
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VDD
ST / GT
美东时间
D3
D2
D1
D0
NC
NC
IRQ / CP
RD
RS0
12
13
14
15
16
17
18
NC
VREF
VSS
OSC1
OSC2
NC
NC
4
3
2
1
28
27
26
GS
NC
IN-
IN +
VDD
ST / GT
美东时间
5
6
7
8
9
10
11
25
24
23
22
21
20
19
NC
NC
NC
D3
D2
D1
D0
28引脚PLCC
MT8888C
引脚说明(续)
针#
20
18
24
22
28
26
名字
美东时间
描述
数据表
早期的转向
输出。提出了一个逻辑高电平,一旦数字算法
检测到一个有效的音调对(信号状态) 。信号的任何瞬间损失
条件会导致EST返回到逻辑低。
转向输入/保护时间
输出(双向) 。比伏的电压越大
TST
在St检测使得该设备登记所检测的音调对,并更新
输出锁存器。比伏的电压更低
TST
释放装置,以接受新的音调对。
对GT输出充当复位外部转向时间常数;它的状态是
EST的功能,对圣上的电压
正电源(5V典型值) 。
无连接。
19
23
27
ST / GT
20
24
28
V
DD
NC
8, 9, 3,5,10,
16,17 11,16,
23,25
1.0
功能说明
该MT8888C集成DTMF收发器包含一个高性能的DTMF接收器具有内部增益
设置放大器和一个DTMF发生器,其采用脉冲串计数器来合成精确音调脉冲串和
暂停。呼叫进度模式可以选择,以使指定的通带内的频率能够被检测到。
英特尔微型接口使微控制器,如8080 , 80C31 / 51和8085 ,访问MT8888C
内部寄存器。
2.0
输入CON组fi guration
该MT8888C的输入装置提供了一个差分输入运算放大器,以及一个偏压源
(V
REF
) ,其用于偏置输入在V
DD
/ 2 。由一个反馈电阻来了选购的连接提供
放大器的输出( GS)的增益调整。在单端配置中,输入引脚连接,如图
图3图4示出了用于差动输入的配置进行必要的连接。
3.0
接收器部分
的低和高音调组的分离是通过将双音多频信号的两个六阶的输入端,实现
开关电容器带通滤波器,带宽,其中对应于低和高频率组
(见表1) 。这些过滤器内置了缺口在350赫兹和440赫兹的特殊拨号音抑制。每个过滤器
输出之后是一个单阶开关电容滤波器部分,它平滑之前限制信号。
限制通过其提供有滞后,以防止检测高增益进行比较
不需要的低电平信号。比较器的输出提供了完整的铁路逻辑摆幅的频率
传入的DTMF信号。
3
卓联半导体公司
MT8888C
F
低
697
697
697
770
770
770
852
852
852
941
941
941
697
770
852
941
注: 0 =逻辑低电平, 1 =逻辑高电平
数据表
F
高
1209
1336
1477
1209
1336
1477
1209
1336
1477
1336
1209
1477
1633
1633
1633
1633
位
1
2
3
4
5
6
7
8
9
0
*
#
A
B
C
D
D
3
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
D
2
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
D
1
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
表1 - 功能编码/解码表
以下的过滤器部分是一个采用数字计数技术来确定的频率的解码器
呼入音,并验证它们对应于标准的双音多频的频率。一个复杂的平均值算法
防止音模拟由外来信号,如语音,同时提供容忍小的频率
偏差和变化。这个平均算法已经发展到确保的最佳组合
免疫谈客和容忍干扰频率(第三音调)和噪声的存在。当
检测器可识别的两个有效音的存在(这被称为“信号条件”,在某些行业
规格)的“早期指导” ( EST)的输出会去激活状态。信号条件的任何后续损失
将导致EST假定非活动状态。
4.0
转向回路
解码音调对的登记之前,接收机检查到有效信号的持续时间(称为字符
确认条件) 。这种检查是通过一个外部的RC时间常数由EST推动执行。美国东部时间上的逻辑高
使V
c
(参见图5 ),以上升的电容器放电。前提是信号状态保持( EST
仍然很高)的有效期(T
GTP
), v
c
达到阈值时(Ⅴ
TST
)转向逻辑登记的
音调对,卡定其相应的4位的代码(见表1)到接收数据寄存器。在这一点上对GT
输出被激活,并且驱动器v
c
到V
DD
。 GT将继续推动高,只要美国东部时间仍然很高。最后,在一个
短暂的延迟,使输出锁存器来解决,延迟转向输出标志变高,这表明接收到的
音对已注册。延迟转向标志的状态可以通过选中相应的被监控
在状态寄存器位。如果中断模式已被选中, IRQ / CP引脚拉低时,延迟转向
标志是有效的。
输出锁存器的内容更新上的活动推迟转向过渡。该数据被提供给
4位双向数据总线,当接收数据寄存器读取。在反向转向回路工程
验证信号之间的数字间暂停。因而,以及拒绝信号太短,不能被认为是有效的,则
5
卓联半导体公司
MT8888C
集成双音多频收发器
英特尔微型接口
数据表
特点
中央办公质量DTMF发送器/接收器
低功耗
高速英特尔微型接口
可调节的保护时间
自动声脉冲串模式
呼叫进程音检测为-30 dBm
订购信息
MT8888CE
20引脚PDIP
MT8888CS
20引脚SOIC
MT8888CN
24引脚SSOP
MT8888CP
28引脚PLCC
MT8888CE1
20引脚PDIP *
MT8888CS1
20引脚SOIC *
MT8888CN1
24引脚SSOP *
MT8888CP1
28引脚PLCC *
MT8888CPR
28引脚PLCC
MT8888CSR
20引脚SOIC
MT8888CSR1 20引脚SOIC *
MT8888CPR1 28引脚PLCC *
*无铅雾锡
-40 ° C至+ 85°C
管
管
管
管
管
管
管
管
磁带&
磁带&
磁带&
磁带&
2005年9月
应用
信用卡系统
寻呼系统
直放站系统/移动无线
互连拨号器
个人电脑
REEL
REEL
REEL
REEL
描述
该MT8888C是一个单片DTMF收发器
所谓的进步过滤器。它被制造在CMOS技术
提供低功耗和高可靠性。
接收机部分是基于业
标准的MT8870双音多频接收器,而发射器
利用一个开关电容器的D / A转换器,用于低
失真,高精度DTMF信令。国内
柜台提供突发模式,使得猝发音
可以以精确的定时进行发送。呼叫进度
过滤器,可以选择允许微处理器到
分析呼叫进程音。
该MT8888C采用英特尔微型接口,
允许该设备被连接到一个数
流行的微控制器具有最少的外部逻辑。
音
∑
D / A
转换器
行和
COLUMN
计数器
传输数据
注册
状态
注册
数据
公共汽车
卜FF器
D0
D1
D2
D3
音爆
门CCT 。
IN +
IN-
GS
OSC1
OSC2
振荡器
电路
BIAS
电路
V
DD
V
REF
V
SS
+
-
DIAL
音
滤波器
控制
逻辑
打断
逻辑
IRQ / CP
高群
滤波器
低组
滤波器
控制
逻辑
数字
算法
和代码
变流器
控制
注册
A
控制
注册
B
I / O
控制
RD
CS
WR
RS0
操舵
逻辑
接收数据
注册
美东时间
ST / GT
图1 - 功能框图
1
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2003-2005卓联半导体公司保留所有权利。
MT8888C
数据表
20引脚塑料DIP / SOIC
24引脚SSOP
图2 - 引脚连接
引脚说明
针#
20
1
2
3
4
5
6
7
24
1
2
3
4
5
6
7
28
1
2
4
6
7
8
9
名字
IN +
IN-
GS
V
REF
V
SS
非反相
运算放大器的输入端。
反相
运算放大器的输入端。
增益选择。
可以访问前端差动放大器的输出为
反馈电阻器的连接。
参考电压
输出(V
DD
/2).
地( 0V ) 。
描述
OSC1 DTMF时钟/振荡器输入。 4.7 MΩ电阻连接到VSS ,如果晶体振荡器
使用。
OSC2
振荡器
输出。一个3.579545 MHz的晶振连接在OSC1和OSC2之间
完成了内部振荡电路。离开开路时, OSC1驱动
外部。
音输出从内部DTMF发送器。
WR
CS
RS0
RD
写
微处理器的输入。 TTL兼容。
芯片选择
输入。低电平有效。此信号必须由外部地址资格
锁存使能( ALE )信号,见图14 。
寄存器选择
输入。请参阅表3位解释。 TTL兼容。
读
微处理器的输入。 TTL兼容。
8
9
10
11
12
13
10
11
12
13
14
15
12
13
14
15
17
18
IRQ / CP
中断请求/呼叫进程
(漏极开路)输出。在中断模式下,该
输出变低时,一个有效的DTMF音调脉冲串被发送或接收。
在呼叫进程模式下,此引脚将输出一个矩形代表的信号
在输入端的运算放大器的输入信号施加。输入信号必须在该
呼叫进展滤波器的带宽限制,参见图8 。
D0-D3
微处理器数据总线。
高阻抗,当CS = 1或RD = 1 。
TTL兼容。
14-17 18-21 19-22
2
卓联半导体公司
音
WR
CS
RSO
NC
RD
IRQ / CP
IN +
IN-
GS
VREF
VSS
OSC1
OSC2
音
WR
CS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VDD
ST / GT
美东时间
D3
D2
D1
D0
IRQ / CP
RD
RS0
IN +
IN-
GS
VREF
VSS
OSC1
OSC2
NC
NC
音
WR
CS
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VDD
ST / GT
美东时间
D3
D2
D1
D0
NC
NC
IRQ / CP
RD
RS0
12
13
14
15
16
17
18
NC
VREF
VSS
OSC1
OSC2
NC
NC
4
3
2
1
28
27
26
GS
NC
IN-
IN +
VDD
ST / GT
美东时间
5
6
7
8
9
10
11
25
24
23
22
21
20
19
NC
NC
NC
D3
D2
D1
D0
28引脚PLCC
MT8888C
引脚说明(续)
针#
20
18
24
22
28
26
名字
美东时间
描述
数据表
早期的转向
输出。提出了一个逻辑高电平,一旦数字算法
检测到一个有效的音调对(信号状态) 。信号的任何瞬间损失
条件会导致EST返回到逻辑低。
转向输入/保护时间
输出(双向) 。比伏的电压越大
TST
在St检测使得该设备登记所检测的音调对,并更新
输出锁存器。比伏的电压更低
TST
释放装置,以接受新的音调对。
对GT输出充当复位外部转向时间常数;它的状态是
EST的功能,对圣上的电压
正电源(5V典型值) 。
无连接。
19
23
27
ST / GT
20
24
28
V
DD
NC
8, 9, 3,5,10,
16,17 11,16,
23,25
1.0
功能说明
该MT8888C集成DTMF收发器包含一个高性能的DTMF接收器具有内部增益
设置放大器和一个DTMF发生器,其采用脉冲串计数器来合成精确音调脉冲串和
暂停。呼叫进度模式可以选择,以使指定的通带内的频率能够被检测到。
英特尔微型接口使微控制器,如8080 , 80C31 / 51和8085 ,访问MT8888C
内部寄存器。
2.0
输入CON组fi guration
该MT8888C的输入装置提供了一个差分输入运算放大器,以及一个偏压源
(V
REF
) ,其用于偏置输入在V
DD
/ 2 。由一个反馈电阻来了选购的连接提供
放大器的输出( GS)的增益调整。在单端配置中,输入引脚连接,如图
图3图4示出了用于差动输入的配置进行必要的连接。
3.0
接收器部分
的低和高音调组的分离是通过将双音多频信号的两个六阶的输入端,实现
开关电容器带通滤波器,带宽,其中对应于低和高频率组
(见表1) 。这些过滤器内置了缺口在350赫兹和440赫兹的特殊拨号音抑制。每个过滤器
输出之后是一个单阶开关电容滤波器部分,它平滑之前限制信号。
限制通过其提供有滞后,以防止检测高增益进行比较
不需要的低电平信号。比较器的输出提供了完整的铁路逻辑摆幅的频率
传入的DTMF信号。
3
卓联半导体公司
MT8888C
F
低
697
697
697
770
770
770
852
852
852
941
941
941
697
770
852
941
注: 0 =逻辑低电平, 1 =逻辑高电平
数据表
F
高
1209
1336
1477
1209
1336
1477
1209
1336
1477
1336
1209
1477
1633
1633
1633
1633
位
1
2
3
4
5
6
7
8
9
0
*
#
A
B
C
D
D
3
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
D
2
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
D
1
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
表1 - 功能编码/解码表
以下的过滤器部分是一个采用数字计数技术来确定的频率的解码器
呼入音,并验证它们对应于标准的双音多频的频率。一个复杂的平均值算法
防止音模拟由外来信号,如语音,同时提供容忍小的频率
偏差和变化。这个平均算法已经发展到确保的最佳组合
免疫谈客和容忍干扰频率(第三音调)和噪声的存在。当
检测器可识别的两个有效音的存在(这被称为“信号条件”,在某些行业
规格)的“早期指导” ( EST)的输出会去激活状态。信号条件的任何后续损失
将导致EST假定非活动状态。
4.0
转向回路
解码音调对的登记之前,接收机检查到有效信号的持续时间(称为字符
确认条件) 。这种检查是通过一个外部的RC时间常数由EST推动执行。美国东部时间上的逻辑高
使V
c
(参见图5 ),以上升的电容器放电。前提是信号状态保持( EST
仍然很高)的有效期(T
GTP
), v
c
达到阈值时(Ⅴ
TST
)转向逻辑登记的
音调对,卡定其相应的4位的代码(见表1)到接收数据寄存器。在这一点上对GT
输出被激活,并且驱动器v
c
到V
DD
。 GT将继续推动高,只要美国东部时间仍然很高。最后,在一个
短暂的延迟,使输出锁存器来解决,延迟转向输出标志变高,这表明接收到的
音对已注册。延迟转向标志的状态可以通过选中相应的被监控
在状态寄存器位。如果中断模式已被选中, IRQ / CP引脚拉低时,延迟转向
标志是有效的。
输出锁存器的内容更新上的活动推迟转向过渡。该数据被提供给
4位双向数据总线,当接收数据寄存器读取。在反向转向回路工程
验证信号之间的数字间暂停。因而,以及拒绝信号太短,不能被认为是有效的,则
5
卓联半导体公司