ISO
2
-CMOS
MT8870D/MT8870D-1
集成双音多频接收器
特点
完整的DTMF接收器
低功耗
内部增益设置放大器
可调节的保护时间
中心局质量
掉电模式
抑制模式
向后兼容
MT8870C/MT8870C-1
问题3
May1995
订购信息
MT8870DE / DE - 1 18引脚塑料DIP
MT8870DC / DC - 1 18引脚陶瓷DIP
MT8870DS / DS - 1 18引脚SOIC
MT8870DN / DN - 1 20引脚SSOP
MT8870DT / DT - 1 20引脚TSSOP
-40 ° C至+85°C
描述
该MT8870D / MT8870D - 1是一个完整的DTMF
接收器集成两个频带分离滤波器和
数字解码功能。滤波器部分的用途
开关电容技术的高和低
组过滤器;解码器使用数字计数
技术来检测和解码所有的16个双音多频tone-
对成一个4位的代码。外部元件的数目是
在芯片上提供一个差分输入的最小化由
放大器,时钟振荡器和锁存三态总线
界面。
应用
英国电信( BT )或接收器系统
CEPT规格( MT8870D - 1 )
寻呼系统
直放站系统/移动无线
信用卡系统
遥控
个人电脑
电话答录机
VDD
VSS
VREF
INH
PWDN
BIAS
电路
VREF
卜FF器
Q1
CHIP芯片
功率偏差
IN +
IN -
GS
DIAL
音
滤波器
高群
滤波器
过零
探测器
低组
滤波器
数字
发现
算法
CODE
变流器
和锁存
Q2
Q3
Q4
所有
芯片
钟
St
GT
操舵
逻辑
OSC1
OSC2
ST / GT
美东时间
性病
TOE
图1 - 功能框图
4-11
MT8870D/MT8870D-1
IN +
IN-
GS
VREF
INH
PWDN
OSC1
OSC2
VSS
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
ISO
2
-CMOS
VDD
ST / GT
美东时间
性病
Q4
Q3
Q2
Q1
TOE
IN +
IN-
GS
VREF
INH
PWDN
NC
OSC1
OSC2
VSS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VDD
ST / GT
美东时间
性病
NC
Q4
Q3
Q2
Q1
TOE
18引脚CERDIP /塑料DIP / SOIC
20引脚SSOP / TSSOP
图2 - 引脚连接
引脚说明
针#
18
1
2
3
4
5
6
7
8
9
10
20
1
2
3
4
5
6
8
9
10
11
名字
IN +
IN-
GS
V
REF
INH
PWDN
OSC1
OSC2
V
SS
TOE
Q1-Q4
非反相运算放大器(输入) 。
反相运算放大器(输入) 。
增益选择。
可以访问到前端的差分放大器的输出连接
反馈电阻。
参考电压(输出) 。
名义上V
DD
/ 2用来偏压输入端在中间轨(参照图6
和图10)。
抑制(输入) 。
逻辑高电平抑制代表字母A , B,C音的检测
和D.该引脚输入内部上拉下来。
掉电(输入) 。
高电平有效。对设备断电并抑制振荡器。这
引脚输入在内部上拉下来。
时钟(输入)。
时钟(输出) 。
一个3.579545 MHz的晶振连接引脚OSC1和OSC2之间
完成了内部振荡电路。
接地(输入) 。
0V典型。
三态输出使能(输入) 。
逻辑高电平使能输出Q1 - Q4 。该引脚
拉升内部。
三个国家的数据(输出) 。
当被启用TOE ,提供对应于所述的代码
最后一个有效的音调对接收的(见表1) 。当TOE是逻辑低电平时,数据输出是高
阻抗。
延迟转向系统(输出) .Presents
当所接收的音调对一直为逻辑高
注册和输出锁存器更新;返回到逻辑低电平时,对St / GT的电压下降
低于V
TST
.
早期的转向(输出) 。
呈现逻辑高,一旦数字算法已经检测到
有效的口气对(信号状态) 。信号状况有任何的丢失将导致美国东部时间以
返回到逻辑低。
转向输入/保护时间(输出)双向。
比伏的电压越大
TST
在检测
圣使要注册的设备所检测的音调对,并更新输出锁存器。一
电压小于V
TST
释放装置,以接受新的音调对。 GT的输出行为
重置外部转向时间常数;它的状态是美国东部时间的函数,对圣上的电压
正电源(输入) 。
+ 5V典型。
无连接。
描述
11- 12-
14 15
15
17
性病
16
18
美东时间
17
19
ST / GT
18
20
7,
16
V
DD
NC
4-12
MT8870D/MT8870D-1
ISO
2
-CMOS
位
任何
1
2
3
4
5
6
7
8
9
0
*
#
A
B
C
D
A
TOE
L
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
INH
X
X
X
X
X
X
X
X
X
X
X
X
X
L
L
L
L
H
H
H
H
美东时间
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
L
L
L
L
未检测到时,输出代码
将保持相同的
先前检测到的代码
Q
4
Z
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
Q
3
Z
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
Q
2
Z
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
Q
1
Z
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
状态保持( EST仍然很高)的
有效期(T
GTP
), v
c
达到阈值
(V
TST
)转向逻辑登记的语气对,
闩锁其相应的4位码(见表1)
到输出锁存器。在这一点上对GT输出是
激活并驱动V
c
到V
DD
。 GT将继续推动
高,只要美国东部时间仍然很高。最后,在一个
短暂的延迟,使输出锁存平静下来,
延迟转向输出标志( STD)变高,
信号的接收音对已
注册。输出锁存器中的内容是由
可通过提高3中的4位输出总线上
状态控制输入( TOE)为逻辑高电平。该
在反向转向电路工作原理验证
信号之间的数字间暂停。因而,以及
拒绝信号太短,被认为是有效的
接收器会容忍信号中断(辍学)
过短被认为是一个有效的暂停。这家工厂,
以选择转向的能力一起
时间常数外,允许设计者
裁缝性能,以满足各种系统的
要求。
保护时间调整
在很多情况下不需要选择音
持续时间和趾间暂停,简单的转向
在图4所示的电路是适用的。部件
根据下式值的选择:
B
C
D
表1.功能译码表
L =逻辑低电平时, H =逻辑高电平, Z =高阻抗
X =无关
t
REC
=t
DP
+t
GTP
t
ID
=t
DA
+t
GTA
t的值
DP
是一个设备的参数(参见图
11 )和叔
REC
为最小信号持续时间为
由接收器确认。对于C为0.1 μF的值是
t
GTP
=(R
P
C
1
)在[V
DD
/(V
DD
-V
TST
)]
V
DD
C
1
ST / GT
R
1
美东时间
R
2
推荐用于大多数应用中,由于R为
由设计者选定。
不同的导引装置可被用来
自主选择保护时间为基调
目前(T
GTP
)和音频缺席(T
GTA
) 。这可能是
既要满足系统规范哪个地方
既接受和拒绝两个音时长限制
和趾间暂停。保护时间也调整
允许设计人员定制系统参数
如谈话关和抗干扰能力。越来越吨
REC
提高通话断性能,因为它减少了
这色调模拟通过语音概率
保持信号的状态足够长的时间是
注册。可替换地,一个相对短吨
REC
同
一件长T
DO
将适合于非常嘈杂
环境中的快速采集时间和
免疫力音辍学是必需的。设计
信息用于保护时间调整示于
图5中。
t
GTA
=(R
1
C
1
)在(Ⅴ
DD
/V
TST
)
R
P
=(R
1
R
2
)/(R
1
+R
2
)
一)降低吨
GTP
; (t
GTP
& LT ;吨
GTA
)
t
GTP
=(R
1
C
1
)在[V
DD
/(V
DD
-V
TST
)]
V
DD
C
1
ST / GT
R
2
t
GTA
=(R
P
C
1
)在(Ⅴ
DD
/V
TST
)
R
P
=(R
1
R
2
)/(R
1
+R
2
)
R
1
美东时间
B)降低吨
GTA
; (t
GTP
& GT ;吨
GTA
)
图5 - 保护时间调整
4-14
ISO
2
-CMOS
掉电和禁止模式
适用于针6 ( PWDN )的逻辑高电平会断电
该设备以尽量减少在一个功率消耗
待机模式。它停止的振荡器和
过滤器的功能。
禁止模式是由一个逻辑高输入到使能
引脚5 ( INH ) 。它抑制单音的检测
代表字母A , B, C和D的输出
代码将保持不变,与先前检测到的
代码(见表1) 。
差分输入CON组fi guration
该MT8870D / MT8870D -1的输入装置
提供差分输入运算放大器作为
还有一个偏压源(Ⅴ
REF
),其用于偏置所述
输入在中轨。制成的连接提供
一个反馈电阻,运算放大器的输出(GS)为
调整增益。在单端配置中,
的输入引脚连接,如图10
与运算放大器相连的单位增益和V
REF
偏置输入端处
1
/
2
V
DD
。图6示出了
差动结构,其允许在
调整增益的反馈电阻器R的
5
.
晶体振荡器
MT8870D/MT8870D-1
C
1
R
1
IN +
MT8870D/
MT8870D-1
+
-
IN-
C
2
R
4
R
5
R
3
GS
R
2
V
REF
差分输入放大器器
C
1
=C
2
= 10nF的
R
1
=R
4
=R
5
=100 k
所有电阻器
±1%
耐受性。
R
2
= 60KΩ ,R
3
=37.5 k
所有的电容都
±5%
耐受性。
R
3
=
R
2
R
5
R
2
+R
5
R
5
R
1
电压增益(A
v
差异) =
输入阻抗
(Z
INDIFF
) = 2
R
1
+
2
1
ωc
2
图6 - 差分输入配置
内部时钟电路完成与
除了外部3.579545 MHz的晶振,并且是
正常地连接,如图10 (单
端输入配置) 。然而,有可能
配置多个MT8870D / MT8870D - 1设备
只采用单一的晶体振荡器。该
第一装置在链条振荡器输出是
通过30 pF电容与振荡器耦合
下一个设备的输入( OSC1 ) 。随后设备
被连接在一个类似的方式。请参考图7
了解详细信息。与相关联的问题
不平衡负载是不与关注
所示排列,即,精密平衡
电容器不是必需的。
C
X - TAL
OSC1
OSC2
到明年的OSC1
MT8870D/MT8870D-1
OSC2
C
OSC1
C = 30 pF的
X - TAL = 3.579兆赫
图7 - 振荡器连接
参数
R1
L1
C1
C0
Qm
f
单位
欧
mH
pF
pF
-
%
谐振器
10.752
.432
4.984
37.915
896.37
±0.2%
表2.推荐谐振器规格
注: = Qm的质量RLC模型的系数,即1 / 2ΠR1C1 。
4-15