MSP430G2x53
MSP430G2x13
www.ti.com
SLAS735A
–
2011年4月
–
经修订的2011年5月
混合信号微控制器
1
特点
低电源电压范围: 1.8 V至3.6 V
超低功耗
–
主动模式: 230
A
在1 MHz , 2.2 V
–
待机模式: 0.5
A
–
关闭模式( RAM保持) : 0.1
A
5种省电模式
超快速唤醒从待机模式
小于1
s
16位RISC架构, 62.5 ns指令
周期
基本时钟模块配置
–
内部频率高达16 MHz的
四校准的频率
–
内部超低功耗低频
( LF )振荡器
–
32 kHz晶振
–
外部数字时钟源
两个16位定时器_A随着三
捕捉/比较寄存器
截至24式触摸感应启用I / O引脚
通用串行通信接口
( USCI )
–
增强型UART支持自动波特率
检测( LIN )
–
IrDA编码器和解码器
–
同步SPI
–
I
2
C
片上比较适用于模拟信号
比较功能或者斜率模数转换
( A / D)转换
10位200 ksps的模数(A / D)
转换器具有内部参考,
采样和保持,和自动扫描(见
表1)
掉电检测
板载串行编程,
无需外部编程电压需要的,
可编程代码保护通过安全
保险丝
片上仿真逻辑和间谍双线
接口
家庭成员中总结
表1
封装选项
–
TSSOP封装: 20引脚, 28引脚
–
PDIP 20管脚
–
QFN封装: 32引脚
对于完整的模块说明,请参阅
MSP430x2xx系列用户指南
(SLAU144)
描述
德州仪器(TI) MSP430系列超低功耗微控制器包含几个器件特色
不同组外围设备的针对各种应用。该体系结构,结合五种低功耗
模式,优化以实现更长的电池寿命在便携式测量应用。该器件具有一个
强大的16位RISC CPU , 16位寄存器和有助于获得最大编码效率的常数发生器。
数字控制振荡器(DCO)允许唤醒从低功耗模式到活动模式,在不到1
s.
在MSP430G2x13和MSP430G2x53系列是超低功耗混合信号微控制器,具有内置的
16位定时器,多达24个I / O启用触摸感应针,一个多功能模拟比较器,以及内置的通信
功能使用通用串行通信接口。此外, MSP430G2x53家庭成员
有一个10位模拟 - 数字(A / D)转换器。具体的配置请参见
表1中。
典型的应用包括低成本的传感器系统捕获的模拟信号,并将其转换为数字值,
然后处理该数据进行显示或传送至主机系统。
1
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权
2011年,德州仪器
MSP430G2x53
MSP430G2x13
SLAS735A
–
2011年4月
–
经修订的2011年5月
www.ti.com
表1.可选项
(1) (2)
设备
MSP430G2553IRHB32
MSP430G2553IPW28
MSP430G2553IPW20
MSP430G2553IN20
MSP430G2453IRHB32
MSP430G2453IPW28
MSP430G2453IPW20
MSP430G2453IN20
MSP430G2353IRHB32
MSP430G2353IPW28
MSP430G2353IPW20
MSP430G2353IN20
MSP430G2253IRHB32
MSP430G2253IPW28
MSP430G2253IPW20
MSP430G2253IN20
MSP430G2153IRHB32
MSP430G2153IPW28
MSP430G2153IPW20
MSP430G2153IN20
MSP430G2513IRHB32
MSP430G2513IPW28
MSP430G2513IPW20
MSP430G2513IN20
MSP430G2413IRHB32
MSP430G2413IPW28
MSP430G2413IPW20
MSP430G2413IN20
MSP430G2313IRHB32
MSP430G2313IPW28
MSP430G2313IPW20
MSP430G2313IN20
MSP430G2213IRHB32
MSP430G2213IPW28
MSP430G2213IPW20
MSP430G2213IN20
MSP430G2113IRHB32
MSP430G2113IPW28
MSP430G2113IPW20
MSP430G2113IN20
(1)
(2)
1
1
1
256
2个TA3
8
-
1
LF ,
DCO ,
VLO
1
1
2
256
2个TA3
8
-
1
LF ,
DCO ,
VLO
1
1
4
256
2个TA3
8
-
1
LF ,
DCO ,
VLO
1
1
8
512
2个TA3
8
-
1
LF ,
DCO ,
VLO
1
1
16
512
2个TA3
8
-
1
LF ,
DCO ,
VLO
1
1
1
256
2个TA3
8
8
1
LF ,
DCO ,
VLO
1
1
2
256
2个TA3
8
8
1
LF ,
DCO ,
VLO
1
1
4
256
2个TA3
8
8
1
LF ,
DCO ,
VLO
1
1
8
512
2个TA3
8
8
1
LF ,
DCO ,
VLO
1
1
16
512
2个TA3
8
8
1
LF ,
DCO ,
VLO
BSL
EEM
FL灰
( KB的)
内存
(B)
定时器A
Comp_A +
通道
ADC10
通道
USCI
A0/B0
时钟
I / O
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
24
24
16
16
包
TYPE
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
32-QFN
28-TSSOP
20-TSSOP
20-PDIP
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或见TI
网站:
www.ti.com 。
包装图纸,热数据和符号可在
www.ti.com/packaging 。
2
提交文档反馈
版权
2011年,德州仪器
MSP430G2x53
MSP430G2x13
www.ti.com
SLAS735A
–
2011年4月
–
经修订的2011年5月
器件的引脚, MSP430G2x13和MSP430G2x53 , 20引脚器件, TSSOP和PDIP
DVCC
P1.0/TA0CLK/ACLK/A0/CA0
P1.1/TA0.0/
UCA0RXD/UCA0SOMI
/A1/CA1
P1.2/TA0.1/
UCA0TXD/PUCA0SIMO
/A2/CA2
P1.3/ADC10CLK/CAOUT/VREF-/VEREF-/A3/CA3
P1.4/SMCLK/
UCB0STE/UCA0CLK
/VREF+/VEREF+/A4/CA4/TCK
P1.5/TA0.0/
UCB0CLK/UCA0STE
/A5/CA5/TMS
P2.0/TA1.0
P2.1/TA1.1
P2.2/TA1.1
1
2
3
4
5
6
7
8
9
10
20
19
18
17
N20
PW20
( TOP VIEW )
16
15
14
13
12
11
DVSS
XIN/P2.6/TA0.1
XOUT/P2.7
TEST / SBWTCK
RST / NMI / SBWTDIO
P1.7/CAOUT/UCB0SIMO/UCB0SDA/A7/CA7/TDO/TDI
P1.6/TA0.1/UCB0SOMI/UCB0SCL/A6/CA6/TDI/TCLK
P2.5/TA1.2
P2.4/TA1.2
P2.3/TA1.0
备注: ADC10可在仅MSP430G2x53设备。
注: P3口的下拉电阻,应通过设置P3REN.x = 1来启用。
器件的引脚, MSP430G2x13和MSP430G2x53 , 28引脚器件, TSSOP
DVCC
P1.0/TA0CLK/ACLK/A0/CA0
P1.1/TA0.0/
UCA0RXD/UCA0SOMI
/A1/CA1
P1.2/TA0.1/
UCA0TXD/PUCA0SIMO
/A2/CA2
P1.3/ADC10CLK/CAOUT/VREF-/VEREF-/A3/CA3
P1.4/SMCLK/
UCB0STE/UCA0CLK
/VREF+/VEREF+/A4/CA4/TCK
P1.5/TA0.0/
UCB0CLK/UCA0STE
/A5/CA5/TMS
P3.1/TA1.0
P3.0/TA0.2
P2.0/TA1.0
P2.1/TA1.1
P2.2/TA1.1
P3.2/TA1.1
P3.3/TA1.2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
PW28
( TOP VIEW )
22
21
20
19
18
17
16
15
DVSS
XIN/P2.6/TA0.1
XOUT/P2.7
TEST / SBWTCK
RST / NMI / SBWTDIO
P1.7/CAOUT/UCB0SIMO/UCB0SDA/A7/CA7/TDO/TDI
P1.6/TA0.1/UCB0SOMI/UCB0SCL/A6/CA6/TDI/TCLK
P3.7/TA1CLK/CAOUT
P3.6/TA0.2
P3.5/TA0.1
P2.5/TA1.2
P2.4/TA1.2
P2.3/TA1.0
P3.4/TA0.0
备注: ADC10可在仅MSP430G2x53设备。
器件的引脚, MSP430G2x13和MSP430G2x53 , 32引脚器件, QFN
NC
P1.0/TA0CLK/ACLK/A0/CA0
DVCC
AVCC
DVSS
AVSS
XIN/P2.6/TA0.1
XOUT/P2.7
32 31 30 29 28 27 26 25
P1.1/TA0.0/
UCA0RXD/UCA0SOMI
/A1/CA1
P1.2/TA0.1/
UCA0TXD/UCA0SIMO
/A2/CA2
P1.3/ADC10CLK/CAOUT/VREF-/VEREF-/A3/CA3
P1.4/SMCLK/
UCB0STE/UCA0CLK
/VREF+/VEREF+/A4/CA4/TCK
P1.5/TA0.0/
UCB0CLK/UCA0STE
/A5/CA5/TMS
P3.1/TA1.0
P3.0/TA0.2
NC
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
24
23
22
RHB32
( TOP VIEW )
21
20
19
18
17
TEST / SBWTCK
RST / NMI / SBWTDIO
P1.7/CAOUT/UCB0SIMO/UCB0SDA/A7/CA7/TDO/TDI
P1.6/TA0.1/UCB0SOMI/UCB0SCL/A6/CA6/TDI/TCLK
P3.7/TA1CLK/CAOUT
P3.6/TA0.2
P3.5/TA0.1
P2.5/TA1.2
备注: ADC10可在仅MSP430G2x53设备。
版权
2011年,德州仪器
P2.0/TA1.0
P2.1/TA1.1
P2.2/TA1.1
P3.2/TA1.1
P3.3/TA1.2
P3.4/TA0.0
P2.3/TA1.0
P2.4/TA1.2
提交文档反馈
3
MSP430G2x53
MSP430G2x13
www.ti.com
SLAS735A
–
2011年4月
–
经修订的2011年5月
表2.端子功能
终奌站
号
名字
P1.0/
TA0CLK/
ACLK /
A0
CA0
P1.1/
TA0.0/
UCA0RXD/
UCA0SOMI/
A1/
CA1
P1.2/
TA0.1/
UCA0TXD/
UCA0SIMO/
A2/
CA2
P1.3/
ADC10CLK/
A3/
VREF- / VEREF- /
CA3/
CAOUT
P1.4/
SMCLK /
UCB0STE/
UCA0CLK/
A4/
VREF + / VEREF + /
CA4/
TCK
P1.5/
TA0.0/
UCB0CLK/
UCA0STE/
A5/
CA5/
TMS
7
7
5
I / O
6
6
4
I / O
5
5
3
I / O
4
4
2
I / O
3
3
1
I / O
2
2
31
I / O
PW20,
N20
PW28
RHB32
通用数字I / O引脚
Timer0_A ,时钟信号输入TACLK
ACLK信号输出
ADC10模拟输入A0
(1)
comparator_A + , CA0输入
通用数字I / O引脚
Timer0_A ,捕捉: CCI0A输入,比较:横向连线Out0输出
USCI_A0接收输入在UART模式的数据,
USCI_A0从数据输出/主SPI模式
ADC10模拟输入A1
(1)
comparator_A + , CA1输入
通用数字I / O引脚
Timer0_A ,捕捉: CCI1A输入,比较:输出1输出
USCI_A0传输数据输出在UART模式,
在/主USCI_A0从机数据在SPI模式下,
ADC10模拟输入A2
(1)
Comparator_A + , CA2输入
通用数字I / O引脚
ADC10 ,转换时钟输出
(1)
ADC10模拟输入A3
(1)
ADC10负参考电压
Comparator_A + , CA3输入
Comparator_A + ,输出
通用数字I / O引脚
SMCLK信号输出
USCI_B0从发送使能
USCI_A0时钟输入/输出
ADC10模拟输入A4
(1)
ADC10正参考电压
(1)
Comparator_A + , CA4输入
JTAG测试时钟,用于器件编程和测试输入端
通用数字I / O引脚
Timer0_A ,比较:横向连线Out0输出
USCI_B0时钟输入/输出,
USCI_A0从发送使能
ADC10模拟输入A5
(1)
Comparator_A + , CA5输入
JTAG测试模式选择,用于器件编程和测试输入端
(1)
I / O
描述
(1)
只有MSP430G2x53设备
提交文档反馈
5
版权
2011年,德州仪器