E2U0033-28-81
半导体
MSM6981-01
半导体
32kbps的ADPCM编码转换器
这个版本: 1998年8月
MSM6981-01
上一版本: 1996年11月
概述
该MSM6981-01是用于执行高效率压缩编码的A / D转换
音频带内的PCM信号转换成以32 kbps的,或与此相反的传输速率的ADPCM信号
为一个ADPCM信号转换成PCM信号。
以特别是数字 - 数字转换,如果该装置被用作一个PCM -ADPCM相互
现有的PCM编解码器与转换器之间(转码器) ,效率可以提高一倍
对于无通话质量的损失常规的传输线。
此装置可在高速数字专用线多路转换器可以使用,数字电路
多路转换器和数字PBX的,或在音频信号编码器/解码器对这种
设备。
该MSM6981-01不能传输数据和从所述MSM6980-03 ( MSM6980家族) 。
特点
提供9600bps的调制解调器信号(与符合ITU -T V.29 )传输能力
高质量的传输特性等于或小于ITU-T G.721的更好(ADPCM
规范)为话音信号和声音信号
提供24kbps的ADPCM传输能力为语音信号
可与接口
M-法
或A律PCM编解码器
可以作为ADPCM编码器或解码器(选择操作模式)
异步数据输入和输出
串行或并行数据接口
32 kbps的可使用的时钟速率为2048 kbps的串行输入或输出
可选的3位或4位数据转换
低功耗: + 5V , 70毫瓦(典型值)。
??包装:
42引脚塑料DIP
( DIP42 -P - 600-2.54 ) (产品名称: MSM6981-01RS )
1/15
半导体
路径:通过先进的切比雪夫方程和赫尔维茨稳定控制预测滤波器
框图
A / M
C / D
3BIT
模式
SELECT
非线性
◆线性
自适应
QUANTIZER
自适应
逆
QUANTIZER
自适应
零过滤器
路径
SID
SICK
S / P
CODER BLOCK
解码器模块
iSync中
OSYNC
IS / P
线性
Nonlinear
自适应
零
滤波器
P / S
超氧化物歧化酶
袜子
I / O
续。
自适应
逆
QUANTIZER
路径
WDT
P. I / O端口
V
DD
GND
MCK
RST
CKOUT
时钟
基因。
—
PD15 0
MSM6981-01
2/15
半导体
MSM6981-01
引脚说明
针
符号
双向总线接口。
PD15是MSB引脚。
1至10个
36至41
PD0至PD15
请参考表1和2的说明和图1和图3的定时。
当
RST
或OSYNC是一个逻辑"0" ,所有的输出PD0至PD15都"1"s用
阻抗100千瓦以上。逻辑"0"表示低电平输入/输出电压
和一个逻辑"1"高电平的输入/输出电压。
11
SID
串行数据输入。比特长度为4或8 。
参照图2 。
时钟信号输入串行输入数据。
最大时钟速率为2048 kbps的。输入时钟计数应该更长
比串行数据位长度。 Refter图2 。
13
14
15
iSync中
MCK
PBS
同步脉冲信号输入。
采取在串行或并行数据。
主时钟输入。 20MHz的时钟输入。
芯片测试输入。
输入逻辑"0"此引脚。
复位信号输入。
输入逻辑"0"而主时钟( MCK )输入。提供指示的定时
16
RST
在图6中,以使所述第一输出数据有效。
而逻辑"0"被输入到
RST ,
PD0至PD15输出一个逻辑"1"具有高输出
100千瓦以上,超氧化物歧化酶的阻抗为高阻抗状态。
17
18
DATD
POWD
芯片测试输出。
芯片测试输出。
芯片测试输出。
19
WDT
也可用于内部观测信号。
当装置正常运行时,与ISYNC同步的信号是
从WDT输出。 Refter图5 。
20
21
22
EXTI
GND
CKOUT
芯片测试输入。
一般情况下输入逻辑"1"此引脚。
地面上。 0 V.
芯片测试输出。
通常1/4主时钟( MCK )的频率输出( 5兆赫) 。
串行/并行数据输入选择信号。
逻辑"1" :串行数据输入。
逻辑"0" :并行数据输入。
参照表1 。
24
CKRST
芯片测试输入。
通常情况下将该引脚拉至逻辑"1" 。
操作模式选择输入。
25
C / D
逻辑"1" :编码方式。
逻辑"0" :解码模式。
参照表1 。
描述
12
SICK
23
IS / P
4/15
E2U0033-28-81
半导体
MSM6981-01
半导体
32kbps的ADPCM编码转换器
这个版本: 1998年8月
MSM6981-01
上一版本: 1996年11月
概述
该MSM6981-01是用于执行高效率压缩编码的A / D转换
音频带内的PCM信号转换成以32 kbps的,或与此相反的传输速率的ADPCM信号
为一个ADPCM信号转换成PCM信号。
以特别是数字 - 数字转换,如果该装置被用作一个PCM -ADPCM相互
现有的PCM编解码器与转换器之间(转码器) ,效率可以提高一倍
对于无通话质量的损失常规的传输线。
此装置可在高速数字专用线多路转换器可以使用,数字电路
多路转换器和数字PBX的,或在音频信号编码器/解码器对这种
设备。
该MSM6981-01不能传输数据和从所述MSM6980-03 ( MSM6980家族) 。
特点
提供9600bps的调制解调器信号(与符合ITU -T V.29 )传输能力
高质量的传输特性等于或小于ITU-T G.721的更好(ADPCM
规范)为话音信号和声音信号
提供24kbps的ADPCM传输能力为语音信号
可与接口
M-法
或A律PCM编解码器
可以作为ADPCM编码器或解码器(选择操作模式)
异步数据输入和输出
串行或并行数据接口
32 kbps的可使用的时钟速率为2048 kbps的串行输入或输出
可选的3位或4位数据转换
低功耗: + 5V , 70毫瓦(典型值)。
??包装:
42引脚塑料DIP
( DIP42 -P - 600-2.54 ) (产品名称: MSM6981-01RS )
1/15
半导体
路径:通过先进的切比雪夫方程和赫尔维茨稳定控制预测滤波器
框图
A / M
C / D
3BIT
模式
SELECT
非线性
◆线性
自适应
QUANTIZER
自适应
逆
QUANTIZER
自适应
零过滤器
路径
SID
SICK
S / P
CODER BLOCK
解码器模块
iSync中
OSYNC
IS / P
线性
Nonlinear
自适应
零
滤波器
P / S
超氧化物歧化酶
袜子
I / O
续。
自适应
逆
QUANTIZER
路径
WDT
P. I / O端口
V
DD
GND
MCK
RST
CKOUT
时钟
基因。
—
PD15 0
MSM6981-01
2/15
半导体
MSM6981-01
引脚说明
针
符号
双向总线接口。
PD15是MSB引脚。
1至10个
36至41
PD0至PD15
请参考表1和2的说明和图1和图3的定时。
当
RST
或OSYNC是一个逻辑"0" ,所有的输出PD0至PD15都"1"s用
阻抗100千瓦以上。逻辑"0"表示低电平输入/输出电压
和一个逻辑"1"高电平的输入/输出电压。
11
SID
串行数据输入。比特长度为4或8 。
参照图2 。
时钟信号输入串行输入数据。
最大时钟速率为2048 kbps的。输入时钟计数应该更长
比串行数据位长度。 Refter图2 。
13
14
15
iSync中
MCK
PBS
同步脉冲信号输入。
采取在串行或并行数据。
主时钟输入。 20MHz的时钟输入。
芯片测试输入。
输入逻辑"0"此引脚。
复位信号输入。
输入逻辑"0"而主时钟( MCK )输入。提供指示的定时
16
RST
在图6中,以使所述第一输出数据有效。
而逻辑"0"被输入到
RST ,
PD0至PD15输出一个逻辑"1"具有高输出
100千瓦以上,超氧化物歧化酶的阻抗为高阻抗状态。
17
18
DATD
POWD
芯片测试输出。
芯片测试输出。
芯片测试输出。
19
WDT
也可用于内部观测信号。
当装置正常运行时,与ISYNC同步的信号是
从WDT输出。 Refter图5 。
20
21
22
EXTI
GND
CKOUT
芯片测试输入。
一般情况下输入逻辑"1"此引脚。
地面上。 0 V.
芯片测试输出。
通常1/4主时钟( MCK )的频率输出( 5兆赫) 。
串行/并行数据输入选择信号。
逻辑"1" :串行数据输入。
逻辑"0" :并行数据输入。
参照表1 。
24
CKRST
芯片测试输入。
通常情况下将该引脚拉至逻辑"1" 。
操作模式选择输入。
25
C / D
逻辑"1" :编码方式。
逻辑"0" :解码模式。
参照表1 。
描述
12
SICK
23
IS / P
4/15