目录
1
2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.23
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.23
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.24
2.3热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.4 CLKIN要求。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.5直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.6交流时序特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.36
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.52
3.1电源斜坡时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.52
3.2 PLL电源设计注意事项。 。 。 。 。 。 。 。 。 0.55
3.3时钟和定时信号板布局考虑56
3.4 SGMII交流耦合串行链路连接示例。 0.57
3.5连接指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.57
3.6指南,以供远程电源连接选择
供应感应。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.64
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.63
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.64
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.65
图11.DDR2和DDR3 SDRAM接口输入时序
图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
图12.MCK到MDQS时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 38
图13.DDR SDRAM输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 39
图14.DDR2和DDR3控制器总线交流测试负载。 。 。 。 。 。 。 39
图16.DDR2和DDR3 SDRAM的时序差异
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 39
图16.Differential测量点上升和下降时间41
对于崛起图17.Single端测量点和下降时间
匹配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
图18.Single频率的正弦抖动限制。 。 。 。 。 。 。 。 。 。 。 43
图19.SGMII AC测试/测量负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 44
图20.TDM接收信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 45
图21.TDM传输信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 46
图22.TDM交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 46
图23.Timer交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 46
图24.MII管理接口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 47
图25.RGMII AC时序和复用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 48
图26.SPI交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 49
图27.SPI AC时序从模式(外部时钟) 。 。 。 。 。 。 。 49
图28.SPI AC时序主控模式(内部时钟) 。 。 。 。 。 。 49
图29.Test时钟时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 50
图30.Boundary扫描(JTAG )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
图31.Test访问端口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
图32.TRST时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
图33.Supply斜坡时序与V
DD
斜坡前
V
DDIO
和CLKIN开始用v
DDIO
. . . . . . . . . . . . . 52
图34.Supply斜坡时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 53
图35.Reset连接的功能应用。 。 。 。 。 。 。 。 。 55
图36.Reset连接在调试器中的应用。 。 。 。 。 。 。 。 。 。 55
图37.PLL用品。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
图38.SerDes PLL用品。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
图42.4线交流耦合SGMII串行链路连接
例如。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
图40.MSC8256机械信息, 783球的FC - PBGA
套餐。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 64
3
4
5
6
图列表
图1 。
图2中。
网络连接gure 3 。
图4中。
MSC8256框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
的StarCore SC3850 DSP子系统框图。 。 。 。 3
MSC8256 FC- PBGA封装,顶视图。 。 。 。 。 。 。 。 。 。 。 。 4
差分电压定义为发送器或
接收器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 28
图5.接收器的SerDes参考时钟的。 。 。 。 。 。 。 。 。 。 。 。 。 29
图6. SERDES发射器和接收器参考电路。三十
图7.差分参考时钟输入DC的要求
(外部直流耦合) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
图8.差分参考时钟输入DC的要求
(外部交流耦合) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
图9.单端参考时钟输入DC要求31
图10.SGMII变送器直流测量电路。 。 。 。 。 。 。 。 33
MSC8256六核数字信号处理器数据手册,第1
2
飞思卡尔半导体公司