摩托罗拉
半导体技术资料
低电压PLL时钟驱动器
在MPC990 / 991是3.3V兼容,基于PLL ECL / PECL时钟
驱动程序。全差分设计保证了最佳的偏移和抖动PLL
性能。在MPC990 / 991的性能使该器件
适用于工作站,大型计算机和电信
应用程序。在MPC990和MPC991的设备是相同的,除了在
的接口的参考时钟的锁相环。在MPC990提供
板载晶体振荡器作为PLL的参考,而MPC991报价
差分ECL / PECL输入,这就需要锁定的应用
现有的时钟信号。这两种设计提供了一个辅助单端ECL
时钟系统的测试能力。
MPC990
MPC991
低电压
PLL时钟驱动器
完全集成的PLL
输出频率高达400MHz
ECL / PECL输入和输出
采用3.3V电源供电
输出频率可配置
TQFP封装
±50ps
周期到周期抖动
在MPC990 / 991提供了可以将每个输出三家银行
FA后缀
通过该装置的四个FSEL引脚编程。有16个不同的
52引脚TQFP封装
输出频率配置在设备中可用。该
CASE 848D -03
配置包括1输出比:1,2 :1,3 :1,3 : 2,4: 1,4: 3,4 :3:1和
4:3: 2 。编程表在此数据表说明了各种
编程选项。该同步输出监视的关系
之间的QA和QC输出银行。每个定时输出脉冲
本数据表中的图表信号的两个输出的边缘重合
银行。此功能对输出频率之间的非二进制的关系很有用(即3 : 2或4 : 3的关系) 。该Sync_Sel
输入切换同步信号和扩展的输出质量控制银行间量子点输出。
在MPC990 / 991提供了反馈给PLL一个单独的输出。这允许反馈频率为
程序独立于其它输出允许独特的输入与输出频率的关系。该fselFB输入
提供从QFB差分输出对6个不同的反馈频率。
在MPC990 / 991具有一个外部差分ECL / PECL反馈到PLL 。这个外部反馈特性允许
在MPC991的用作“零”延迟缓冲器。输入参考和输出之间的传播延迟取决于
输入参考频率。更高的参考频率的选择将靠近通过装置的零延迟提供。
该PLL_EN , REF_SEL和TEST_CLK输入引脚提供绕过PLL和驱动输出缓冲器的装置
直接。这允许用户在单个步骤系统在调试过程中的设计方案。注意, TEST_CLK输入是通过路由
除法器以便根据上TEST_CLK输入的编程几个边缘将需要获得对应边
转换的输出。该VCO_Sel输入提供recentering VCO的一种手段,以提供更广泛的VCO
频率稳定的PLL操作。
如果频率选择或VCO_Sel引脚操作过程中发生变化,必须应用一个主复位信号,以确保
输出的同步和相位锁定。如果VCO的被驱动超过其最大频率,将VCO可以逃脱内部
分频器当VCO_Sel引脚为低电平。这也将防止PLL从实现锁。同样,主复位信号将需要
适用于允许锁相。该装置采用一个上电复位电路,该电路将保证输出的同步和
在初始上电PLL锁定。
2/97
摩托罗拉1997年公司
1
REV 2