低电压1:18时钟分配芯片
该MPC940L是2.5 V或3.3 V LVCMOS一个1:18的低电压时钟分配芯片
输出能力。该器件具有的能力,选择一个差
LVPECL或LVCMOS兼容的输入。 18个输出为2.5 V或3.3 V LVCMOS
兼容并设有驱动力来驱动50
串联或并联终止
传输线。随着150 ps输出至输出歪曲率,在MPC940L是一个理想的
时钟分配芯片为最苛刻的同步系统。 2.5 V输出
也使该器件非常适合用于高性能微处理器提供时钟
根据设计。为在一个较低的价格/性能点的类似装置,读取器是
所指的MPC9109 。
LVPECL或LVCMOS时钟输入
2.5 V LVCMOS为奔腾II微处理器输出的支持
150 ps的最大输出至输出偏斜
250 MHz最大输出频率
32引脚LQFP封装
32引脚无铅封装
双或单电源设备:
双V
CC
电源电压为3.3V的核心和2.5V的输出
单3.3 V V
CC
电源电压为3.3 V输出
单2.5 V V
CC
电源电压为2.5 V的I / O
MPC940L
MPC940L
低电压
1:18钟
分布芯片
FA后缀
32引脚LQFP封装
CASE 873A -04
具有低输出阻抗( ≈20
),
同时在高和低逻辑状态,而在
在MPC940L的输出缓冲器非常适合用于驱动串联端接传输线。
用20
输出阻抗940L具有驱动两个串联端接的能力
线从每个输出。这提供设备的1点36的有效的扇出。如果一个较低的输出
阻抗需要请参阅MPC942数据表。
AC后缀
32引脚LQFP封装
无铅封装
CASE 873A -04
该MPC940L的差分LVPECL输入,允许器件直接接口
与像MC100EP111一个LVPECL扇出缓冲器,以建立非常广泛的时钟扇出树
或为耦合到一个高频率的时钟源。该LVCMOS输入提供了一个唯一的应用程序需要更多标准接口
在相对较低的频率下单时钟分配芯片。此外,这两个时钟源可以被用来提供一种用于测试时钟
接口以及主系统时钟。在LVCMOS_CLK_SEL引脚为逻辑高电平将选择LVCMOS电平时钟输入。所有
在MPC940L输入具有内部上拉/下拉电阻,使他们能够留下,如果不用打开。
该MPC940L是单电源或双电源装置。该装置的电源提供的高度灵活性。该装置可进行操作
与3.3 V核心和3.3 V输出,采用3.3 V内核和2.5 V输出以及2.5 V内核和2.5 V输出。 32引脚LQFP封装
被选择,以优化性能,电路板空间和设备的成本。 32引脚LQFP有一个7×7毫米的机身尺寸与保守
0.8毫米引脚间距。
奔腾II是英特尔公司的商标。
IDT / ICS
1:18时钟分配芯片
1
MPC940L第七版2007年6月5日
MPC940L
低电压1:18时钟分配芯片
表2.绝对最大额定值
(1)
符号
V
CC
V
I
I
IN
T
STOR
电源电压
输入电压
输入电流
存储温度范围
–40
参数
民
–0.3
–0.3
最大
3.6
V
DD
+ 0.3
±20
125
单位
V
V
mA
°C
1.绝对最大额定值连续超出其可能会损坏设备的价值。暴露于这些条件或
以外的指示的条件可能器件的可靠性产生不利影响。在绝对最大额定条件下的功能操作
不是暗示。
表3.直流特性
(T
A
= 0 °至70° C,V
CCI
= 3.3 V ±5%; V
CCO
= 3.3 V ±5%)
符号
V
IH
V
IL
V
PP
V
CMR
V
OH
V
OL
I
IN
C
IN
C
pd
Z
OUT
I
CC
特征
输入高电压
输入低电压
峰 - 峰值输入电压
共模范围
输出高电压
输出低电压
输入电流
输入电容
功率耗散电容
输出阻抗
最大静态电源电流
18
4.0
10
23
0.5
28
1.0
CMOS_CLK
CMOS_CLK
PECL_CLK
PECL_CLK
500
V
CCI
– 1.4
2.4
0.5
±200
民
2.4
典型值
最大
V
CCI
0.8
1000
V
CCI
– 0.6
单位
V
V
mV
V
V
V
A
pF
pF
mA
每路输出
I
OH
= -20毫安
I
OL
= 20毫安
条件
表4. AC特性
(T
A
= 0 °至70° C,V
CCI
= 3.3 V ±5%; V
CCO
= 3.3 V ±5%)
符号
F
最大
t
PLH
t
PLH
t
SK ( O)
t
SK (PP)的
t
SK (PP)的
t
SK (PP)的
DC
t
r
, t
f
特征
最大输入频率
传播延迟
传播延迟
PECL_CLK
≤
150兆赫
CMOS_CLK
≤
150兆赫
PECL_CLK > 150兆赫
CMOS_CLK > 150兆赫
PECL_CLK
CMOS_CLK
2.0
1.8
2.0
1.8
2.7
2.5
2.9
2.4
民
典型值
最大
250
3.4
3.0
3.7
3.2
150
150
1.4
1.2
1.7
1.4
850
750
45
40
0.3
50
50
55
60
1.1
单位
兆赫
ns
ns
ps
ns
ns
ps
%
%
ns
记
(1)
记
(1)
记
(2)
输入DC = 50%的
输入DC = 50%的
0.5 – 2.4 V
条件
输出至输出扭曲
部分到部分斜
部分到部分斜
部分到部分斜
输出占空比
输出上升/下降时间
PECL_CLK
≤
150兆赫
CMOS_CLK
≤
150兆赫
PECL_CLK > 150兆赫
CMOS_CLK > 150兆赫
PECL_CLK
CMOS_CLK
f
CLK
< 134兆赫
f
CLK
≤
250兆赫
1.在整个温度和电压范围内。包括输出偏斜。
2.对于特定的温度和电压。包括输出偏斜。
IDT / ICS
1:18时钟分配芯片
3
MPC940L第七版2007年6月5日