目录
1
2
引脚分配和复位状态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3
1.1引脚图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.21
2.1总体直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 0.21
2.2电源排序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.3电源特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.26
2.4输入时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.28
2.5复位初始化。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.30
2.6 DDR2和DDR3 SDRAM 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.31
2.7 ESPI 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.37
2.8 DUART 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.39
2.9以太网:增强型三速以太网( eTSEC )
MII管理。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.39
2.10以太网管理接口电气特性
60
2.11 USB 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.62
2.12提高本地总线控制器( eLBC ) 。 。 。 。 。 。 。 。 。 。 。 0.65
2.13增强的安全数字主机控制器( eSDHC ) 。 。 0.74
2.14可编程中断控制器(PIC ) 。 。 。 。 。 。 。 。 。 。 0.76
2.15 JTAG 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.76
2.16串行ATA(SATA ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.78
2.17 I
2
C. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .84
2.18 GPIO 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.87
2.19 PCI 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.88
2.20高速串行接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.90
3
2.21的PCI Express 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 99
2.23时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 105
2.24热。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 109
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
3.1系统时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
3.2电源设计和序列分析。 。 。 。 。 。 。 。 。 。 。 113
3.3引脚状态在深度睡眠状态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 114
3.4解耦建议。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 114
3.5串行解串器
块
动力
供应
脱钩
建议。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 115
3.6连接的建议。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 115
3.7上拉和下拉电阻的要求。 。 。 。 。 115
3.8输出缓冲的直流阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 115
3.9配置复用管脚。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 116
3.10 JTAG配置信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 117
3.11准则高速接口端子。 。 。 119
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 120
4.1零件号完全由文档处理。 。 121
4.2最热。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 121
4.3品名表示。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 122
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 122
5.1包装参数的MPC8535E FC- PBGA 。 122
在MPC8535E FC- PBGA123 5.2机械尺寸
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 124
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 124
4
5
6
7
MPC8535E的PowerQUICC III集成处理器的硬件规格,第2版
2
飞思卡尔半导体公司