飞思卡尔半导体公司
技术参数
文档编号: MPC8272EC
第3版, 2011年9月
MPC8272
的PowerQUICC II系列
硬件规格
本文件包含有关权力的详细信息
考虑, DC / AC电特性和交流
定时规范的.13μm ( HiP7 )成员
的PowerQUICC II系列集成通信
处理器 - MPC8272的,在MPC8248 , MPC8271的,
和MPC8247 。它们包括单芯片中的32位上
的PowerArchitecture内核,集成了内存
管理单元(MMU )和指令和数据缓存
并实现了Power架构的指令集;
修饰的通信处理器模块(CPM) ;和
一个集成的安全引擎( SEC )进行加密(在
MPC8272和MPC8248的唯一) 。
所有四个器件整个统称
硬件规格为“ MPC8272 ” ,除非另有
指出。
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2
工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
AC电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 18
时钟配置模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 27
引脚排列。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
包装说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 58
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 58
1.
2.
3.
4.
5.
6.
7.
8.
9.
10.
11.
2011飞思卡尔半导体, Inc.保留所有权利。
概观
1
概观
表1. MPC8272的PowerQUICC II系列功能
系统级芯片
的功能
包
1
串行通信控制器( SCCS)
QUICC多通道控制器( QMC )
快速通信控制器( FCC的)
I-缓存(字节)
D-缓存(字节)
以太网( 10/100 )
UTOPIA II接口
多通道控制器( MCC帐户)
PCI桥接器
传输汇聚( TC )层
ATM反向多路复用( IMA )
通用串行总线( USB ) 2.0全速/低速
安全引擎( SEC)
1
该表显示了在MPC8272系列SoC的每一个支持的功能。
MPC8272
MPC8248
MPC8271
MPC8247
516 PBGA
3
是的
2
16
16
2
1
0
是的
—
—
1
是的
3
是的
2
16
16
2
0
0
是的
—
—
1
是的
3
是的
2
16
16
2
1
0
是的
—
—
1
—
3
是的
2
16
16
2
0
0
是的
—
—
1
—
SEE
表2中。
有两种包装,虚拟现实和ZQ包中会显示可用的MPC8272系列器件。
对于包订购信息,请参阅
第10条, “订购信息”。
表2. MPC8272的PowerQUICC II器件封装
CODE
(包)
VR
( 516 PBGA ,无铅)
MPC8272VR
MPC8248VR
设备
MPC8271VR
MPC8247VR
MPC8271ZQ
MPC8247ZQ
ZQ
( 516 PBGA引脚球)
MPC8272ZQ
MPC8248ZQ
MPC8272的PowerQUICC II系列硬件规格,第3版
2
飞思卡尔半导体公司
概观
该图中示出了片上系统的框图。
16 KB
I-缓存
安全(SEC)的1
I- MMU
G2_LE核心
系统接口单元
( SIU )
16 KB
D-缓存
D- MMU
总线接口单元
60x-to-PCI
桥
内存控制器
通信处理器模块( CPM )
计时器
并行I / O
波特率
发电机
4 KB
打断
指令
调节器
内存
16 KB
数据
内存
时钟计数器
串行
DMA
虚拟
IDMAs
系统功能
60X巴士
PCI总线
32位,最多66兆赫
32位RISC微控制器
和程序ROM
FCC1
FCC2
SCC1
SCC3
SCC4
SMC1
SMC2
SPI
I
2
C
USB 2.0
时隙分配
串行接口
串行接口
2 TDM端口
2 MII / RMII
端口
1 8位的乌托邦
Port2
非复用的
I / O
注意事项:
只有1 MPC8272 / 8248
只有2 MPC8272 / 8271
图1的SoC框图
1.1
特点
是SOC的主要特点如下:
双发的整数( G2_LE )核心
- 在MPC603e微处理器的核心版本
- 系统核心的微处理器支持266-400 MHz的频率
- 独立的16 KB的数据和指令高速缓存:
- 四路组相联
- 物理寻址
- LRU替换算法
- Power架构的存储器管理单元(MMU)
- 普通的片上处理器( COP)的测试接口
- 支持总线窥探高速缓存一致性
MPC8272的PowerQUICC II系列硬件规格,第3版
飞思卡尔半导体公司
3
概观
- 浮点单元( FPU )支持浮点数运算
- 支持高速缓存锁定
低功耗
内部逻辑( 1.5V)和I / O单独的电源( 3.3 V )
单独的PLL用于G2_LE芯和用于通信处理器模块( CPM)的
- G2_LE核心和CPM可以在不同频率的功率/性能优化运行
- 内部核心/总线时钟倍频器,它提供比为2:1 , 2.5 :1,3 :1, 3.5 :1,4 :1, 4.5 : 1,5 :1,
5.5:1, 6:1, 7:1, 8:1
- 内部的CPM /总线时钟乘法器提供的比率为2:1 , 2.5 :1,3 :1, 3.5 :1,4 : 1,5 : 1,6 : 1,8 : 1
比
的64位数据和32位地址总线60倍
- 公共汽车支持多个主设计,最多两个外部大师
- 支持单传输和突发传输
- 64位, 32位,16位和8位端口的尺寸由片上内存控制器进行控制
60倍至PCI桥接器
- 可编程的主桥和代理
- 32位的数据总线, 66兆赫, 3.3伏
- 同步和异步60X和PCI时钟模式
- 可供外部PCI主机的所有内部地址空间
- DMA内存块传输
- PCI到60X地址重映射
系统接口单元( SIU )
时钟合成器
- 复位控制器
- 实时时钟( RTC )寄存器
周期性中断定时器
- 硬件总线监控器和软件看门狗定时器
- IEEE 1149.1 JTAG测试访问端口
八大银行内存控制器
- 无缝接口SRAM,页面模式的SDRAM , DRAM , EPROM ,Flash和其他
用户自定义外设
字节写使能
- 可编程银行规模的32位地址解码
- 三个用户可编程机,通用的片选机,和页模式
管道SDRAM机
- 64位总线宽度字节选择( 60X )
- 对于SDRAM专用接口逻辑
禁用CPU模式
MPC8272的PowerQUICC II系列硬件规格,第3版
4
飞思卡尔半导体公司
概观
集成安全引擎( SEC) ( MPC8272和MPC8248只)
- 支持DES , 3DES , MD- 5 , SHA - 1 , AES , PKEU , RNG和RC - 4加密算法
硬件
通信处理器模块( CPM )
- 嵌入式32位通信处理器( CP ),采用的是RISC架构的灵活的支持
通信外设
- 接口通过片内双端口RAM和DMA控制器G2_LE核心。 (双端口
RAM大小为16 KB加4 KB专用指令RAM )。
- 微码跟踪功能
- 八CPM陷阱寄存器
通用串行总线(USB)控制器
- 支持USB 2.0全速/低速兼容
- USB主机模式
- 支持控制,批量,中断和同步数据传输
- CRC16生成和检查
- NRZI编码/有位STUF音响解码NG
- 同时支持12和1.5 Mbps的数据传输速率(自动生成前导令牌和
数据速率配置) 。需要注意的是低速操作需要一个外部轮毂。
- 灵活的数据缓存,每帧多个缓冲区
- 支持本地环回模式诊断( 12 Mbps时)
- 支持USB从属模式
- 四个独立的终端支持控制,批量,中断和同步数据传输
- CRC16生成和检查
- CRC5检查
- NRZI编码/有位STUF音响解码NG
- 12或1.5 - Mbps的数据速率
- 灵活的数据缓存,每帧多个缓冲区
- 自动重传时发送错误
- 串行DMA通道接收和发送的所有串行通道
- 并行I / O寄存器具有漏极开路中断能力
- 虚拟DMA功能的执行内存到内存和内存到I / O传输
- 两个快速通信控制器( FCC的)支持以下协议:
- 10 / 100M的以太网/ IEEE 802.3 CDMA / CS通过媒体独立接口
接口(MII )
- 透明
- HDLC行动T3速率(信道化)
MPC8272的PowerQUICC II系列硬件规格,第3版
飞思卡尔半导体公司
5