飞思卡尔半导体公司
技术参数
MPC8245EC
启10 , 08/2007
MPC8245处理器集成
硬件规格
该MPC8245结合了的PowerPC 处理器MPC603e
核心基于Power Architecture 技术与PCI
桥梁,从而使系统设计人员能够快速设计系统
使用被设计用于PCI外设和其它标准
接口。另外,高性能的存储器控制器
支持各种类型的ROM和SDRAM的。在MPC8245
是一个家族的提供产品的第二
与业界标准的接口,系统级支持
MPC603e处理器核心。
这种硬件规格介绍相关电器
和身体的MPC8245的特点。对于功能
该处理器的特征,请参考
MPC8245
集成的处理器参考手册
(MPC8245UM).
对于发布勘误或更新本文档,请访问
网站上的文档的封底。
1.
2.
3.
4.
5.
6.
7.
8.
9.
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
常规参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
电气和热特性。 。 。 。 。 。 。 。 。 。 。 。五
包装说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
PLL的配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 39
系统设计。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 44
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
1
概观
的MPC8245集成处理器是由一
外围逻辑块和一个32位的超标量MPC603e
芯,如图
图1 。
飞思卡尔半导体公司, 2001-2007 。版权所有。
特点
外围逻辑集成了一个PCI桥,双通用异步接收器/发送器( DUART )
存储器控制器,DMA控制器, PIC的中断控制器,一个信息单元(我
2
输入输出接口) ,和一个
I
2
C控制器。该处理器的核心是一个全功能的,具有浮点高性能处理器
支持,内存管理, 16K字节的指令缓存, 16 KB数据缓存,而功耗
管理功能。的集成度降低整体包装的要求和数量
需要一个嵌入式系统的分立器件。
内部外围逻辑总线接口处理器核心到外围逻辑。芯可以操作
在多种频率,使设计者能够权衡对功耗性能。该
处理器核心从所引用的外围逻辑锁相环独立的PLL时钟。这使得
微处理器和外围逻辑块,以在不同的频率上工作,同时保持
同步总线接口。该接口使用一个64位或32位数据总线(取决于存储器的数据总线
宽度)和连同控制信号,使所述处理器之间的接口的32位地址总线
与外围逻辑进行了性能优化。 PCI访问到MPC8245的内存空间中
传递到处理器总线用于在启用监听模式Snooping功能。
通用处理器核心和外围逻辑服务于各种嵌入式应用。该
MPC8245可以用作任一PCI主或者PCI代理控制器。
2
特点
是MPC8245的主要特点如下:
处理器内核
- 高性能,超标量处理器核心
- 整数单元( IU ) ,浮点单元( FPU ) (软件启用或禁用) ,加载/存储单元
(LSU ) ,系统寄存器单元(SRU ) ,和转移处理单元( BPU )
16 KB的指令Cache
16 KB数据缓存
- 可锁定的L1高速缓存,整个高速缓冲存储器或者在每个方式的基础最多三个四种方式
- 动态电源管理: 60X小睡,打盹和睡眠模式
外设逻辑
- 外设逻辑总线
- 各种工作频率和总线的分频比
- 32位地址总线, 64位数据总线
- 完整的内存一致性
- 解耦地址和数据总线为外设逻辑总线存取流水线
- 对外围逻辑存储采集总线到PCI写道:
- 存储器接口
- 高达2 GB的SDRAM内存
- 高带宽数据总线( 32位或64位)到SDRAM
- 可编程定时支持SDRAM
- 一到八家银行的16 , 64 , 128 , 256 ,或512兆位存储设备
MPC8245集成处理器的硬件规格,版本10
飞思卡尔半导体公司
3
特点
—
—
—
—
写缓冲PCI和处理器访问
正常的奇偶校验,读 - 修改 - 写(RMW ) ,或ECC
存储器接口和处理器之间的数据路径的缓冲
低电压TTL逻辑( LVTTL )接口
基地的272兆和扩展ROM /闪光灯/ PORTX空间
对于8位数据路径或相同大小的SDRAM数据路径中相应的ROM空间(32位或64位)的
为8-,16- , 32位数据采集通道, 32位或64位(宽)数据路径扩展ROM空间
PORTX : 8位,16位,32位或64位的通用I / O口使用带ROM控制器接口
可编程地址选通定时,数据就绪输入信号( DRDY )和4片选
32位PCI接口
- 可在高达66 MHz的
- PCI 2.2兼容
- PCI 5.0 -V宽容
- 双地址周期( DAC)的64位PCI寻址(主只)
- 访问到PCI内存, I / O ,以及配置空间
- 可选择大端或小端操作
- 处理器到PCI写入存储收集和PCI到内存写入访问
- PCI的内存预取读访问
- 可选择的硬件实施的一致性
- PCI总线仲裁单元( 5请求/准许对)
- PCI代理模式功能
- 地址转换有两个入站和出站单位( ATU )
- 内部配置寄存器的PCI访问
双通道集成DMA控制器(写入ROM /不支持PORTX )
- 直接模式或链接模式( DMA传输的自动链接)
- 分散采集,读取或写入连续的内存
- 每通道64个字节的传输队列
- 中断在完成段,链条和错误
- 本地到本地内存
- PCI到PCI内存
- 本地到PCI内存
- PCI内存到本地内存
消息单元
- 两个门铃寄存器
- 两个入站和出站2寄存器短信
– I
2
O消息接口
I
2
与接受广播信息充满主/从支持C控制器
–
–
–
–
–
–
–
–
MPC8245集成处理器的硬件规格,版本10
4
飞思卡尔半导体公司
常规参数
可编程中断控制器( PIC )
- 五硬件中断( IRQ的)或16个串行中断
- 与级联四个可编程定时器
- 两个(双)通用异步接收器/发送器(UART )
- 集成的PCI总线和SDRAM时钟发生器
- 可编程的PCI总线和存储器接口输出驱动器
系统级的性能监控工具
调试功能
- 内存属性和PCI属性信号
- 调试地址信号
- 存储器总线上MIV信号标志有效的地址和数据的总线周期
- 与观察点功能可编程输入和输出信号
- 数据路径上的错误注入/采集
- IEEE标准1149.1 ( JTAG ) /测试接口
3
常规参数
下面的列表总结了MPC8245的常规参数:
技术
0.25微米的CMOS,五层金属
模具尺寸
49.2 mm
2
晶体管数量
450万
逻辑设计
全静态
套餐
表面贴装352磁带球栅阵列( TBGA )
核心电源1.7 V至2.1伏直流为266和300兆赫的条件,即使用
是“名义” ± 100 mV的,其中“名义”为1.8 / 1.9 / 2.0伏。
1.9 V至2.2伏直流为333和350兆赫的条件,即使用
是“名义”
± 1
00毫伏其中“名义”为2.0 / 2.1伏。
SEE
表2
对推荐工作条件的详细信息)
I / O电源
3.0 3.6 V直流
4
电气和热特性
本节提供了交流和直流电气特性和热特性的
MPC8245.
4.1
DC电气特性
本节介绍的收视率,条件和其他DC电气特性。
MPC8245集成处理器的硬件规格,版本10
飞思卡尔半导体公司
5