飞思卡尔半导体公司
技术参数
MPC8245EC
启10 , 08/2007
MPC8245处理器集成
硬件规格
该MPC8245结合了的PowerPC 处理器MPC603e
核心基于Power Architecture 技术与PCI
桥梁,从而使系统设计人员能够快速设计系统
使用被设计用于PCI外设和其它标准
接口。另外,高性能的存储器控制器
支持各种类型的ROM和SDRAM的。在MPC8245
是一个家族的提供产品的第二
与业界标准的接口,系统级支持
MPC603e处理器核心。
这种硬件规格介绍相关电器
和身体的MPC8245的特点。对于功能
该处理器的特征,请参考
MPC8245
集成的处理器参考手册
(MPC8245UM).
对于发布勘误或更新本文档,请访问
网站上的文档的封底。
1.
2.
3.
4.
5.
6.
7.
8.
9.
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
常规参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
电气和热特性。 。 。 。 。 。 。 。 。 。 。 。五
包装说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
PLL的配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 39
系统设计。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 44
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
1
概观
的MPC8245集成处理器是由一
外围逻辑块和一个32位的超标量MPC603e
芯,如图
图1 。
飞思卡尔半导体公司, 2001-2007 。版权所有。
特点
外围逻辑集成了一个PCI桥,双通用异步接收器/发送器( DUART )
存储器控制器,DMA控制器, PIC的中断控制器,一个信息单元(我
2
输入输出接口) ,和一个
I
2
C控制器。该处理器的核心是一个全功能的,具有浮点高性能处理器
支持,内存管理, 16K字节的指令缓存, 16 KB数据缓存,而功耗
管理功能。的集成度降低整体包装的要求和数量
需要一个嵌入式系统的分立器件。
内部外围逻辑总线接口处理器核心到外围逻辑。芯可以操作
在多种频率,使设计者能够权衡对功耗性能。该
处理器核心从所引用的外围逻辑锁相环独立的PLL时钟。这使得
微处理器和外围逻辑块,以在不同的频率上工作,同时保持
同步总线接口。该接口使用一个64位或32位数据总线(取决于存储器的数据总线
宽度)和连同控制信号,使所述处理器之间的接口的32位地址总线
与外围逻辑进行了性能优化。 PCI访问到MPC8245的内存空间中
传递到处理器总线用于在启用监听模式Snooping功能。
通用处理器核心和外围逻辑服务于各种嵌入式应用。该
MPC8245可以用作任一PCI主或者PCI代理控制器。
2
特点
是MPC8245的主要特点如下:
处理器内核
- 高性能,超标量处理器核心
- 整数单元( IU ) ,浮点单元( FPU ) (软件启用或禁用) ,加载/存储单元
(LSU ) ,系统寄存器单元(SRU ) ,和转移处理单元( BPU )
16 KB的指令Cache
16 KB数据缓存
- 可锁定的L1高速缓存,整个高速缓冲存储器或者在每个方式的基础最多三个四种方式
- 动态电源管理: 60X小睡,打盹和睡眠模式
外设逻辑
- 外设逻辑总线
- 各种工作频率和总线的分频比
- 32位地址总线, 64位数据总线
- 完整的内存一致性
- 解耦地址和数据总线为外设逻辑总线存取流水线
- 对外围逻辑存储采集总线到PCI写道:
- 存储器接口
- 高达2 GB的SDRAM内存
- 高带宽数据总线( 32位或64位)到SDRAM
- 可编程定时支持SDRAM
- 一到八家银行的16 , 64 , 128 , 256 ,或512兆位存储设备
MPC8245集成处理器的硬件规格,版本10
飞思卡尔半导体公司
3
特点
—
—
—
—
写缓冲PCI和处理器访问
正常的奇偶校验,读 - 修改 - 写(RMW ) ,或ECC
存储器接口和处理器之间的数据路径的缓冲
低电压TTL逻辑( LVTTL )接口
基地的272兆和扩展ROM /闪光灯/ PORTX空间
对于8位数据路径或相同大小的SDRAM数据路径中相应的ROM空间(32位或64位)的
为8-,16- , 32位数据采集通道, 32位或64位(宽)数据路径扩展ROM空间
PORTX : 8位,16位,32位或64位的通用I / O口使用带ROM控制器接口
可编程地址选通定时,数据就绪输入信号( DRDY )和4片选
32位PCI接口
- 可在高达66 MHz的
- PCI 2.2兼容
- PCI 5.0 -V宽容
- 双地址周期( DAC)的64位PCI寻址(主只)
- 访问到PCI内存, I / O ,以及配置空间
- 可选择大端或小端操作
- 处理器到PCI写入存储收集和PCI到内存写入访问
- PCI的内存预取读访问
- 可选择的硬件实施的一致性
- PCI总线仲裁单元( 5请求/准许对)
- PCI代理模式功能
- 地址转换有两个入站和出站单位( ATU )
- 内部配置寄存器的PCI访问
双通道集成DMA控制器(写入ROM /不支持PORTX )
- 直接模式或链接模式( DMA传输的自动链接)
- 分散采集,读取或写入连续的内存
- 每通道64个字节的传输队列
- 中断在完成段,链条和错误
- 本地到本地内存
- PCI到PCI内存
- 本地到PCI内存
- PCI内存到本地内存
消息单元
- 两个门铃寄存器
- 两个入站和出站2寄存器短信
– I
2
O消息接口
I
2
与接受广播信息充满主/从支持C控制器
–
–
–
–
–
–
–
–
MPC8245集成处理器的硬件规格,版本10
4
飞思卡尔半导体公司
常规参数
可编程中断控制器( PIC )
- 五硬件中断( IRQ的)或16个串行中断
- 与级联四个可编程定时器
- 两个(双)通用异步接收器/发送器(UART )
- 集成的PCI总线和SDRAM时钟发生器
- 可编程的PCI总线和存储器接口输出驱动器
系统级的性能监控工具
调试功能
- 内存属性和PCI属性信号
- 调试地址信号
- 存储器总线上MIV信号标志有效的地址和数据的总线周期
- 与观察点功能可编程输入和输出信号
- 数据路径上的错误注入/采集
- IEEE标准1149.1 ( JTAG ) /测试接口
3
常规参数
下面的列表总结了MPC8245的常规参数:
技术
0.25微米的CMOS,五层金属
模具尺寸
49.2 mm
2
晶体管数量
450万
逻辑设计
全静态
套餐
表面贴装352磁带球栅阵列( TBGA )
核心电源1.7 V至2.1伏直流为266和300兆赫的条件,即使用
是“名义” ± 100 mV的,其中“名义”为1.8 / 1.9 / 2.0伏。
1.9 V至2.2伏直流为333和350兆赫的条件,即使用
是“名义”
± 1
00毫伏其中“名义”为2.0 / 2.1伏。
SEE
表2
对推荐工作条件的详细信息)
I / O电源
3.0 3.6 V直流
4
电气和热特性
本节提供了交流和直流电气特性和热特性的
MPC8245.
4.1
DC电气特性
本节介绍的收视率,条件和其他DC电气特性。
MPC8245集成处理器的硬件规格,版本10
飞思卡尔半导体公司
5
飞思卡尔半导体公司
超前信息
MPC8245ARZUPNS
第2版, 07/2004
MPC8245
对于型号规格
MPC8245ARZUnnnX系列
这个文件描述了部分号码特定变化
推荐的工作条件和修订电气
规格,如适用,从那些在一般描述
MPC8245集成处理器的硬件规格
(订单号MPC8245EC ) 。该MPC8245结合了
的PowerPC MPC603e核心, PCI桥。
本文档中提供的规范取代那些在
MPC8245集成处理器的硬件规格,
第3版
或更高,对于列出的零件号
表A
只。
本文档中未涉及的规格保持不变。
因为这个文件被频繁更新,是指
http://www.freescale.com或您的飞思卡尔销售办事处
最新的版本。
注意,标题和表号码本文件中不
顺序编号。它们的目的是对应于
标题或表的影响,在一般的硬件规格。
本文档中涉及的部件号列于表甲,
更详细的订购信息,请参阅
第9条, “订购
信息“。
飞思卡尔零件编号影响:
MPC8245RZU400D
MPC8245ARZU400D
MPC8245ARZU466D
本文件包含的新产品信息。说明和信息,在此
如有更改,恕不另行通知。
飞思卡尔半导体公司2004版权所有。
特点
解决的这个数据表A表零件编号
工作条件
飞思卡尔
产品型号
中央处理器
频率
(兆赫)
400
400
466
T
J
(°C)
0到85
0到85
0到85
从显著差异
硬件特定网络阳离子
处理器
VERSION
注册
价值
0x80811014
V
DD
2.1 ± 100mV的
MPC8245RZU400D
MPC8245ARZU400D
MPC8245ARZU466D
修改的电压和温度
规格达到400 MHz的
修改的电压和温度
规格达到400 MHz的
修改的电压和温度
规格达到466 MHz的
注意:
该
X
在飞思卡尔产品编号前缀指定一个“试生产原型”飞思卡尔SOP的定义
3-13 。这些是从原型的一个有限的生产量所制造,测试,并检查其质量
对合格的技术来模拟正常生产。这些部件都只是初步的可靠性和
特征数据。在试生产原型可以发货,从客户的书面授权必须
要在适用的售楼处文件承认的资格地位,事实上,产品的变化仍可能
而航运试生产原型发生。
在零件号的“A”代表是在29埃工艺制造的原零部件,而不是
35埃的过程。
2
特点
本节总结改变MPC8245中所描述的电源管理功能
MPC8245
集成处理器的硬件规格。
3
常规参数
本节总结改变MPC8245核心供电在描述的一般参数
MPC8245集成处理器的硬件规格。
为MPC8245ARZUnnnX系列,第2版MPC8245产品型号规格
2
飞思卡尔半导体公司
常规参数
4.1.1
绝对最大额定值
本节中的表描述了MPC8245 DC电气特性。
表1
提供了绝对的
最大额定值。
表1.绝对最大额定值
特征
1
电源电压CPU内核和外设逻辑
电源电压内存总线驱动器
电源电压, PCI和标准I / O缓冲区
电源电压锁相环
电源电压-PCI参考
输入电压
2
经营模具结温范围
存储温度范围
符号
V
DD
GV
DD
OV
DD
AV
DD
/ AV
DD
2
LV
DD
V
in
T
j
T
英镑
范围
-0.3 2.2
-0.3 3.6
-0.3 3.6
-0.3 2.2
-0.3 5.4
-0.3 3.6
0到85
-55到150
单位
V
V
V
V
V
V
°C
°C
注意事项:
1.
表2
示出了功能性和测试的操作条件。绝对最大额定值的压力额定值只和功能
操作的最大值不能保证。超出所列的压力可能会影响器件可靠性或造成永久性的
损坏设备。
与LV 2, PCI输入
DD
= 5 V± 5 % V DC可能发生在电压超过LV相应的应力
DD
+ 0.5 V直流。
4.1.2推荐工作条件
表2
提供建议的操作条件为在此描述的MPC8245的部件号。
表2.推荐工作条件
(1)
推荐
值
400 MHz的CPU
2.1 V± 100 mV的
2.1 V± 100 mV的
2.1 V± 100 mV的
0到85
特征
符号
单位
电源电压
CPU PLL电源电压
PLL供电电压,外围逻辑
压铸结温
(2)
V
DD
AV
DD
AV
DD
2
T
j
V
V
V
°C
注意事项:
1.飞思卡尔测试这些工作条件,并建议他们。这些条件器件正常工作之外的
不能保证。
2.有关这部分的散热特性的信息,请参考
MPC8245集成处理器硬件
特定连接的阳离子。
注意,下模端温度产生较大的需要使用一个散热器与这一部分。
为MPC8245ARZUnnnX系列,第2版MPC8245产品型号规格
飞思卡尔半导体公司
3
常规参数
4.1.5
功率特性
将AC电特性和AC定时对本文件中所描述的零件不会受到影响,并符合
与
MPC8245集成处理器的硬件规格。
表5
提供了功率消耗的
本文所述MPC8245零件号。
表5.功耗
PCI总线时钟/内存总线时钟
CPU时钟频率(MHz )
66/133/399
典型
MAX- CFP
MAX- INT
打瞌睡
觉
睡觉
2.8
3.3
2.8
1.9
0.7
0.4
I / O电源
10
模式
TYP- OV
DD
TYP- GV
DD
范围
140–360
340–920
范围
140–360
340–930
单位
mW
mW
笔记
7, 8
7, 9
66/133/466
3.2
3.6
3.1
2.1
0.8
0.4
W
W
W
W
W
W
1, 5
1, 2
1, 3
1, 4, 6
1, 4, 6
1, 4, 6
模式
单位
笔记
注意事项:
1.值包括V
DD
, AV
DD
和AV
DD
2 ,但不包括I / O供电。
2.最大-FP功率测量V
DD
= 2.1 V与动态电源管理允许在运行一个完全
缓存驻留,循环,浮点乘法指令。
3.最大- INT功率测量V
DD
= 2.1 V与动态电源管理,同时允许完全运行
缓存驻留,循环,整数指令。
4.省电模式最大值是在V测
DD
= 2.1 V ,而该设备在打盹,小睡,或睡眠模式。
5.典型功率测量V
DD
= AV
DD
= 2.1 V , OV
DD
= 3.3V ,其中标称的FP值,标称INT值,和一
值在有高速缓存行具有交替的64位边界上的和零到本地存储器的连续冲洗
被平均。
只有两个启用PCI_CLKs和两个SDRAM_CLKs测量6.省电模式的数据。
7.典型的最小I / O功率值是MPC8245的执行缓存居民整数运算的结果
33个最慢的频率组合: 66 : 200 ( PCI :纪念品: CPU) MHz的。
8.典型的最大OV
DD
从MPC8245的值导致在最快的频率组合操作
66 : 133 : 399 ( PCI :纪念品: CPU )MHz频率为400 MHz的一部分, 66 : 133 : 466 ( PCI :纪念品: CPU )MHz频率为466 MHz的一部分,
执行高速缓存行连续刷新具有交替的和零至PCI存储器。
9.典型的最大GV
DD
从MPC8245的值导致在最快的频率组合操作
66 : 133 : 399 ( PCI :纪念品: CPU )MHz频率为400 MHz的一部分, 66 : 133 : 466 ( PCI :纪念品: CPU )MHz频率为466 MHz的一部分,
执行高速缓存行连续刷新具有交替的和零上64位边界对本地存储器。
的PLL电源引脚10.功耗( AV
DD
和AV
DD
2 ) < 15毫瓦,该设计保证,但并没有进行测试。
为MPC8245ARZUnnnX系列,第2版MPC8245产品型号规格
4
飞思卡尔半导体公司
常规参数
4.3.1时钟交流规范
图7
通过
图10
显示DLL锁定范围环路延迟与工作频率为29埃件
( 400和466兆赫) 。这些图表定义DLL的区域锁定为各种模式。灰色区域显示
该DLL将被锁定。
寄存器设置用于定义每个DLL方式示于
表9 。
表9. DLL模式定义
DLL模式
普通自来水延迟,
无DLL扩展
普通自来水延迟,
扩展DLL
最大抽头延迟,
无DLL扩展
最大抽头延迟,
扩展DLL
配置位2的值
在0x76注册
0
配置位7的值
在0x72注册
0
0
1
1
0
1
1
该DLL_MAX_DELAY位可通过延迟线延长的时间量。这是通过
增加每个在延迟线128抽头点之间的时间。尽管这种增加的时间可以更容易
为了保证基准时钟将在DLL锁定的范围内,这也意味着有可能会稍
抖动在DLL输出时钟,应在相位比较器偏移相邻抽头点之间的时钟。参考
飞思卡尔应用笔记AN2164 ,
MPC8245 / MPC8241内存时钟设计指南,
有关详细信息,
内存设计。
为MPC8245ARZUnnnX系列,第2版MPC8245产品型号规格
飞思卡尔半导体公司
5