MP7636A
15 V CMOS微处理器兼容
双缓冲,乘以16位
数位类比转换器
特点
四象限乘法
16位单调性
较低的数据总线穿心@ CS = 1
低馈通误差
低功耗
TTL / 5 V CMOS兼容
双缓冲
DAC解码方法
闭锁免费
好处
在低成本高精度性能
与8位微处理器轻松接口
MP1230A系列的简单升级到高
精度(引脚兼容)
减少电路板空间
16位总线版本: MP7626
概述
该MP7636A采用先进的薄膜生产
电阻上的双金属CMOS工艺。该MP7636A
采用了独特的比特的解码技术,得到下
毛刺,更高的速度和出色的精度在整个温度范围
和时间。 16位的差分非线性实现与
最小的激光微调。
该MP7636A封装在一个20引脚300密耳宽DIP ,是
一个直接的16位替换为12位DAC1230系列。满
引脚对引脚兼容性使现有的系统进行升级
为16位无硬件改变。
该MP7636A提供16位数据加载到8输入
数据线直接接口的8位数据总线。所有的数据加载
和数据传送操作相同的写入周期
静态RAM 。
该MP7636A使用独特的电路,其显著
在数据总线转换减少了耗材的瞬态
在CS = 1 。
简化的框图
DB15 (MSB)
(DB7)
DB14
(DB6)
DB13
(DB5)
DB12
(DB4)
DB11
(DB3)
DB10
(DB2)
DB9
(DB1)
DB8
( DB0 , LSB )
8-Bit
输入
LATCH
16-Bit
注册
16-Bit
MDAC
R
FB
I
OUT1
I
OUT2
8-Bit
输入
LATCH
LE
当LE = 1锁存器输出跟随输入
当LE = 0锁存输出锁存
BYTE1/BYTE2
CS
WR1
XFER
WR2
LE
V
DD
V
REF
DGND
AGND
修订版2.00
1
MP7636A
订购信息
包
TYPE
SOIC
SOIC
温度
范围
-40至+85
°
C
-40至+85
°
C
产品型号
MP7636AJS
MP7636AKS
INL
( LSB )
+4
+2
DNL
( LSB )
+4
+2
增益误差
( % FSR )
0.1
0.1
*联系工厂不符合要求的军事处理
引脚配置
见包装科封装尺寸
CS
WR1
AGND
DB11 ( DB3 )
DB10 ( DB2 )
DB9 ( DB1 )
DB8 ( DB0 , LSB )
V
REF
R
FB
DGND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
BYTE1/BYTE2
WR2
XFER
DB12 ( DB4 )
DB13 ( DB5 )
DB14 ( DB6 )
DB15 (MSB) ( DB7 )
I
OUT2
I
OUT1
20引脚SOIC (JEDEC , 0。 300“ )
S20
OUT引脚定义
PIN号
1
2
3
4
5
6
7
8
9
10
11
名字
CS
WR1
AGND
DB11
(DB3)
DB10
(DB2)
DB9
(DB1)
DB8
(DB0)
V
REF
R
FB
DGND
I
OUT1
描述
片选(低电平有效)
WRITE1 (低电平有效)
模拟地
数据输入11位( MSB )
数据输入3位
数据输入位10
数据输入2位
数据输入9位
数据输入位1
数据输入位8
DATA INPUT 0位( LSB )
参考输入电压
内部反馈
电阻器
数字地
电流输出1
20
14
15
16
17
18
19
PIN号
12
13
名字
I
OUT2
DB15 (MSB)
(DB7)
DB14
(DB6)
DB13
(DB5)
DB12
(DB4)
XFER
WR2
BYTE1/
BYTE2
V
DD
描述
电流输出2
数据输入15位
(最高有效位)
数据输入7位
数据输入14位
数据输入6位
数据输入13位
数据输入5位
数据输入12位
数据输入4位
传输控制信号
(低电平有效)
写2 (低电平有效)
字节顺序控制
电源
修订版2.00
2
MP7636A
电气特性(续)
参数
电源
5
功能电压范围
2
电源电流
开关
特征
2, 4
CS到WR建立时间
CS到WR保持时间
数据有效到WR建立时间
数据有效到WR保持时间
WR , XFER脉冲宽度
注意事项:
(1)
(2)
(3)
(4)
(5)
满量程范围( FSR )为10V单极模式。
保证,但未经生产测试。
数字输入电平不应低于地或高于正电源电压,否则可能会损坏。
参见时序图。
指定的值可保证功能。参考其他参数的准确性。
规格若有变更,恕不另行通知
t
CS
t
CH
t
DS
t
DH
t
W
150
10
70
70
150
ns
ns
ns
ns
ns
V
DD
I
DD
4.5
16.5
1
5.0
16.5
1
V
mA
符号
民
25
°
C
典型值
最大
TMIN至TMAX
民
最大
单位
测试条件/评论
所有数字输入0 V或V
DD
绝对最大额定值(T
A
= +25
°
C除非另有说明)
1, 2, 3
电压在任何数字输入。 。 。 。 。 GND -0.5到V
DD
+0.5 V
电压V
REF
输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +25 V
直流电压施加到I
OUT1
还是我
OUT2
GND -0.5 V至+17 V
电源电压(V
DD
) . . . . . . . . . . . . . . . . . . . . . . . . +17 V
DC
1
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +1 V
(功能保证+ 0.5V )
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65
°
C至150
°
C
封装功耗额定值为75
°
C
SOIC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 900MW
减额以上75
°
温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12MW /
°
C
注意事项:
条件超过上述“绝对最大额定值”,可能对器件造成永久性损坏。这是一个
是不是值仅为运行在或高于本规范暗示的保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
任何输入引脚,可以看到的绝对最大额定值之外的值应该由肖特基二极管钳位得到保护
( HP5082-2835 )从输入引脚连接到电源。
所有的输入有保护二极管
这将防止短路装置
对小于100mA的电源瞬态外不到100
s.
3
GND是指AGND和DGND 。
应用笔记
请参考第8的应用程序的信息
修订版2.00
4
MP7636A
时序图
V
IH
CS , BYTE1 / BYTE2
V
IL
t
W
50%
V
IL
V
IH
数据位
V
IL
t
S
I
OUT1,
I
OUT2
入驻
+0.01%
50%
t
DS
50%
50%
t
CS
t
CH
50%
V
IH
WR
t
DH
50%
定义控制信号:
CS :
WR1 :
片选(低电平有效) 。
它将使WR1 。
写1 (低电平有效)
该WR1用于加载的数字数据位(数据块)到
输入锁存器。
I
OUT2
:
DAC电流输出2总线。
I
OUT2
是I的补
OUT1
。阶梯端接
化已经绑我
OUT2
在内部。
反馈电阻。
这个内部反馈电阻应始终使用
(外部电阻器),因为它相匹配的电阻器
在DAC和跟踪这些电阻随温度。
参考电压输入。
该输入端连接一个外部电压精度
源到内部DAC 。在V
REF
可以选择
以上为+ 25V的范围内,以-25V或所述模拟信号为
一个4象限乘法模式的应用程序。
电源电压。
这是电源引脚的一部分。在V
DD
可以
从+5 V DC到15 V DC ,但是最佳的电压
年龄为15 V DC 。
R
FB
:
BYTE1 / BYTE2 :字节顺序控制。
字节1 / BYTE2控制引脚用于选择MSB
和LSB两种输入锁存器。
WR2 :
XFER :
写2 (低电平有效) 。
它将使XFER 。
传输控制信号(低电平有效) 。
该信号,与WR2组合,使
16位的数据是可用的,在输入锁存器
传送到DAC寄存器。
V
REF
:
V
DD
:
DB0到DB15 :数字输入。
DB0是至少显著数字输入( LSB),而
DB15是最显著数字输入(MSB)。
I
OUT1
:
DAC电流输出1总线。
I
OUT1
是一个最大为全1中的数字码
DAC寄存器,并且是全0 DAC寄存器中的零。
AGND :模拟地。
DAC的N沟道电流控制的后门
开关。
DGND :数字地。
时序图用于更新DAC寄存器示
in
图1
和
2.
修订版2.00
5
MP7636A
15 V CMOS微处理器兼容
双缓冲,乘以16位
数位类比转换器
特点
四象限乘法
16位单调性
较低的数据总线穿心@ CS = 1
低馈通误差
低功耗
TTL / 5 V CMOS兼容
双缓冲
DAC解码方法
闭锁免费
好处
在低成本高精度性能
与8位微处理器轻松接口
MP1230A系列的简单升级到高
精度(引脚兼容)
减少电路板空间
16位总线版本: MP7626
概述
该MP7636A采用先进的薄膜生产
电阻上的双金属CMOS工艺。该MP7636A
采用了独特的比特的解码技术,得到下
毛刺,更高的速度和出色的精度在整个温度范围
和时间。 16位的差分非线性实现与
最小的激光微调。
该MP7636A封装在一个20引脚300密耳宽DIP ,是
一个直接的16位替换为12位DAC1230系列。满
引脚对引脚兼容性使现有的系统进行升级
为16位无硬件改变。
该MP7636A提供16位数据加载到8输入
数据线直接接口的8位数据总线。所有的数据加载
和数据传送操作相同的写入周期
静态RAM 。
该MP7636A使用独特的电路,其显著
在数据总线转换减少了耗材的瞬态
在CS = 1 。
简化的框图
DB15 (MSB)
(DB7)
DB14
(DB6)
DB13
(DB5)
DB12
(DB4)
DB11
(DB3)
DB10
(DB2)
DB9
(DB1)
DB8
( DB0 , LSB )
8-Bit
输入
LATCH
16-Bit
注册
16-Bit
MDAC
R
FB
I
OUT1
I
OUT2
8-Bit
输入
LATCH
LE
当LE = 1锁存器输出跟随输入
当LE = 0锁存输出锁存
BYTE1/BYTE2
CS
WR1
XFER
WR2
LE
V
DD
V
REF
DGND
AGND
修订版2.00
1
MP7636A
订购信息
包
TYPE
SOIC
SOIC
温度
范围
-40至+85
°
C
-40至+85
°
C
产品型号
MP7636AJS
MP7636AKS
INL
( LSB )
+4
+2
DNL
( LSB )
+4
+2
增益误差
( % FSR )
0.1
0.1
*联系工厂不符合要求的军事处理
引脚配置
见包装科封装尺寸
CS
WR1
AGND
DB11 ( DB3 )
DB10 ( DB2 )
DB9 ( DB1 )
DB8 ( DB0 , LSB )
V
REF
R
FB
DGND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
BYTE1/BYTE2
WR2
XFER
DB12 ( DB4 )
DB13 ( DB5 )
DB14 ( DB6 )
DB15 (MSB) ( DB7 )
I
OUT2
I
OUT1
20引脚SOIC (JEDEC , 0。 300“ )
S20
OUT引脚定义
PIN号
1
2
3
4
5
6
7
8
9
10
11
名字
CS
WR1
AGND
DB11
(DB3)
DB10
(DB2)
DB9
(DB1)
DB8
(DB0)
V
REF
R
FB
DGND
I
OUT1
描述
片选(低电平有效)
WRITE1 (低电平有效)
模拟地
数据输入11位( MSB )
数据输入3位
数据输入位10
数据输入2位
数据输入9位
数据输入位1
数据输入位8
DATA INPUT 0位( LSB )
参考输入电压
内部反馈
电阻器
数字地
电流输出1
20
14
15
16
17
18
19
PIN号
12
13
名字
I
OUT2
DB15 (MSB)
(DB7)
DB14
(DB6)
DB13
(DB5)
DB12
(DB4)
XFER
WR2
BYTE1/
BYTE2
V
DD
描述
电流输出2
数据输入15位
(最高有效位)
数据输入7位
数据输入14位
数据输入6位
数据输入13位
数据输入5位
数据输入12位
数据输入4位
传输控制信号
(低电平有效)
写2 (低电平有效)
字节顺序控制
电源
修订版2.00
2
MP7636A
电气特性(续)
参数
电源
5
功能电压范围
2
电源电流
开关
特征
2, 4
CS到WR建立时间
CS到WR保持时间
数据有效到WR建立时间
数据有效到WR保持时间
WR , XFER脉冲宽度
注意事项:
(1)
(2)
(3)
(4)
(5)
满量程范围( FSR )为10V单极模式。
保证,但未经生产测试。
数字输入电平不应低于地或高于正电源电压,否则可能会损坏。
参见时序图。
指定的值可保证功能。参考其他参数的准确性。
规格若有变更,恕不另行通知
t
CS
t
CH
t
DS
t
DH
t
W
150
10
70
70
150
ns
ns
ns
ns
ns
V
DD
I
DD
4.5
16.5
1
5.0
16.5
1
V
mA
符号
民
25
°
C
典型值
最大
TMIN至TMAX
民
最大
单位
测试条件/评论
所有数字输入0 V或V
DD
绝对最大额定值(T
A
= +25
°
C除非另有说明)
1, 2, 3
电压在任何数字输入。 。 。 。 。 GND -0.5到V
DD
+0.5 V
电压V
REF
输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +25 V
直流电压施加到I
OUT1
还是我
OUT2
GND -0.5 V至+17 V
电源电压(V
DD
) . . . . . . . . . . . . . . . . . . . . . . . . +17 V
DC
1
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +1 V
(功能保证+ 0.5V )
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65
°
C至150
°
C
封装功耗额定值为75
°
C
SOIC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 900MW
减额以上75
°
温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12MW /
°
C
注意事项:
条件超过上述“绝对最大额定值”,可能对器件造成永久性损坏。这是一个
是不是值仅为运行在或高于本规范暗示的保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
任何输入引脚,可以看到的绝对最大额定值之外的值应该由肖特基二极管钳位得到保护
( HP5082-2835 )从输入引脚连接到电源。
所有的输入有保护二极管
这将防止短路装置
对小于100mA的电源瞬态外不到100
s.
3
GND是指AGND和DGND 。
应用笔记
请参考第8的应用程序的信息
修订版2.00
4
MP7636A
时序图
V
IH
CS , BYTE1 / BYTE2
V
IL
t
W
50%
V
IL
V
IH
数据位
V
IL
t
S
I
OUT1,
I
OUT2
入驻
+0.01%
50%
t
DS
50%
50%
t
CS
t
CH
50%
V
IH
WR
t
DH
50%
定义控制信号:
CS :
WR1 :
片选(低电平有效) 。
它将使WR1 。
写1 (低电平有效)
该WR1用于加载的数字数据位(数据块)到
输入锁存器。
I
OUT2
:
DAC电流输出2总线。
I
OUT2
是I的补
OUT1
。阶梯端接
化已经绑我
OUT2
在内部。
反馈电阻。
这个内部反馈电阻应始终使用
(外部电阻器),因为它相匹配的电阻器
在DAC和跟踪这些电阻随温度。
参考电压输入。
该输入端连接一个外部电压精度
源到内部DAC 。在V
REF
可以选择
以上为+ 25V的范围内,以-25V或所述模拟信号为
一个4象限乘法模式的应用程序。
电源电压。
这是电源引脚的一部分。在V
DD
可以
从+5 V DC到15 V DC ,但是最佳的电压
年龄为15 V DC 。
R
FB
:
BYTE1 / BYTE2 :字节顺序控制。
字节1 / BYTE2控制引脚用于选择MSB
和LSB两种输入锁存器。
WR2 :
XFER :
写2 (低电平有效) 。
它将使XFER 。
传输控制信号(低电平有效) 。
该信号,与WR2组合,使
16位的数据是可用的,在输入锁存器
传送到DAC寄存器。
V
REF
:
V
DD
:
DB0到DB15 :数字输入。
DB0是至少显著数字输入( LSB),而
DB15是最显著数字输入(MSB)。
I
OUT1
:
DAC电流输出1总线。
I
OUT1
是一个最大为全1中的数字码
DAC寄存器,并且是全0 DAC寄存器中的零。
AGND :模拟地。
DAC的N沟道电流控制的后门
开关。
DGND :数字地。
时序图用于更新DAC寄存器示
in
图1
和
2.
修订版2.00
5