MM74HC573三态八路D类锁存器
1983年9月
修订后的2000年5月
MM74HC573
三态八路D类锁存器
概述
该MM74HC573高速八D型锁存器使用
先进的硅栅P阱CMOS技术。他们POS-
SESS高抗干扰性和低功耗
标准的CMOS集成电路,以及该能力
开车15 LS- TTL负载。由于较大的输出驱动器
能力和三态功能,这些器件是理想情况
盟友适合与公交线路中组织了总线接口
系统。
当锁存使能( LE )输入为高电平时,输出Q
看跌期权将按照D输入。当锁存使能
变低,在D输入的数据将在输出保留
直到把LATCH再次启用回报高。当一个
高逻辑电平被施加到输出控制OC
输入时,所有的输出到高阻抗状态,而不管
什么信号都出现在其它输入和状态
的存储元件。
该74HC逻辑系列是速度,功能和引脚的COM
兼容与标准74LS逻辑系列。所有的输入都是
防止损坏,由于静电放电内部
二极管钳位到V
CC
和地面。
特点
s
典型传播延迟: 18纳秒
s
宽的工作电压范围为2 6伏
s
低输入电流: 1
A最大
s
低静态电流: 80
最大( 74HC系列)
s
兼容总线导向系统
s
输出驱动能力: 15 LS- TTL负载
订购代码:
订单号
MM74HC573WM
MM74HC573SJ
MM74HC573MTC
MM74HC573N
包装数
M20B
M20D
MTC20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
真值表
产量
控制
L
L
L
H
LATCH
启用
H
H
L
X
H
L
X
X
H
L
Q
0
Z
数据
产量
H
=
高层
L
=
低层
Q
0
=
建立前的稳态输入条件输出电平。
Z
=
高阻抗
X
=
不关心
顶视图
2000仙童半导体公司
DS005212
www.fairchildsemi.com
MM74HC573
绝对最大额定值
(注1 )
(注2 )
电源电压(V
CC
)
直流输入电压(V
IN
)
直流输出电压(V
OUT
)
钳位二极管电流(I
IK
, I
OK
)
直流输出电流,每个引脚(I
OUT
)
DC V
CC
或接地电流,每个引脚(I
CC
)
存储温度范围(T
英镑
)
功耗(P
D
)
(注3)
S.O.这只包
引线温度(T
L
)
(焊接10秒)
260
°
C
600毫瓦
500毫瓦
推荐工作
条件
民
电源电压(V
CC
)
DC输入或输出电压
(V
IN
, V
OUT
)
工作温度范围(T
A
)
输入信号上升和下降时间
(t
r
, t
f
)
V
CC
=
2.0V
V
CC
=
4.5V
V
CC
=
6.0V
1000
500
400
ns
ns
ns
2
0
最大
6
V
CC
单位
V
V
0.5
+
7.0V
1.5 V
CC
+
1.5V
0.5 V
CC
+
0.5V
±
20毫安
±
35毫安
±
70毫安
65
°
C到
+
150
°
C
40
+
85
°
C
注1 :
绝对最大额定值是那些价值超过该损坏
可能发生的年龄到设备。
注2 :
除非另有说明,所有电压以地为参考。
注3 :
功耗温度降额 - 塑胶“ N”型:
12毫瓦/°C, 65 ° C至85°C 。
DC电气特性
符号
V
IH
参数
最低高电平输入
电压
V
IL
最大低电平输入
电压
V
OH
最小高电平输出
电压
V
IN
=
V
IH
或V
IL
|I
OUT
|
≤
20
A
条件
(注4 )
V
CC
2.0V
4.5V
6.0V
2.0V
4.5V
6.0V
2.0V
4.5V
6.0V
2.0
4.5
6.0
4.2
5.7
0
0
0
0.2
0.2
T
A
=
25°C
典型值
1.5
3.15
4.2
0.5
1.35
1.8
1.9
4.4
5.9
3.98
5.48
0.1
0.1
0.1
0.26
0.26
±0.1
±0.5
8.0
1.0
0.6
0.4
1.5
0.8
0.5
T
A
= 40
到85° (C T)
A
= 55
至125℃
保证限制
1.5
3.15
4.2
0.5
1.35
1.8
1.9
4.4
5.9
3.84
5.34
0.1
0.1
0.1
0.33
0.33
±1.0
±5.0
80
1.8
1.0
0.6
1.5
3.15
4.2
0.5
1.35
1.8
1.9
4.4
5.9
3.7
5.2
0.1
0.1
0.1
0.4
0.4
±1.0
±10
160
2.0
1.1
0.7
单位
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
A
A
A
mA
mA
mA
V
IN
=
V
IH
或V
IL
|I
OUT
|
≤
6.0毫安
|I
OUT
|
≤
7.8毫安
V
OL
最大低电平输出
电压
V
IN
=
V
IH
或V
IL
|I
OUT
|
≤
20
A
2.0V
4.5V
6.0V
V
IN
=
V
IH
或V
IL
|I
OUT
|
≤
6.0毫安
|I
OUT
|
≤
7.8毫安
I
IN
I
OZ
I
CC
I
CC
最大输入电流
最大三态输出
漏电流
最大静态电源
当前
静态电源电流
每个输入引脚
V
IN
=
V
CC
或GND
V
OUT
=
V
CC
或GND
OC
=
V
IH
V
IN
=
V
CC
或GND
I
OUT
=
0
A
V
CC
=
5.5V
V
IN
=
2.4V
或0.4V (注4 )
6.0V
OE
LE
数据
6.0V
4.5V
6.0V
6.0V
4.5V
6.0V
注4 :
对于5V的电源
±10%
最坏情况下的输出电压(V
OH
和V
OL
)发生的HC在4.5V 。因此,在4.5V的值时,应使用
与此供应设计。最坏情况下的V
IH
和V
IL
发生在V
CC
=
分别为5.5V和4.5V 。 (在V
IH
在5.5V值为3.85V )。在最坏的情况下泄漏电流
租金(我
IN
, I
CC
和我
OZ
)发生在CMOS在较高的电压,因此在6.0V的值应该被使用。
www.fairchildsemi.com
2
MM74HC573
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
包装数M20B
5
www.fairchildsemi.com
MM74HC573三态八路D类锁存器
1983年9月
修订后的2005年5月
MM74HC573
三态八路D类锁存器
概述
该MM74HC573高速八D型锁存器使用
先进的硅栅P阱CMOS技术。他们POS-
SESS高抗干扰性和低功耗
标准的CMOS集成电路,以及该能力
开车15 LS- TTL负载。由于较大的输出驱动器
能力和三态功能,这些器件是理想情况
盟友适合与公交线路中组织了总线接口
系统。
当锁存使能( LE )输入为高电平时,输出Q
看跌期权将按照D输入。当锁存使能
变低,在D输入的数据将在输出保留
直到把LATCH再次启用回报高。当一个
高逻辑电平被施加到输出控制OC
输入时,所有的输出到高阻抗状态,而不管
什么信号都出现在其它输入和状态
的存储元件。
该74HC逻辑系列是速度,功能和引脚的COM
兼容与标准74LS逻辑系列。所有的输入都是
防止损坏,由于静电放电内部
二极管钳位到V
CC
和地面。
特点
s
典型传播延迟: 18纳秒
s
宽的工作电压范围为2 6伏
s
低输入电流: 1
P
A最大
s
低静态电流: 80
P
最大( 74HC系列)
s
兼容总线导向系统
s
输出驱动能力: 15 LS- TTL负载
订购代码:
订单号
MM74HC573WM
MM74HC573SJ
MM74HC573MTC
MM74HC573N
包装数
M20B
M20D
MTC20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
真值表
产量
控制
L
L
L
H
H
L
Q
0
Z
X
LATCH
启用
H
H
L
X
数据
产量
H
L
X
X
H
L
Q
0
Z
高层
低层
建立前的稳态输入条件输出电平。
高阻抗
不关心
顶视图
2005仙童半导体公司
DS005212
www.fairchildsemi.com
MM74HC573
绝对最大额定值
(注1 )
(注2 )
电源电压(V
CC
)
直流输入电压(V
IN
)
直流输出电压(V
OUT
)
钳位二极管电流(I
IK
, I
OK
)
直流输出电流,每个引脚(I
OUT
)
DC V
CC
或接地电流,每个引脚(I
CC
)
存储温度范围(T
英镑
)
功耗(P
D
)
(注3)
S.O.这只包
引线温度(T
L
)
(焊接10秒)
260
q
C
600毫瓦
500毫瓦
推荐工作
条件
民
电源电压(V
CC
)
DC输入或输出电压
(V
IN
, V
OUT
)
工作温度范围(T
A
)
输入信号上升和下降时间
(t
r
, t
f
)
V
CC
V
CC
V
CC
2.0V
4.5V
6.0V
1000
500
400
ns
ns
ns
2
0
最大
6
V
CC
单位
V
V
0.5
7.0V
1.5 V
CC
1.5V
0.5 V
CC
0.5V
r
20毫安
r
35毫安
r
70毫安
65
q
C到
150
q
C
40
85
q
C
注1 :
绝对最大额定值是那些价值超过该损坏
可能发生的年龄到设备。
注2 :
除非另有说明,所有电压以地为参考。
注3 :
功耗温度降额 - 塑胶“ N”型:
12毫瓦/
q
C来自65
q
C至85
q
C.
DC电气特性
符号
V
IH
参数
最低高电平输入
电压
V
IL
最大低电平输入
电压
V
OH
最小高电平输出
电压
V
IN
V
IH
或V
IL
条件
(注4 )
V
CC
2.0V
4.5V
6.0V
2.0V
4.5V
6.0V
T
A
典型值
1.5
3.15
4.2
0.5
1.35
1.8
2.0
4.5
6.0
4.2
5.7
0
0
0
0.2
0.2
1.9
4.4
5.9
3.98
5.48
0.1
0.1
0.1
0.26
0.26
25
q
C
T
A
4085
q
(C T)
A
55 125
q
C
保证限制
1.5
3.15
4.2
0.5
1.35
1.8
1.9
4.4
5.9
3.84
5.34
0.1
0.1
0.1
0.33
0.33
1.5
3.15
4.2
0.5
1.35
1.8
1.9
4.4
5.9
3.7
5.2
0.1
0.1
0.1
0.4
0.4
单位
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
|I
OUT
|
d
20
P
A
2.0V
4.5V
6.0V
V
IN
V
IH
或V
IL
4.5V
6.0V
2.0V
4.5V
6.0V
|I
OUT
|
d
6.0毫安
|I
OUT
|
d
7.8毫安
V
OL
最大低电平输出
电压
V
IN
V
IH
或V
IL
|I
OUT
|
d
20
P
A
V
IN
V
IH
或V
IL
4.5V
6.0V
6.0V
6.0V
6.0V
OE
LE
数据
1.0
0.6
0.4
|I
OUT
|
d
6.0毫安
|I
OUT
|
d
7.8毫安
I
IN
I
OZ
I
CC
最大输入电流
最大三态输出
漏电流
最大静态电源
当前
静态电源电流
每个输入引脚
V
IN
V
OUT
OC
V
IN
I
OUT
V
CC
V
IN
V
CC
或GND
V
CC
或GND
V
IH
V
CC
或GND
0
P
A
5.5V
2.4V
r
0.1
r
0.5
8.0
1.5
0.8
0.5
r
1.0
r
5.0
80
1.8
1.0
0.6
r
1.0
r
10
160
2.0
1.1
0.7
P
A
P
A
P
A
mA
mA
mA
'
I
CC
或0.4V (注4 )
注4 :
对于5V的电源
r
10%的最坏情况下的输出电压(V
OH
和V
OL
)发生的HC在4.5V 。因此,在4.5V的值时,应使用
与此供应设计。最坏情况下的V
IH
和V
IL
发生在V
CC
分别为5.5V和4.5V 。 (在V
IH
在5.5V值为3.85V )。在最坏的情况下泄漏电流
租金(我
IN
, I
CC
和我
OZ
)发生在CMOS在较高的电压,因此在6.0V的值应该被使用。
www.fairchildsemi.com
2
MM74HC573
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
包装数M20B
5
www.fairchildsemi.com