OKI半导体
ML9042-xx
点阵LCD控制器驱动程序
FEDL9042-01
发行日期: 2003年11月19日
概述
组合使用一个8位或4位微控制器的ML9042控制一个字符类型的操作
点阵式LCD。
特点
轻松连接与8位或4位微控制器
串行和并行接口之间切换
对于5点阵LCD控制器驱动程序
×
8点阵字体
内置的电路,能够自动复位电源接通时
内置17通用信号驱动器和100段信号驱动器
两个内置字符发生器ROM中每个能产生240个字符(5
×
8点)
字符发生器ROM可通过银行交换( ROM1S )引脚进行选择。
创建字符模式通过编程:最多8个字符模式( 5
×
8点)
使用外部或内部电阻内置RC振荡电路
方案可选责任
若ABE位为“L” :1/8占空比(1行: 5
×
8点) ,或1/16占空比( 2线: 5
×
8点)
若ABE位为“H” : 1/9占空比(1行: 5
×
8点+仲裁员) ,或1/17占空比( 2线: 5
×
8点+仲裁员)
光标显示
内置偏置分压电阻来驱动LCD
段输出的双向传输
常见的输出双向传输
100点仲裁显示器
行显示转移
内置的电压倍增器电路
金凸块芯片
ML9042 - XX CVWA / DVWA
* xx表示字符发生器ROM代码。
* 01 , 11和21表示一般的字符发生器ROM代码编号。
CVWA表示凸点芯片具有高硬度,并且DVWA表示凸点芯片具有低
硬度。
1/58
FEDL9042-01
OKI半导体
ML9042-xx
I / O电路
V
DD
V
DD
V
DD
P
P
N
N
适用于销牛逼
1
, T
2
和叔
3
适用于引脚RW / SI , RS
1
和
RS
0
/ CSB
适用于引脚E / SHTB , SP , ROM1S和BE
V
DD
V
DD
P
P
V
DD
N
P
N
输出使能信号
适用于针DB
0
( SO )为DB
7
3/58
FEDL9042-01
OKI半导体
ML9042-xx
引脚说明
符号
描述
输入引脚上拉电阻选择读取( “H”)或写( “L”)中的并行I / F
模式。
该引脚输入的数据在串行L / F模式。每个指令代码和每个数据都
由E / SHTB信号的上升沿读取。
输入引脚上拉电阻选择在并行L / F模式的寄存器。
RS
1
H
RS
0
/ CSB
H
L
L
的寄存器名称
数据寄存器
指令寄存器
扩展指令寄存器
RW / SI
RS
0
/ CSB , RS
1
H
L
该RSO / CSB引脚配置为芯片使能输入的串行I / F模式。环境
该RSO / CSB引脚为“L”允许提供的I / F 。
输入引脚为CPU和ML9042之间和用于数据输入/输出
激活的并行L / F模式的说明。
E / SHTB
该引脚配置为串行I / F模式的移位时钟输入。的数据输入到
PW / SI引脚是同步的时钟的上升沿,并从输出数据
DB0 (SO )引脚是同步的移位时钟脉冲的下降沿。
在输入/输出引脚,以CPU和4之间的位传送的低阶数据
ML9042的并行L / F模式。该引脚不用于4位接口。
DB
0
( SO )为DB
3
只有DB0 ( SO )引脚配置为串行I / F模式下的数据输出。忙标志
&地址和数据输出同步到E / SHTB信号的下降沿。
这些引脚保持向上拉时,数据不被输出。
每个引脚都配有一个上拉电阻,因此该引脚应该是开放的,当不使用。
在输入/输出引脚,以CPU和之间传送高4位的数据
ML9042的并行L / F模式。该引脚不用于串行接口。
每个引脚都配有一个上拉电阻,因此该引脚应在串行I / F开
当不使用的模式。
所需的LCD驱动信号的时钟振荡引脚和的操作
ML9042通过从CPU发出的指令。
输入外部时钟时, OSC
1
销应该被使用。对OSC
R3
, OSC
R5,
和OSC
2
引脚应该是开放的。
OSC
1
OSC
2
OSC
R3
OSC
R5
要开始振荡与一个外部电阻器,电阻器应连接之间
对OSC
1
和OSC
2
销。对OSC
R3
和OSC
R5
引脚应该是开放的。
要使用一个内部电阻在5 V开始振荡时, OSC
2
和OSC
R5
引脚应
被短路的ML9042外部。对OSC
1
和OSC
R3
引脚应该是开放的。
要使用一个内部电阻在3 V开始振荡时, OSC
2
和OSC
R3
引脚应
被短路的ML9042外部。对OSC
1
和OSC
R5
引脚应该是开放的。
(该OSC
2
, OSC
R3,
和OSC
R5
引脚也可以被短路的ML9042外,
和OSC
1
针可以打开。 )
在LCD常见的信号输出引脚。
COM
1
以COM
17
对于1/8的责任,不可选电压波形是通过COM输出
9
以COM
17
。为
1/9的责任,不可选电压波形是通过COM输出
10
以COM
17
。对于1/16
税,非可选的电压波形是输出通过COM
17.
LCD段信号输出引脚。
DB
4
到DB
7
赛格
1
赛格
100
4/58
FEDL9042-01
OKI半导体
ML9042-xx
符号
ROM1S
描述
输入引脚切换ROM银行。 “H”,选择ROM1和“L”选择ROM0 。
禁止在接通电源后的开关。
销,以输出偏置电压给LCD 。
1/4偏差: V
2
和V
3B
引脚短路。
对于1/5偏差: V
3A
和V
3B
引脚短路。
输入引脚来启用或禁用所述电压倍增器电路。
"L"禁用所述电压倍增器电路。 "H"使电压倍增器电路。
所述电压倍增器电路的两倍的V的输入电压
IN
引脚和
GND端子,并且参考到GND相乘的电压被输出至V
OUT
引脚。
产生较高的水平时,电压倍增器电路,可仅使用
V
DD
.
输入引脚的测试电路。通常这个引脚连接到V
DD
.
输出引脚用于测试电路。通常情况下离开这个引脚开路。
引脚到输入电压的电压倍增器。
该引脚提供的LCD驱动电压。
相同的电势作为V
DD
电压供给至V
OUT
和V
0
引脚当
电压倍增器,不使用(BE =“0”或BE =“1” ,并且该电容器不连接
于V
C
和V
CC
销)
当该电压倍增器被使用( BE = “1”) ,则相乘的电压被输出到
V
OUT
销,使V
OUT
引脚和V
0
销应连接。
电容器上的电压倍增器应连接的GND和之间的
V
OUT
引脚。
V
1
, V
2
, V
3A
, V
3B
, V
4
BE
TEST
IN
TEST
OUT
V
IN
V
0
, V
OUT
V
C
V
CC
T
1
, T
2
, T
3
V
DD
GND
SP
引脚以连接电容器的电压倍增器的负端子。离开
针打开时不使用电压倍增器电路。
引脚以连接用于电压倍增器的电容器的正极端子。
离开引脚开路时不使用电压倍增电路。
输入引脚用于测试电路(常开) 。每个引脚都配有一个
下拉电阻,因此该引脚悬空。
电源引脚。
地电平输入引脚。
输入引脚来选择串行或并行接口。
的“L”选择的并行接口。
“H”,选择串行接口。
输出引脚固定相邻的输入引脚连接到V
DD
的水平。只使用该引脚为这个
目的。
输出引脚固定相邻的输入引脚连接到GND水平。只使用该引脚为这个
目的。
NC (无连接)引脚。
DUMMYV
DD
DUMMYGND
DUMMY
5/58