2000年7月
ML2330*
可选双3V / 3.3V / 5V 8位DAC
概述
该ML2330可选双3V / 3.3V / 5V 8位DAC的
双电压输出数字 - 模拟转换器,能
独立编程,或关机时
节省电力。该设备被设计用于使用
便携式或低功率3V系统,其中空间是关键的。
编程访问的DAC被设置在一个高
速度(为10Mb / s ) , 3线串行接口,兼容
到SPI 和Microwire 数据格式。此外
DAC输出电压的独立编程,
每个设备可以被断电的,独立的
其他的DAC ,以节省电力。每个DAC吸引2毫安
最大静态电流,并且通常当
小于1μA时断电。
该器件采用8引脚SOIC封装,具有
特殊扩展商业级温度范围( -20℃
至70° C)或工业期温度范围(-40 ° C至85°C ) 。
*有些包是结束生命或过时
特点
s
s
s
s
s
s
3V ± 10 %,3.3 ±10%或5V±10%的操作
低电源电流( 3.5毫安最大值)
从个人和全功率下降(降至1μA )
为10Mb / s的三线串行接口,兼容SPI
和MICROWIRE
8引脚SOIC封装
可在扩展商业级温度范围
( -20 ° C至70° C)和工业温辐射范围
( -40 ° C至85°C )
保证单调性
s
框图
8
VCC
R
E
G
S
CLK
DAC A
OUT A
7
20k
2
1
D
IN
控制
和
定时
VREF
动力
下
3
CS
4
D
OUT
R
E
G
OUT B
DAC B
20k
6
GND
5
1
ML2330
绝对最大额定值
电源电压(V
CC
) ................................................ 6.0V
GND ............................................... -0.3 V到V
CC
+ 0.3V
逻辑输入.................................... -0.3V到V
CC
+ 0.3V
每针............................................ ± 25毫安输入电流
存储温度................................ -65℃ 150℃
在T封装散热
A
= 25°C ........................ 750MW
引线温度(焊接10秒)
SOIC ................................................. ................... 150℃
工作条件
电源电压(V
CC
)
ML2330ES - 2 ............................................... 3V ± 10%的
ML2330ES - 3 ............................................ 3.3V ± 10 %
ML2330ES - 5 ............................................... 5V ±10 %
温度范围
ML2330ES ............................................. -20℃至70℃
ML2330IS .............................................. -40 ° C至85°C
电气特性
除非另有规定,T
A
= T
民
给T
最大
, V
CC
=工作电源电压范围,女
CLK
= 10MHz时
L
= 1k½,
(R
L
= 2千瓦的V
CC
= 5V ) ,C
L
= 100pF的(注1 )
参数
变流器
决议
积分非线性误差
微分线性误差
偏移误差
ILE
DLE
V
CC
= 3.3V或3.0V
ê后缀
我的后缀
V
CC
= 5V
ê后缀
我的后缀
增益误差
模拟输出
输出驱动电流
电源抑制比
数字直流
逻辑输入低
逻辑输入高
V
IL
V
IH
V
CC
= 3V , 3.3V , 5V或
V
CC
= 3V或3.3V
V
CC
= 5V
逻辑输入低电平电流
逻辑输入高电流
逻辑输出低
逻辑输出高
电源电流
掉电电流
I
IL
I
IH
V
OL
V
OH
I
CC
V
IN
= GND
V
IN
= V
CC
I = 3.2毫安
I = 0.4毫安
R
L
=
在所有数字输入
静态0V或V
CC
V
CC
= 3V
V
CC
= 5V
2.4
2.5
3.5
3
5
2.0
2.8
–1
1
0.4
0.8
V
V
V
A
A
V
V
mA
A
A
I
OUTpp
PSRR
满量程输出
@ 00 & FF
40
2
mA
dB
10
5
15
10
20
20
25
25
8
±1.5
±1
30
35
35
40
±5
位
最低位
最低位
mV
mV
mV
mV
% FS
符号
条件
民
典型值
最大
单位
AC性能
建立时间
压摆率
相声
注1 :
限制由100 %的测试,取样或相关性最差情况测试条件guaratneed 。
t
S
-1/2 LSB
5
1.4
60
10
s
V / μs的
dB
3
ML2330
CS
t
CSS
S
CLK
t
DS
t
DH
D
IN
t
DO
D
OUT
t
CSH
图2.详细的接口时序
功能说明
串行接口
该ML2330通过微处理器进行通信
一个同步,全双工, 3线接口(图1A &
B)。上电时,控制寄存器清零,这两个
数模转换器具有高阻抗输出。数据显示计时
在图1C中被发送MSB优先,并且可以在被发送
一个4位和一个8位的数据包,或在一个12位的字。如果一个
16位控制字的情况下,前四个位被忽略。
串行时钟(S
CLK
)同步数据传输。数据
被发送和接收的同时进行。图2示出了
详细的串行接口时序。注意,时钟应
低更新之间。
OUT
不进入高
阻抗状态,如果时钟的空闲或
CS
为高。
串行数据移入在MSB优先的数据寄存器
格式,地址信息和配置信息
之前的实际DAC数据。数据采样的
S
CLK
的上升沿时
CS
是低的。在D数据
OUT
is
时钟出12.5个时钟周期后, S上
CLK
的下降
边缘。
片选(CS )必须是低以使读或写
操作。如果
CS
高,接口被禁用和D
OUT
保持不变。
CS
一定要在低前至少为10ns
所述第一时钟脉冲,以正确的时钟中的第一位。同
CS
低电平时,数据被移入ML2330的内部移位
上外部串行时钟的上升沿进行注册。 S
CLK
可驱动速率高达10MHz 。
串行输入数据格式和
配置码
图3包括示出的12位串行输入格式
2 DAC地址位( A1 , A0 ) ,两种断电控制
位( P1, P0)和8个数据位( D7 。 D0) 。
DOUT
A1 A0 P1 D7 。 。 。 D0
DIN
4位地址/控制代码配置为DAC
在表1中示出。
A1
0
0
1
1
A0
0
1
0
1
功能
无操作
选择控制位和DAC A
选择控制位和DAC B
选择控制位和两个DAC
表1.1地址选择
P1
0
0
1
1
P0
0
1
0
1
功能
正常
掉电DAC A
掉电DAC B
掉电整个芯片
表1.2关断选择
DAC操作
这些DAC都使用了相同的数组来实现
被用于四个最线性解码的电流源
显著位,以改善差分线性和来
减少输出毛刺各地的主要承载。电压
机上的带隙基准电压之间的差值
和GND被转换为使用一个参考电流
内部电阻设置在适当的电流电平
DAC的。 DAC的输出电流被转换成一个
电压输出由一个输出缓冲器和一个电阻网络。
中片内电阻匹配的保留
获得这些转换之间的精确度。
图3.串行输入格式
5