1997年5月
* ML2252 , ML2259 **
微处理器兼容的8位A / D转换器
与2或8通道多路复用器
概述
该ML2252与ML2259结合了8位A / D
转换器,2-或8通道模拟多路复用器,和一个
微处理器兼容的8位并行接口和
在一个单片电路CMOS器件的控制逻辑。
易于接口的微处理器是由提供
锁存和解码多路转换器的地址输入和
双缓冲三态数据总线。这些模拟到
数字转换器允许微处理器进行操作
完全异步的转换器时钟。
内置的采样和保持功能提供的能力
以数字化5V, 50kHz的正弦波到8位精度。该
差分比较器的设计提供了低的电源
灵敏度对DC和AC变化。电压基准
可在外部设定到地之间的任何值
V
CC
,从而允许完全转化在相对
小跨度。所有参数都保证了
温度为5V的电源电压± 10%。
该设备适用于广泛的应用范围
从工艺和机器控制消费,
汽车和电信应用。
特点
s
s
s
s
s
s
s
s
s
s
s
s
s
转换时间(F
CLK
= 1.46MHz ) ; 6.6μs
总非调整误差; ± 1 / 2LSB或± 1LSB
无失码
采样和保持; 390ns收购
数字化能够在5V , 50kHz的正弦波
2-或8通道输入多路复用
0V至5V的模拟输入范围, 5V单电源
电源
操作按比例或高达5V
参考电压
没有零或满量程调整要求
模拟输入保护;每个输入分钟25毫安
连续转换模式
低功耗;为15mW最大
TTL和CMOS兼容的数字输入和输出
ML2252框图
*本产品已经停产
**这部分是结束生命,作为2000年8月1日
V
CC
CH0
2-CHANNEL
多路复用器
时钟
控制
&时机
开始
EOC
CH1
+
Σ
–
8pF
+
COMP
–
DB0
连续
近似
注册
三
状态
产量
卜FF器
D / A
变流器
DB1
DB2
DB3
DB4
DB5
DB6
DB7
地址
LATCH
和
解码器
ALE
A0
8pF
A / D与
采样和保持功能
GND
+V
REF
–V
REF
OE
1
ML2252 , ML2259
引脚说明
引脚数
ML2252 ML2259
1
2
3
4
5
6
7
名字
CH3
CH4
CH5
CH6
CH7
开始
EOC
功能
模拟输入3 。
模拟输入4 。
模拟输入5 。
模拟输入6 。
模拟输入7 。
开始转换。高电平有效数字输入脉冲启动转换。
转换结束。此输出变为低电平启动脉冲发生后,停留
低整个A / D转换,并且变高后变换为
完成。在DB0 - DB7数据在EOC的上升沿有效,并保持有效。
直到下一个EOC的上升沿。
数据输出3 。
输出使能输入。当OE = 0 , DB0 - DB7处于高阻状态;
OE = 1, DB0 - DB7是有源输出。
时钟。时钟输入端提供的定时进行A / D转换器,S / H和数字
界面。
正电源。 5V ± 10%。
正参考电压。
地面上。 0V ,所有模拟和数字输入或输出参考此
点。
数据输出1 。
数据输出2 。
负参考电压。
数据输出0 。
数据输出4 。
数据输出5 。
数据输出6 。
数据输出7 。
地址锁存使能。输入到在上的数字地址( ADDR2-0 )闩锁
上升复用器的边缘。
地址输入2到多路复用器。数字输入选择模拟输入。
地址输入1多路复用器。数字输入选择模拟输入。
地址输入0到多路复用器。数字输入选择模拟输入。
模拟量输入0 。
模拟输入1 。
模拟输入2 。
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
DB3
OE
CLK
V
CC
+V
REF
GND
DB1
DB2
–V
REF
DB0
DB4
DB5
DB6
DB7
ALE
ADDR2
ADDR1
ADDR0
CH0
CH1
CH2
19
20
1
3
ML2252 , ML2259
绝对最大额定值
绝对最大额定值超出它的价值
该设备可以被永久地损坏。绝对
最大额定值只是应力额定值和功能
设备操作不暗示。
电源电压,V
CC ..............................................................
6.5V
逻辑输入....................................... -0.3V到V
CC
0.3V
模拟输入..................................... -0.3V到V
CC
0.3V
每针............................................ ± 25毫安输入电流
存储温度................................ -65℃ 150℃
引线温度(焊接10秒) .................... 260℃
热电阻(Q
JA
)
20引脚PDIP .............................................. ....... 67 ° C / W
20引脚PLCC .............................................. ...... 78 ° C / W
28引脚PDIP ............................................... ...... 48 ° C / W
28引脚PLCC .............................................. ...... 68 ° C / W
工作条件
电源电压,V
CC ..............................................
4.5V至6.3V
温度范围........................................ 0 ° C至70℃
电气特性
除非另有规定ED ,V
CC
= +V
REF
= 5V ±10%, –V
REF
= GND ,女
CLK
= 1.46MHz ,
T
A
=工作温度范围(注1 )
ML2252B , ML2259B
参数
条件
民
典型值
最大
民
ML2252C , ML2259C
典型值
最大
单位
转换器和多路开关特性
总非调整误差
+V
REF
电压范围
–V
REF
电压范围
参考输入电阻
模拟输入范围
电源灵敏度
(注3)
DC ,V
CC
= 5V ±10%
100mVp -p中100kHz的
正弦波的V
CC
, V
IN
= 0
I
关闭
,关道泄漏
电流(注9 )
在通道= V
CC,
(注4 )
关通道= 0V
在通道= 0V , (注4 )
关通道= V
CC
I
ON
,在信道泄漏
电流(注9 )
在通道= 0V , (注4 )
关通道= V
CC
在通道= V
CC,
(注4 )
关通道= 0V
–1
1
–1
1
–1
1
V
REF
= V
CC,
(注2 )
–V
REF
GND - 0.1
14
GND - 0.1
±1/32
±1/16
–1
1
20
±1/2
V
CC
+ 0.1
+V
REF
35
–V
REF
GND - 0.1
14
20
±1
V
CC
+ 0.1
+V
REF
28
V
CC
+ 0.1
±1/32
±1/16
±1/4
最低位
V
V
k½
V
最低位
最低位
A
A
A
A
V
CC
+ 0.1 GND - 0.1
±1/4
符号
数字直流
V
IN(1)
V
IN(0)
I
IN(1)
I
IN(0)
V
OUT(1)
V
OUT(0)
I
OUT
I
CC
参数
条件
民
典型值
最大
单位
逻辑“1”输入电压
逻辑“0”输入电压
逻辑“1”的输入电流
逻辑“0”输入电流
逻辑“1”输出电压
逻辑“0”输出电压
三态输出电流
V
IN
= V
CC
V
IN
= 0V
I
OUT
= -2mA
I
OUT
= 2毫安
V
OUT
= 0V
V
OUT
= V
CC
电源电流
2.0
0.8
1
–1
4.0
0.4
–1
1
1.5
3
V
V
A
A
V
V
A
A
mA
4
ML2252 , ML2259
电气特性
符号
参数
(续)
条件
民
典型值
最大
单位
AC和ADC的动态性能(注5 )
t
ACQ
f
CLK
t
C
SNR
采样和保持采集
时钟频率
转换时间
信噪比
V
IN
= 51kHz , 5V的正弦波。
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。噪音总和
所有非基波分量的
向上到f的1/2
采样
V
IN
= 51kHz , 5V的正弦波。
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。
THD为总和2,3 ,4,5次谐波
相对于基本型
V
IN
= f
A
+ f
B
. f
A
=为49KHz , 2.5V的正弦波。
f
B
= 47.8kHz , 2.5V的正弦波,
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。 IMD是(F
A
+ f
B
),
(f
A
– f
B
), (2f
A
+ f
B
), (2f
A
– f
B
), (f
A
+ 2f
B
),
(f
A
– 2f
B
)相对于基波
V
IN
= 0为50kHz。 5V正弦波相
至1kHz
(注6 )
40
1/2
50
同步而已, (注7 )
40
50
0
50
图1 ,C
L
= 50pF的
图1 ,C
L
= 10pF的
t
1H, 0H
C
IN
C
OUT
输出禁止用于DB0 - DB7
图1 ,C
L
= 50pF的
图1 ,C
L
= 10pF的
逻辑输入电容
逻辑输出电容
5
10
100
50
100
50
10
8.5
47
1/2
1460
8.5 + 250ns的
1/f
CLK
千赫
1/f
CLK
dB
THD
总谐波失真
–60
dB
IMD
互调失真
–60
dB
FR
t
DC
t
EOC
t
WS
t
SS
t
WALE
t
S
t
H
t
H1, H0
频率响应
时钟占空比
转换延迟结束
启动脉冲宽度
启动脉冲建立时间
地址锁存使能
脉冲宽度
地址设置
地址保持
输出使能DB0 - DB7
0.1
60
1/2 + 250ns的
dB
%
1/f
CLK
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
pF
注1 :限制由100 %的测试,取样,或相关性最差情况下的测试条件保证。
注2 :总非调整误差包括偏移,满度,线性度,多路复用器和采样保持误差。
注3 :对于-V
REF
V
IN
( + )数字输出代码将是0000 0000芯片上集成两个二极管连接到每个模拟输入,将转发行为的模拟输入电压
地面以下一个二极管压降或一个二极管比V下降较大
CC
供应量。要注意,在测试过程中低V
CC
水平( 4.5V ) ,为高电平模拟输入( 5V )即可
导致此输入二极管导通 - 特别是在升高的温度下,并导致对接近满刻度模拟输入错误。该规范允许100mV的正向偏置要么
二极管。这意味着,只要在模拟V
IN
或V
REF
不超过超过100mV的电源电压,输出编码是正确的。以实现
绝对0V
DC
至5V
DC
因此,输入电压范围,需要4.900V的最小电源电压
DC
随温度的变化,初始容差和负载。
注4 :测量泄漏电流与时钟不进行切换。
注5 :C
L
= 50pF的,测得的在50%的点的时序。
注6: 40 % 60 %的时钟占空比范围内的所有时钟频率下确保正常运行。在该可用的时钟具有占空比的这些限制之外的情况下,
的最小时间的时钟信号为高或最低时的时钟为低电平必须至少为40ns 。最长时间的时钟可以是高或低是为60μs 。
注7:转换开始建立时间要求仅需要满足,如果必须在转换被同步到一个给定的时钟上升沿。如果设置时间没有得到满足时,
开始转换将有一个时钟脉冲的不确定性。
5