添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1503页 > ML145557EP
ML145554
ML145564
ML145557
ML145567
PCM编码解码滤波器
Legacy设备:
摩托罗拉MC145554 , MC145557 , MC145564 , MC145567
在ML145554 , ML145557 , ML145564和ML145567都是每通道
PCM编解码器,过滤器。这些设备进行语音数字化再重新
梁支以及频带限制和平滑所需的PCM系
TEMS 。它们被设计在同步和异步操作
应用程序和包含一个片上精密电压基准。该
ML145554 (沐法)和ML145557 ( A律)是通用设备
这是16引脚封装。该ML145564 (沐法)和
ML145567 ( A律) ,采用20引脚封装,增加了模拟的能力
环回和推挽功放增益可调。
这些设备有一个输入的运算放大器,它的输出是输入
到编码器部分。编码器部分立即低通滤波器的
具有活性的R -C滤波器的模拟信号,以消除非常高频噪声
从被调制下至通带通过的开关电容滤波器。
从活性的R -C滤波器,模拟信号被转换成差分显
宇空。从这一点来说,所有的模拟信号处理的差异进行。这
允许的模拟信号即两次通过一个允许的振幅的处理
单端设计,从而降低了噪音的意义既invert-
编和非反相的信号路径。此差分设计的另一个优点
是经由电源注入噪声是一个共模信号,该信号
取消时反相和非反相的信号被重新组合。这
极大地提高了电源抑制比。
差分转换器之后,一个差分开关电容滤波器频带 -
通过从200赫兹到3400赫兹的模拟信号的信号是digitized-前
由差分压缩的A / D转换器。
该解码器接收PCM数据,并扩大其使用差分D /一个反面
变频器。在D / A的输出是低通滤波,在3400赫兹和氮化硅/ X的COM
由差补偿的开关电容滤波器。然后该信号被滤波
通过活性的R- C滤波器,以消除带外的交换的能量
电容滤波。
这些PCM编解码器,过滤器都接受长期帧和短帧行业
标准时钟格式。他们还保持与摩托罗拉的fami-兼容性
TSACs的Ly和MC3419 / MC34120 SLIC产品。
该ML145554 / 57 / 67分之64系列PCM编解码器,过滤器,由于采用了CMOS
其可靠的低功耗性能,并为复杂成熟的能力
模拟/数字VLSI功能。
特点
ML145554 / 57 ( 16引脚封装)
全差分模拟电路设计的低噪声
性能指定的扩展级温度范围 - 40至+ 85°C
发送带通和接收低通滤波器片
主动的R- C预过滤和后过滤
Mu律压扩ML145554
A- law压扩ML145557
片上精密参考电压( 2.5 V )
40毫瓦, 1.0毫瓦功率下为± 5 V 典型功耗
ML145564 / 67 ( 20引脚封装) - 所有ML145554 / 57加的特点:
Mu律压扩ML145564
A- law压扩ML145567
使用外部增益推挽功率驱动器调整
- 模拟环回
第18页1
www.lansdale.com
发出
16
1
P DIP 16 = EP
塑料DIP
CASE 648
ML145554/57
SOG 16 = -5P
SOG套餐
CASE 751G
ML145554/57
16
1
20
1
P DIP 20 = RP
塑料DIP
CASE 738
ML145564/67
SOG 20 = -6P
SOG套餐
CASE 751D
ML145564/67
20
1
交叉引用/订货信息
兰斯代尔
摩托罗拉
P DIP 16
SO 16瓦特
P DIP 16
SO 16瓦特
P DIP 20
SO 20W
P DIP 20
SO 20W
MC145554P
MC145554DW
MC145557P
MC145557DW
MC145564P
MC145564DW
MC145567P
MC145567DW
ML145554EP
ML145554-5P
ML145557EP
ML145557-5P
ML145564RP
ML145564-6P
ML145567RP
ML145567-6P
注意:
兰斯代尔无铅( Pb)的产品,因为它
变得可用,将通过一个部分标识
从号码前缀的变化
ML
to
MLE 。
ML145554 , ML145557 , ML145564 , ML145567
引脚分配
ML145554 , ML145557
VBB
GNDA
VFRO
VCC
FSR
DR
BCLKR / CLKSEL
MCLKR / PDN
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
VFXI +
VFXI -
GSX
TSX
FSX
DX
BCLKX
MCLKX
LANSDALE半导体公司
ML145564 , ML145567
VPO +
GNDA
VPO -
VPI
VFRO
VCC
FSR
DR
BCLKR / CLKSEL
MCLKR / PDN
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VBB
VFXI +
VFXI -
GSX
LB琼脂
TSX
FSX
DX
BCLKX
MCLKX
功能框图
MCLKR / BCLKR /
PDN
CLKSEL
FSR MCLKX BCLKX
GSX
LB琼脂
*
VCC
GNDA VBB
FSX
VFXI -
VFXI +
+
RC有源
LOW- PASS
滤波器
5极SC
LOW- PASS
滤波器
3–POLE
高通
和S / H
COMP
内部排序
与控制
TSX
VPO +
*
–1
带隙
电压
REF
4
RDAC
华助会
8
特区
REG
发送
REG
DX
VPO -
*
4
+
MUX
接受
REG
VPI
*
RC有源
LOW- PASS
滤波器
5极SC
LOW- PASS
滤波器
8
S / H
接受
LATCH
DR
VFRO
*只有ML145564和ML145567 。
第18页2
www.lansdale.com
发出
LANSDALE半导体公司
ML145554 , ML145557 , ML145564 , ML145567
设备描述
编解码器 - 过滤器,用于数字化和重建任何─
人的声音。这些设备主要被开发用于
电话网,以促进语音交换和传送
锡永。一旦语音被数字化,它可通过数字交换
切换方法或发送长距离(T1,
微波,卫星等) ,而不会降低。名字
编解码器是从“编码器” (用于A / D用于digi-的缩写
tize声音)和“译码器”(用于在D / A用于reconstruct-
ING的声音) 。编解码器是两者兼具的A / D一台设备
和D / A转换。
数字化语音可理解需要一个信号对失真
的大约30dB以上的大约40分贝动态范围的比例。
这可以用一个线性13位A / D和D / A ,
但将远远超过所需要的信号与失真率在
振幅大于低于峰值振幅40分贝。这
过量的性能是在每个样品的数据的代价。
数据还原的方法是通过压缩来实现
的13位线性方案来扩8位的方案。那里
两种扩方案中使用:穆-255专法
在北美地区,以及A律特别是在欧洲。这些
扩方案被广泛接受的世界。这些命
panding计划遵循一个分段或“分段线性”
曲线格式化为符号位, 3弦位和4位的步骤。
对于给定的和弦,以下步骤均16具有相同的电压
年龄的权重。作为模拟输入上的电压增加,则
四步位递增,携带三个和弦位,
递增。当弦位增量,所述步骤比特双
它们的电压加权。这导致了有效的分辨率
6位(号+和弦+四步位)跨越42分贝
动态范围( 7和弦大于零,由每和弦6分贝) 。
表3和表4示出了线性量化电平为PCM
也就是说两个扩计划。
在采样环境中,奈奎斯特理论认为,要prop-
erly采样的连续信号,它必须在一个频采样
昆西超过两倍的信号的最高频率较高的COM
分量。声音中包含的频谱能量高于3kHz的,但它的
不存在不损害可懂度。以减少digi-
河谷的数据速率,这是正比于采样速率, SAM-
8千赫PLE率获得通过,用的带宽一致
3千赫。此采样需要一个低通滤波器,以限制
高频能量高于3千赫从扭曲
带内的信号。电话线也受到50/60赫兹
电力线耦合,必须从信号被衰减
由A / D转换器之前的高通滤波器。
在D / A处理重建的楼梯版本
所需的带内信号,该信号具有的光谱图像
在带信号调制有关的采样频率和其
谐波。这些光谱图像,称为混叠成分
需要被衰减,以获得所需的信号。该
用来衰减这些混叠成分的低通滤波器是
通常被称为重建或平滑滤波器。
该ML145554 / 57 / 67分之64 PCM编解码器,过滤器有
编解码器,无论是presampling和重构滤波器,和一个预
片Cision公司电压基准,并且不需要外部的COM
元件。
描述
数字
FSR
接收帧同步
这是一个8千赫启用必须是同步的
BCLKR 。以下上升FSR边缘,在一个串行PCM码字
DR的时钟由BCLKR到接收数据寄存器。 FSR
同时启动对以前的PCM字解码。在AB-
FSX , FSR的脉冲长度的SENCE被用来确定
矿井是否I / O符合短帧同步或
长帧同步约定。
DR
接收数字数据输入
BCLKR / CLKSEL
接收数据时钟和主时钟频率选择
如果该输入是一个时钟,它必须是128千赫之间
4.096兆赫,和同步FSR 。在同步应用程序
阳离子,该引脚可在一个恒定的水平持有;然后BCLKX
被用作数据时钟为发送和接收
两侧,该引脚选择主人的假设频率
时钟(见表1中
功能说明) 。
MCLKR / PDN
接收主时钟和
掉电
控制
因为在这些所使用的共享DAC架构
设备中,只有一个主时钟是必需的。只要是FSX
时钟, MCLKX用于导出所有的内部时钟,并且
MCLKR / PDN引脚只用作断电控制。如果
MCLKR / PDN引脚保持低电平或时钟源(以及至少一个
帧同步是存在的),所述部分被加电。如果此引脚
是高举,部分断电。如果FSX不存在,但
FSR仍然时钟,器件进入接收半通道
模式,并MCLKR (如果时钟)产生的内部时钟。
MCLKX
传输主时钟
这个时钟用于产生内部时钟的时序;它
必须是1.536兆赫, 1.544兆赫,或2.048兆赫。
BCLKX
数据传输时钟
BCLKX可能是128 kHz到4.096之间的任何频率
兆赫,但它应该是同步的MCLKX 。
DX
传输数字数据输出
这个输出是由FSX和BCLKX控制,以输出
PCM数据字;否则该引脚处于高阻抗状态。
FSX
发送帧同步
这是一个8千赫使必须是同步的
与BCLKX 。一个崛起的FSX缘发起的传输
第18页3
www.lansdale.com
发出
ML145554 , ML145557 , ML145564 , ML145567
LANSDALE半导体公司
串行PCM字,由BCLKX主频,出DX的。如果FSX
脉冲高电平的时间超过8 BCLKX期间, DX和
TSX输出将保持在一个低阻抗状态,直到FSX是
拉低。在FSX脉冲的长度被用来确定
发送和是否接收数字I / O符合
短帧同步或长帧同步约定。
TSX
发送时隙指标
这是一个漏极开路输出变为低电平时的DX
输出处于低阻抗状态(即,在传输过程中
用于使得当PCM字是在输出时隙)
PCM总线驱动程序。
LB琼脂
模拟环回控制输入( ML145564 / 67只)
当高举,该引脚会导致发送RC的输入
有源滤波器可以从GSX断开,并且连接到
VPO +模拟环回测试。该引脚保持低电平的
正常操作。
类似物
GSX
增益设置发送
的发射这种输出增益调整运营amplifi-
器内部连接到该装置的编码器部分。
它必须配合使用VFXI-和VFXI +设定
的发射增益为2.5伏的最大信号幅度
高峰期。这个输出可以驱动600
加载至2.5 V峰值。
VFXI-
声频发送输入(反相)
这是发射的反相输入端的增益调整
运算放大器。
VFXI +
声频发送输入(非反相)
这是发送的非反相输入端的增益调整
运算放大器。
VFRO
声频接收输出
该接收模拟输出能够驱动600
负载
2.5 V峰值。
VPI
电压
动力
输入( ML145564 / 67只)
这是反相输入端与第一接收功率扩增
费里。两个接收功率放大器可以关
减少此输入连接到VBB 。
VPO-
电压
动力
输出(倒) ( ML145564 / 67只)
接收推挽功率扩增的这种反向输出
fiers可以驱动300
3.3 V峰值。
VPO +
电压
动力
输出(非反相) ( ML145554 / 67只)
该非反相的接收推挽功率的输出
第18页4
对放大器可驱动300
3.3 V峰值。
动力
供应
GNDA
模拟地
这个终端是所有信号的参考电平,无论模拟
登录和数字。它是0V。
VCC
正电源
供应
VCC通常为5 V.
VBB
动力
供应
VBB一般 - 5 V.
功能说明
模拟接口和信号
路径
这些编解码器 - 过滤器的发送部分包括一个
低噪音能够驱动600的增益设置放大器
负载。它的输出被馈送到一个三极的抗混叠的预过滤器。
该预过滤器包括一个二极巴特沃斯有源
低通滤波器,以及一个单一的被动杆。该预过滤器是
接着是单端至差分转换器,其是
时钟频率是256kHz 。所有后续的模拟处理泌尿道感染
lizes全差分电路。接下来的部分是一个
全差分,五极开关电容器低通滤波器
器具有3.4千赫频带。此过滤器后是一个3极
具有截止frequen-开关电容高通滤波器
立方码约200Hz 。此高通阶段具有传输
零直流,消除从模拟任何DC到来
输入或从在累积运算放大器的偏移
前面的过滤阶段。高通的最后阶段
过滤器是一个自动调零采样和保持放大器。
一个带隙电压基准发生器和
数字 - 模拟转换器(DAC),由发送共享
和接收部分。该自动调零,开关电容
带隙基准源产生精确的正,负
参考电压是独立于温度和
电源电压。二进制加权电容阵列
(华助)形成的压扩结构的和弦,
而电阻串( RDAC )实现了线性步骤
在每个和弦。编码过程中使用的数模转换器,所述
电压基准和一帧接一帧的自动调零的COM
parator实现逐次逼近转换
算法。所有涉及的数据的模拟电路
转换参考电压, RDAC ,华助会和的COM
parator与差分结构来实现。
接收部分包括上述的DAC ,
asample保持放大器,一个五极3400 Hz的开关式
电容器的低通滤波器具有的SiN x / X的校正,以及一
两极活性平滑滤波器,以减小频谱的COM
开关电容滤波器的元件。的输出
平滑滤波器是功率放大器,其能够driv-的
荷兰国际集团600
负载。该ML145564和ML145567添加一对
被连接在一个功率放大器推挽CON-
成形;两个外部电阻器设定两者的增益
www.lansdale.com
发出
LANSDALE半导体公司
ML145554 , ML145557 , ML145564 , ML145567
互补输出。所述第二放大器的输出端可以是
内部连接到发射抗混叠滤波器由输入
使LB琼脂引脚为高电平。功率放大器可以驱动unbal-
高级300
负载或平衡600
负荷;它们可以被电
下来的芯片其余部分通过捆绑的VPI引脚独立
VBB 。
钟表大师
由于编解码器的滤波器设计具有单个DAC结构,只
一个主时钟被使用。在正常操作(这两个帧同步
时钟),则MCLKX作为主时钟,而不管
在MCLKR / PDN引脚是否被超频或低。同样是真实的,如果
该部分是发送半通道模式(时钟FSX , FSR举行
低) 。但是,如果所述编解码滤波器在接收半通道模式,以
FSR的时钟和FSX保持低电平, MCLKR用于内部
主时钟如果时钟;如果MCLKR低,那么MCLKX仍
用于内部主时钟。由于只有一个师傅
时钟isused在任何给定时间,但它们不必是同步的。
主时钟频率必须是1.536兆赫, 1.544兆赫,或
2.048兆赫。该编解码器的滤波器期望的频率取决于
在是否部分是Mu律或A律的一部分,并在
在BCLKR国家/ CLKSEL口来允许选项显示
在当电平(而不是一个时钟)设置为表1中。
BCLKR / CLKSEL , BCLKX被用作比特时钟对于传送
和接收。
表1.主时钟频率的测定
主时钟频率预期
BCLKR / CLKSEL
时钟,1或打开
0
ML145554/64
1.536兆赫
1.544兆赫
2.048兆赫
ML145557/67
2.048兆赫
1.536兆赫
1.544兆赫
高,符号位出现在本仪表输出。未来七年上升
BCLKX时钟边沿出PCM的其余7位
字。 DX和TSX输出返回到高阻抗状态的
第八个比特时钟的或下降沿FSX的下降沿,
后者为准。接收PCM字移入DR上
八下降BCLKR边缘以下的FSR上升沿。
对于短帧同步操作时,帧同步脉冲必须
一个位时钟周期长。在第一BCLKX后的上升沿
下降BCLKX的边沿锁存FSX高, DX和TSX输出
看跌期权被启用,符号位被呈现在DX 。未来七年
上升BCLKX时钟边沿出了余下的七位
PCM码字;在第八BCLKX下降沿, DX和TSX
输出返回到一个高阻抗状态。在第二下落
BCLKR边缘以下的FSR的上升沿,接收符号位为
主频为DR 。在接下来的7 BCLKR下降沿时钟
其余接收PCM字的7位。
表2示出了在发送的编码格式和接收PCM
话。
半通道模式
除了正常的全双工操作模式中,这些
编解码器,过滤器可以同时在发送操作和接收半通道
模式。发送半通道模式被保持的FSR低输入。
该VFRO输出到模拟地,但仍然是一个低阻抗
ANCE状态(便于混合接口) ; PCM数据进行灾难恢复是
忽略不计。控股FSX低,而时钟FSR在把这些设备
接收半通道模式。在这种状态下,传动输入能操作
憩放大器继续工作,但发射税务局局长的休息
关,是禁用的; DX和TSX输出保持在一个高阻抗
ANCE状态。 MCLKR用作内部主时钟,如果它是顺时针
ING 。如果MCLKR不计时,然后MCLKX用于内部
主时钟,但在这种情况下,它应该是与FSR同步。如果
BCLKR不计时, BCLKX将被用于接收数据,
正如在全频道操作方式。在接收半通道
模式只,国税发FSR的脉冲长度被用来确定是否
短帧同步或长帧同步时序用于灾难恢复。
掉电
帧同步信号和数字I / O
这些编解码器,过滤器可以同时容纳的行业标准
时间格式。由兰斯代尔的isused的长帧同步模式
ML145500系列编解码器,过滤器和UDLT家庭数字
环收发器。短帧同步模式与兼容
摩托罗拉使用IDL (片间的数字链接)串行格式,
兰斯代尔的ISDN的家庭,并在他们的telecommu-其他公司
讯设备。这些编解码器 - 过滤器中使用的发送的长度
帧同步(FSX )确定为发送定时格式
和接收,除非该部分在接收半信道操作
模式。
在长帧同步模式时,帧同步脉冲必须在
至少有三个位时钟周期长。 DX和TSX输出
由FSX和BCLKX的逻辑与启用;当两者都
μ律( ML145554 / 64 )
水平
+满量程
+零
=零
=满量程
签位
1
1
0
0
弦位
000
111
111
000
同时持有FSX和FSR为低,使得一部分进入
掉电状态。掉电发生后的大约2毫秒
最后的帧同步脉冲被接收。另一种方法,把这些
在断电装置是拿MCLKR / PDN引脚为高电平。当
该芯片断电时, DX , TSX和GSX输出为高电平
阻抗,所述VFRO , VPO-和VPO +运算放大器是
加有一个涓流电流,从而使它们各自的输出保持
稳定在模拟地。到芯片返回到加电状态,
MCLKR / PDN必须是低或时钟和帧中的至少一个
同步脉冲必须存在。 DX和TSX输出将保持在
高阻抗状态,直到第二个FSX脉冲电后。
表2. PCM数据格式
A律( ML145557 / 67 )
签位
1
1
0
0
弦位
010
101
101
010
步骤位
1010
0101
0101
1010
0000
1111
1111
0000
步骤位
第18页5
www.lansdale.com
发出
查看更多ML145557EPPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ML145557EP
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
ML145557EP
LAN深圳看
21+
10000
DIP16
全新原装正品/质量有保证
查询更多ML145557EP供应信息

深圳市碧威特网络技术有限公司
 复制成功!