LANSDALE半导体公司
ML145554 , ML145557 , ML145564 , ML145567
互补输出。所述第二放大器的输出端可以是
内部连接到发射抗混叠滤波器由输入
使LB琼脂引脚为高电平。功率放大器可以驱动unbal-
高级300
负载或平衡600
负荷;它们可以被电
下来的芯片其余部分通过捆绑的VPI引脚独立
VBB 。
钟表大师
由于编解码器的滤波器设计具有单个DAC结构,只
一个主时钟被使用。在正常操作(这两个帧同步
时钟),则MCLKX作为主时钟,而不管
在MCLKR / PDN引脚是否被超频或低。同样是真实的,如果
该部分是发送半通道模式(时钟FSX , FSR举行
低) 。但是,如果所述编解码滤波器在接收半通道模式,以
FSR的时钟和FSX保持低电平, MCLKR用于内部
主时钟如果时钟;如果MCLKR低,那么MCLKX仍
用于内部主时钟。由于只有一个师傅
时钟isused在任何给定时间,但它们不必是同步的。
主时钟频率必须是1.536兆赫, 1.544兆赫,或
2.048兆赫。该编解码器的滤波器期望的频率取决于
在是否部分是Mu律或A律的一部分,并在
在BCLKR国家/ CLKSEL口来允许选项显示
在当电平(而不是一个时钟)设置为表1中。
BCLKR / CLKSEL , BCLKX被用作比特时钟对于传送
和接收。
表1.主时钟频率的测定
主时钟频率预期
BCLKR / CLKSEL
时钟,1或打开
0
ML145554/64
1.536兆赫
1.544兆赫
2.048兆赫
ML145557/67
2.048兆赫
1.536兆赫
1.544兆赫
高,符号位出现在本仪表输出。未来七年上升
BCLKX时钟边沿出PCM的其余7位
字。 DX和TSX输出返回到高阻抗状态的
第八个比特时钟的或下降沿FSX的下降沿,
后者为准。接收PCM字移入DR上
八下降BCLKR边缘以下的FSR上升沿。
对于短帧同步操作时,帧同步脉冲必须
一个位时钟周期长。在第一BCLKX后的上升沿
下降BCLKX的边沿锁存FSX高, DX和TSX输出
看跌期权被启用,符号位被呈现在DX 。未来七年
上升BCLKX时钟边沿出了余下的七位
PCM码字;在第八BCLKX下降沿, DX和TSX
输出返回到一个高阻抗状态。在第二下落
BCLKR边缘以下的FSR的上升沿,接收符号位为
主频为DR 。在接下来的7 BCLKR下降沿时钟
其余接收PCM字的7位。
表2示出了在发送的编码格式和接收PCM
话。
半通道模式
除了正常的全双工操作模式中,这些
编解码器,过滤器可以同时在发送操作和接收半通道
模式。发送半通道模式被保持的FSR低输入。
该VFRO输出到模拟地,但仍然是一个低阻抗
ANCE状态(便于混合接口) ; PCM数据进行灾难恢复是
忽略不计。控股FSX低,而时钟FSR在把这些设备
接收半通道模式。在这种状态下,传动输入能操作
憩放大器继续工作,但发射税务局局长的休息
关,是禁用的; DX和TSX输出保持在一个高阻抗
ANCE状态。 MCLKR用作内部主时钟,如果它是顺时针
ING 。如果MCLKR不计时,然后MCLKX用于内部
主时钟,但在这种情况下,它应该是与FSR同步。如果
BCLKR不计时, BCLKX将被用于接收数据,
正如在全频道操作方式。在接收半通道
模式只,国税发FSR的脉冲长度被用来确定是否
短帧同步或长帧同步时序用于灾难恢复。
掉电
帧同步信号和数字I / O
这些编解码器,过滤器可以同时容纳的行业标准
时间格式。由兰斯代尔的isused的长帧同步模式
ML145500系列编解码器,过滤器和UDLT家庭数字
环收发器。短帧同步模式与兼容
摩托罗拉使用IDL (片间的数字链接)串行格式,
兰斯代尔的ISDN的家庭,并在他们的telecommu-其他公司
讯设备。这些编解码器 - 过滤器中使用的发送的长度
帧同步(FSX )确定为发送定时格式
和接收,除非该部分在接收半信道操作
模式。
在长帧同步模式时,帧同步脉冲必须在
至少有三个位时钟周期长。 DX和TSX输出
由FSX和BCLKX的逻辑与启用;当两者都
μ律( ML145554 / 64 )
水平
+满量程
+零
=零
=满量程
签位
1
1
0
0
弦位
000
111
111
000
同时持有FSX和FSR为低,使得一部分进入
掉电状态。掉电发生后的大约2毫秒
最后的帧同步脉冲被接收。另一种方法,把这些
在断电装置是拿MCLKR / PDN引脚为高电平。当
该芯片断电时, DX , TSX和GSX输出为高电平
阻抗,所述VFRO , VPO-和VPO +运算放大器是
加有一个涓流电流,从而使它们各自的输出保持
稳定在模拟地。到芯片返回到加电状态,
MCLKR / PDN必须是低或时钟和帧中的至少一个
同步脉冲必须存在。 DX和TSX输出将保持在
高阻抗状态,直到第二个FSX脉冲电后。
表2. PCM数据格式
A律( ML145557 / 67 )
签位
1
1
0
0
弦位
010
101
101
010
步骤位
1010
0101
0101
1010
0000
1111
1111
0000
步骤位
第18页5
www.lansdale.com
发出