ML145428
异步到同步
并同步用于─
异步转换器
Legacy设备:
摩托罗拉MC145428
该ML145428数据集接口提供了异步到同步
并同步到异步数据转换。它非常适合
语音/数据的数字telesets提供一个EIA- 232兼容的数据端口到
同步传输链路。其他应用包括:数据多路复用器,
集中器,仅数据交换,和基于PBX的局域网络。这
低功耗CMOS器件无论是64 kbps或8kbps的直接接口
摩托罗拉MC145422 MC145426和通用数字环路通道
收发器( UDLTs ) ,以及MC145421和MC145425二
代通用数字环路收发器( UDLT II ) 。
提供异步数据端口和之间的接口
同步传输线
高达128 kbps的异步数据速率操作
高达2.1 Mbps的同步数据速率操作
板载的位速率时钟发生器的引脚可选比特率
300 , 1200, 1400 , 4800 , 9600 , 19200和38400 bps的或外部
提供16次的位速率时钟
接受8或9位长度的异步数据字
虚假启动检测提供
自动同步插入和检查
5 V单电源供电
5 mW的典型低功耗
应用笔记AN943和AN946
工作温度范围TA = -40 + 85℃ 。
P DIP 20 = RP
塑料
CASE 732
20
1
20
1
SOG 20 = -6P
塑料
CASE 751D
交叉引用/订货信息
包
摩托罗拉
兰斯代尔
P DIP 20
MC145428P
ML145428RP
SOG 20
MC145428DW
ML145428-6P
注意:
兰斯代尔无铅( Pb)的产品,因为它
变得可用,将通过一个部分标识
从号码前缀的变化
ML
to
MLE 。
引脚分配
TXS
TXD
DL
1
2
3
20
19
18
17
16
15
14
13
12
11
V
DD
RESET
DCO
美国能源部
CM
DCLK
DIE
DCI
RXS
RXD
框图
TXS
TXD
DL
数据
脱衣舞
Tx
FIFO
同步
通道
发射机
DCO
BRCLK 4
BCLK 5
BR1 6
BR2 7
BR3 8
SB
9
10
V
SS
BR1-BR3
BCLK
BRCLK
波特
率
根
控制
美国能源部
DIE
DCLK
CM
RESET
RXD
SB
RXS
数据
格式化
Rx
FIFO
同步
通道
接收器
DCI
第14页1
www.lansdale.com
ISSUE 0
ML145428
LANSDALE半导体公司
ML145428 DSI
针
说明
VDD 。
正电源
供应
最积极的电源引脚,通常是5伏。
VSS 。负
动力
供应
最负电源引脚,通常为0伏。
TxD脚。发送数据输入
输入的异步数据,闲置为逻辑高电平;破11
波特或更多的逻辑低。一个停止位是必需的
RxD端。接收数据输出
输出异步数据。停止位的数目和
的数据字的长度是由德SB和DL引脚选择。空闲
为逻辑高电平;突破是一个连续的逻辑低电平。
TXS 。发送状态输出
该引脚变为低电平,如果发送FIFO中包含2个或更多
数据字或如果RESET为低。
RXS 。接收状态输出
该引脚变为低电平,如果同步信道的帧
丢失或不成立,或者如果RESET为低,或者如果接收
FIFO将被覆盖。
SB ,停止位输入
该引脚控制停止数位的数据FOR-
问题将重新创建在RxD输出数据时
异步输出。高该引脚上选择两个停止位;一
低选择一个停止位。
DL ,数据长度输入
该引脚指示DSI寻找8或9位
数据要被输入时之间的所述的TxD异步输入
启动和停止位。该DL输入还指示DSI的SYN-
异步的通道接收器和同步
信道发送到expecct 8或9位数据字
并且,指示DSI的数据格式化以重新创建
开始至8或9个数据位输出时,停止位
在它的RxD异步输出数据。高在这个引脚选择
一个9位的数据字,一个低选择一个8位的数据字长度。
第14页2
www.lansdale.com
ISSUE 0
ML145428
LANSDALE半导体公司
ML145428 DSI
针
说明 - 续
BC,波特时钟输入
该引脚用作输入端,用于从外部供给的16
次数据时钟。否则, BC引脚需要一个4.096 MHz的
时钟信号,该信号在内部被分成以获得16倍
时钟最frequentlly使用的标准比特率(见BR1
- BR3引脚说明) 。
BRCLD , 16倍时钟内部输出
该引脚输出内部16倍异步的数据传输速率
时钟。
BR1 , BR2 , BR3 ,比特率选择输入
这三个引脚选择异步比特率,或者
在公元前引脚从外部提供( 16倍时钟)或者一个
内部提供的比特率。 (见表1 )
DCO ,数据通道输出
该引脚为三态输出引脚。同步数据输出
当把DOE高。该引脚将变为高阻抗时
美国能源部或RESET低。当CM为低时,同步数据是
在DCO输出上的直流下降沿只要能源部
高。当CM为高时,同步数据是在DCO输出上
DC的上升沿,而美国能源部则保持高电平。不超过
八个数据位可以是一个给定的DOE高间隔内输出
当CM =高。此功能允许DSI接口指示按
LY与MC145422 / 26通用数字环路收发器
( UDLT的)和PABX时分复用公路。
美国能源部,数据输出
启用
输入
见DCO引脚说明和同步信
NEL接口部分。
DIE ,数据的输入
启用
产量
见DCI和DCO引脚说明和同步的
NOUS通道接口部分。
CM ,时钟模式输入
见同步信道接口部分
和同步时钟模式总结。
(见表2)。
复位,复位输入
当保持低电平时,此引脚清除内部FIFO的,强制
TxD脚异步输入出现高到DSI的内部
电路,迫使TXS和RXS低。当返回高电平,正常
操作的结果。
当RESET输入返回高DSI的SYN-
异步的通道接收器将不接受或反
FER对DCI引脚上的输入数据字的接收FIFO
直到一个“标志”字输入在DCI引脚。 (另见RXS
引脚说明)
DCI , DATA INPUT CHANNEL
同步数据被输入在这个引脚上的下降沿
DC的时候死了,是高的。
第14页3
www.lansdale.com
ISSUE 0