初步信息
MK74ZD133
PLL和32路输出时钟驱动器
引脚说明64引脚LQFP (Y包)
数
名字
类型描述
1
FBOUT3
O
时钟输出3.连接到引脚61 FBIN零延迟模式。
2, 56, 57
OUT4 ,1和2
O
时钟输出如图4所示,分别为1和2 。
3, 9, 15, 21, 30, 32
GND
P
连接到地面。
4, 5, 7, 8
OUT5-OUT8
O
时钟输出5 8;级别设置由VDD5 : 8引脚6 。
6
VDD5 : 8
P
至8的电源输出5不能超过VDD 。
10, 11, 13, 14
OUT9-OUT12
O
时钟输出的9到12 ;级别设置由VDD9 : 12引脚12 。
12
VDD9 : 12
P
电源的输出端9到12不能超过VDD 。
16
VDD13 : 14
P
电源的输出13和14不能超过VDD 。
17
OE (见注)
I
输出使能。三态低的所有时钟输出时。内部上拉。
18, 22, 23, 31
DC
-
不连接。不要连接任何东西到这些引脚。
19, 20
OUT13-OUT14
O
时钟输出13和14 ;级别设置由VDD13 : 14引脚16 。
24, 25, 33, 34
VDD
P
电源为内部电路和OUT1 :4, OUT15 :20,和OUT25 : 32 。
26 , 27 , 28 , 29 , 35 , 36 OUT15 , OUT20
O
时钟输出15至20 。
37, 43, 49, 50, 58, 59
GND
P
连接到地面。
38, 39, 41, 42
OUT21-OUT24
O
时钟输出21至24 ;级别设置由VDD21 : 24引脚40 。
40
VDD21 : 24
P
到24的电源输出21不能超过VDD 。
44, 45, 46
OUT25-OUT27
O
时钟输出25至27 。
47
OUT28/S0
I / O时钟输出28和输出频率选择0每桌第5页。
48, 54, 62, 63, 64
VDD
P
电源为内部电路和OUT1 :4, OUT15 :20,和OUT25 : 32 。
51
OUT29/S1
I / O时钟输出29和输出频率选择1每桌第5页。
52
OUT30/S2
I / O时钟输出30和输出频率选择2每桌第5页。
53
OUT31/S3
I / O时钟输出31和输出频率选择3%第5页表格。
55
OUT32/S4
I / O时钟输出32和输出频率选择4每桌第5页。
60
CLKIN
I
时钟输入端,以供参考。
61
FBIN
I
反馈输入"zero delay"在乘法器模式。
类型: I =输入, O =输出, P =电源接口, I / O =在上电时输入,成为在10毫秒后的输出时钟。
对于OE功能的重要注意事项:
要使用输出使能功能,一旦OE已经采取低,
且输出一直为三态,在VDD必须除去并重新施加用于时钟再次运行。
交错输出歪斜的64引脚LQFP ( Y)
为了有助于电磁干扰的减少,并允许板
设计师在运行不同长度的痕迹,它的时钟边沿的灵活性还是会占据他们的
目的地的MK74ZD133Y带有不同的固定时滞为不同的输出。所有的时滞与
对于OUT1 (引脚56) ,并测量到33Ω端接电阻; 15 pF的容性负载。
输出名称
OUT1 , OUT25 : 32
OUT2,3 , OUT5 : 14 , OUT23,24
OUT4 , OUT15 : 22
PIN号码
56, 44, 45, 46, 47, 51, 52, 53, 55
57, 1, 4, 5, 7, 8,10,11,13,14, 19,20,41,42
2, 26, 27, 28, 29, 35, 36, 38, 39
典型的斜
0
- 150 PS
- 300 PS
最大变化
200 PS
200 PS
200 PS
MDS 74ZD133
4
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com