添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第605页 > MK74ZD133YT
初步信息
MK74ZD133
PLL和32路输出时钟驱动器
特点
56引脚SSOP或64引脚LQFP封装
片上PLL产生输出时钟可达
80兆赫( SSOP )或133.33兆赫( LQFP )
零延迟加上乘数作用
32低抖动输出,可以消除芯片至芯片
少于33个时钟歪斜关注的系统
输出为200 ps输出偏移(带交错)
设备到700ps的器件偏斜
交错,固定的倾斜有助于降低EMI
三态(输出使能)引脚
输出块可以独立地断电
输入之间 250 ps的典型固定的延时
在“乘数”模式输出
适用于快速以太网和千兆位以太网
设计
适合视频服务器
3.3V ± 5 %电源电压
描述
该MK74ZD133是一款单芯片CMOS高
高速时钟驱动器,包括一个片上PLL
(锁相环) 。理想的通信
和其它需要大量的系统
高速时钟, PLL的唯一组合
和32个输出可消除振荡器和
多低偏移缓冲器。与32路输出
包括在一个装置中,也没有必要
担心芯片到芯片的偏斜。零延迟
模式导致输入时钟的上升沿被
与所有的输出'上升沿同步。
该MK74ZD133有一个大的选择内置的
乘法器,使得可以从一个时钟运行
输入低至10 MHz和产生高
输出频率高达80MHz的SSOP 。为
速度高达133.33 MHz时,使用LQFP封装。
框图
可选的外部连接到输出3 (用于零延迟模式)
VDD
GND
FBIN
S4:0
5
时钟
合成
电路
产量
卜FF器
产量
卜FF器
产量
卜FF器
输出1
输出2
输出3
时钟输入
输入
卜FF器
产量
卜FF器
输出32
OE (所有输出)
MDS 74ZD133
1
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
初步信息
MK74ZD133
PLL和32路输出时钟驱动器
引脚分配
OUT1
OUT2
GND
CLKIN
FBIN
VDD
VDD
FBOUT3
OUT4
GND
OUT5
OUT6
VDD5 : 8
OUT7
OUT8
GND
OUT9
OUT10
VDD9 : 12
OUT11
OUT12
GND
VDD13 : 14
OE
OUT13
OUT14
GND
VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
SSOP
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
OUT32/S4
VDD
OUT31/S3
OUT30/S2
OUT29/S1
GND
VDD
OUT28/S0
OUT27
OUT26
OUT25
GND
OUT24
OUT23
VDD21 : 24
OUT22
OUT21
GND
OUT20
OUT19
VDD
VDD
GND
OUT18
OUT17
OUT16
OUT15
VDD
FBOUT3
OUT4
GND
OUT5
OUT6
VDD5 : 8
OUT7
OUT8
GND
OUT9
OUT10
VDD9 : 12
OUT11
OUT12
GND
VDD13 : 14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
LQFP
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
VDD
OUT28/S0
OUT27
OUT26
OUT25
GND
OUT24
OUT23
VDD21 : 24
OUT22
OUT21
GND
OUT20
OUT19
VDD
VDD
Y封装10x10公厘X 1.4毫米
F封装300万宽
控制输出模块
该MK74ZD133提供了一个独特的电源结构,有效地创建五个单独的块
输出。主电源(VDD)进行到所有的内部电路和18的输出,如图中针
说明表。其他14输出被分成主的被独立供电的4个块
VDD电源。每个存储块有其自己的电源,可以是相同的VDD ,小于VDD或
无动力切断相应的输出。例如,在VDD = 3.3V时, VDD5 : 8可
未连接和OUT5 : 8级将浮动。下面的表总结了电源控制
在MK74ZD133的。
VDD引脚
封装F引脚#y的引脚#输出名称
VDD名称
VDD5 : 8
VDD9 : 12
VDD13 : 14
VDD21 : 24
13
19
23
42
6
12
16
40
OUT5 : 8
OUT9 : 12
OUT13 : 14
OUT21 : 24
封装F引脚数
11, 12, 14, 15
17, 18, 20, 21
25, 26
40, 41, 43, 44
引脚数
4, 5, 7, 8
10, 11, 13, 14
19, 20
38, 39, 41, 42
F主供应
6, 7, 28, 29
35, 36, 50, 55
主要供应
24, 25, 33, 34
48, 54, 62, 63
和64
MDS 74ZD133
2
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
初步信息
MK74ZD133
PLL和32路输出时钟驱动器
引脚说明56引脚SSOP (F包)
1, 2, 9
3, 10, 16, 22, 27
4
5
6, 7,28,29,35,36,50,55
8
11, 12, 14, 15
13
17, 18, 20, 21
19
23
24
25, 26
30, 31, 32, 33, 37, 38
34, 39, 45, 51
40, 41, 43, 44
42
46, 47, 48
49
52
53
54
56
名字
OUT1 ,2和4
GND
CLKIN
FBIN
VDD
FBOUT3
OUT5-OUT8
VDD5 : 8
OUT9-OUT12
VDD9 : 12
VDD13 : 14
OE (见注)
OUT13-OUT14
OUT15-OUT20
GND
OUT21-OUT24
VDD21 : 24
OUT25-OUT27
OUT28/S0
OUT29/S1
OUT30/S2
OUT31/S3
OUT32/S4
TYPE
O
P
I
I
P
O
O
P
O
P
P
I
O
O
P
O
O
O
I / O
I / O
I / O
I / O
I / O
描述
时钟输出端1,2和4 。
连接到地面。
时钟输入端,以供参考。
反馈输入"zero delay"在乘法器模式。
电源为内部电路和OUT1 :4, OUT15 :20,和OUT25 : 32 。
时钟输出3.连接到引脚5的零延迟模式。
时钟输出5 8;级别设置由VDD5 : 8引脚13 。
至8的电源输出5不能超过VDD 。
时钟输出的9到12 ;级别设置由VDD9 : 12引脚19 。
电源的输出端9到12不能超过VDD 。
电源的输出13和14不能超过VDD 。
输出使能。三态低的所有时钟输出时。内部上拉。
时钟输出13和14 ;级别设置由VDD13 : 14引脚23 。
时钟输出15至20 。
连接到地面。
时钟输出21至24 ;级别设置由VDD21 : 24引脚42 。
到24的电源输出21不能超过VDD 。
时钟输出25至27 。
第5页上的时钟输出28和输出频率选择0每桌。
第5页上的时钟输出29和输出频率选择1每桌。
第5页上的时钟输出30和输出频率选择2每桌。
第5页上的时钟输出31和输出频率选择每桌3 。
第5页上的时钟输出32和输出频率选择4每桌。
类型: I =输入, O =输出, P =电源接口, I / O =在上电时输入,成为一个输出
在10 ms后的时钟。
对于OE功能的重要注意事项:
要使用输出使能功能,一旦OE已经采取
低,且输出已为三态,在VDD必须除去并重新施加的时钟来运行
再次。
交错输出歪斜的56引脚SSOP (F )
为了有助于电磁干扰的减少,并允许板
设计师在运行不同长度的痕迹,它的时钟边沿的灵活性还是会占据他们的
目的地的MK74ZD133F带有不同的固定时滞为不同的输出。所有的时滞与
对于OUT1 (引脚1) ,并测量到33Ω端接电阻; 15 pF的容性负载。
输出名称
OUT2 , OUT25 : 32
OUT4 , OUT18 : 24
OUT3 , OUT5 : 8 , OUT13 : 17
OUT9 : 12
PIN号码
2, 46:49, 52:54, 56
9, 33, 37, 38, 40, 41, 43, 44
8, 11, 12, 14, 15, 25, 26, 30:32
17, 18, 20, 21
典型的斜
0
- 350 PS
-225 PS
-150 PS
最大变化
200 PS
200 PS
200 PS
200 PS
MDS 74ZD133
3
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
初步信息
MK74ZD133
PLL和32路输出时钟驱动器
引脚说明64引脚LQFP (Y包)
名字
类型描述
1
FBOUT3
O
时钟输出3.连接到引脚61 FBIN零延迟模式。
2, 56, 57
OUT4 ,1和2
O
时钟输出如图4所示,分别为1和2 。
3, 9, 15, 21, 30, 32
GND
P
连接到地面。
4, 5, 7, 8
OUT5-OUT8
O
时钟输出5 8;级别设置由VDD5 : 8引脚6 。
6
VDD5 : 8
P
至8的电源输出5不能超过VDD 。
10, 11, 13, 14
OUT9-OUT12
O
时钟输出的9到12 ;级别设置由VDD9 : 12引脚12 。
12
VDD9 : 12
P
电源的输出端9到12不能超过VDD 。
16
VDD13 : 14
P
电源的输出13和14不能超过VDD 。
17
OE (见注)
I
输出使能。三态低的所有时钟输出时。内部上拉。
18, 22, 23, 31
DC
-
不连接。不要连接任何东西到这些引脚。
19, 20
OUT13-OUT14
O
时钟输出13和14 ;级别设置由VDD13 : 14引脚16 。
24, 25, 33, 34
VDD
P
电源为内部电路和OUT1 :4, OUT15 :20,和OUT25 : 32 。
26 , 27 , 28 , 29 , 35 , 36 OUT15 , OUT20
O
时钟输出15至20 。
37, 43, 49, 50, 58, 59
GND
P
连接到地面。
38, 39, 41, 42
OUT21-OUT24
O
时钟输出21至24 ;级别设置由VDD21 : 24引脚40 。
40
VDD21 : 24
P
到24的电源输出21不能超过VDD 。
44, 45, 46
OUT25-OUT27
O
时钟输出25至27 。
47
OUT28/S0
I / O时钟输出28和输出频率选择0每桌第5页。
48, 54, 62, 63, 64
VDD
P
电源为内部电路和OUT1 :4, OUT15 :20,和OUT25 : 32 。
51
OUT29/S1
I / O时钟输出29和输出频率选择1每桌第5页。
52
OUT30/S2
I / O时钟输出30和输出频率选择2每桌第5页。
53
OUT31/S3
I / O时钟输出31和输出频率选择3%第5页表格。
55
OUT32/S4
I / O时钟输出32和输出频率选择4每桌第5页。
60
CLKIN
I
时钟输入端,以供参考。
61
FBIN
I
反馈输入"zero delay"在乘法器模式。
类型: I =输入, O =输出, P =电源接口, I / O =在上电时输入,成为在10毫秒后的输出时钟。
对于OE功能的重要注意事项:
要使用输出使能功能,一旦OE已经采取低,
且输出一直为三态,在VDD必须除去并重新施加用于时钟再次运行。
交错输出歪斜的64引脚LQFP ( Y)
为了有助于电磁干扰的减少,并允许板
设计师在运行不同长度的痕迹,它的时钟边沿的灵活性还是会占据他们的
目的地的MK74ZD133Y带有不同的固定时滞为不同的输出。所有的时滞与
对于OUT1 (引脚56) ,并测量到33Ω端接电阻; 15 pF的容性负载。
输出名称
OUT1 , OUT25 : 32
OUT2,3 , OUT5 : 14 , OUT23,24
OUT4 , OUT15 : 22
PIN号码
56, 44, 45, 46, 47, 51, 52, 53, 55
57, 1, 4, 5, 7, 8,10,11,13,14, 19,20,41,42
2, 26, 27, 28, 29, 35, 36, 38, 39
典型的斜
0
- 150 PS
- 300 PS
最大变化
200 PS
200 PS
200 PS
MDS 74ZD133
4
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
初步信息
MK74ZD133
PLL和32路输出时钟驱动器
输出频率发生器
输出频率选择表
地址
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
S4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
S3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
输入( F)
输入( Y)
产量
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
7 - 26.5
3 - 10
4 - 13.33
5 - 16
版权所有
10 - 40
6 - 20
20 - 80
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
20
7 - 44.44
3 - 16.67
4 - 22.22
5 - 26.67
版权所有
10 - 66.67
6 - 33.33
20 - 100
90*
30
81*
25
54
50
33.33
27
64
75
83.33*
66.66
133.33*
62.5
31.25
125*
55
53.125
135*
106.25*
106*
106.25*
106.66*
107*
x3
x8
x6
x5
版权所有
x2
x4
x1
该MK74ZD133具有两个主要
操作模式: “时钟发生器”
和“零延迟乘数” 。
时钟发生器方式,地址0
通过23特定的输出频率
从20MHz的输入产生的。
没有固定的相位关系
之间的输入和输出时钟。
零延时乘数模式,
地址24至31 ,输出
频率是一个简单的整数倍
的输入。输入范围可在很大
几MHz ,使得有可能
生成输出频率是不
包括时钟发生器模式。在
这种模式下, FBOUT3被反馈到
FBIN端子,和的上升沿
输入和输出是同步的。
配置输入/输出
引脚
该MK74ZD133使用I / O引脚,其
在身份选择输入采样
电。该芯片然后选择该
在表中的地址的左侧,并停留
在该配置中,直到新的加电
顺序,当选择输入
再次采样。这些引脚都有
内部上拉电阻,所以为10kΩ
电阻仅需要连接到
地为0选择表中
(如下所示) 。
33
*这些模式只能保证在Y ( LQFP )封装
对于选择
= 0(低)
I / O
加载
10k
不要的东西10K
为“ 1 ”的选择
MDS 74ZD133
5
修订版010899
印00年11月17日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
查看更多MK74ZD133YTPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MK74ZD133YT
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
MK74ZD133YT
√ 欧美㊣品
▲10/11+
8162
贴◆插
【dz37.com】实时报价有图&PDF
查询更多MK74ZD133YT供应信息

深圳市碧威特网络技术有限公司
 复制成功!