MK1491-14
OPTI ACPI的Firestar时钟源
描述
该MK1491-14是一种低成本,低抖动,高
高性能时钟合成器OPTI的
的Firestar和的Firestar +芯片组的Pentium
处理器的移动计算机应用。
使用模拟锁相环(PLL)的
技术,该设备采用了14.318兆赫
晶体的输入,以产生多个输出
时钟高达75兆赫。它提供了可选
主机与PCI局部总线时钟以及
可选的时钟超级I / O或通用
串行总线(USB) 。该设备具有多达七个
主机输出时钟。
该芯片有三种不同的省电
模式,减少对各种时钟电源。
特点
封装在28引脚, 150密耳宽SSOP
为OPTI ACPI的Firestar所有关键时机
和的Firestar +
为3.5ns的早期主机时钟
独立的VDD和倾斜调整主机5,6和7
支持现场升级的Firestar +和新的2.5V
处理器
48MHz的USB , 24MHz的SIO和音频时钟支持
单针CPU (主机)增速放缓至33.3MHz
多种省电模式
低EMI的使能引脚降低了EMI辐射(专利
待定)
框图
VDD
3
FS1 : 0
同步/ Asynch 。 PCI
停止#
SLOW #
低EMI启用
PS
GND
4
VDD
HOST5-7
HS
VDD
HOST1-4
产量
缓冲器
HOST / PCI
钟
4
HOST1 : 4
2
产量
缓冲器
Host/2
MUX
产量
缓冲器
产量
卜FF器
产量
卜FF器
5
HOST 5,7
EHOST6
PCI 1:5
SEL0
SEL1
33M
固定
时钟
F1
F2
14.31818 MHz的
水晶
XI
水晶
振荡器
XO
产量
卜FF器
14.318兆赫
MDS 1491年至1414年B
1
修订版061801
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MK1491-14
OPTI ACPI的Firestar时钟源
引脚分配
VDD
X14I
X14O
GND
14.3(HS)
HOST1
HOST2
VDDHOST1-4
HOST3
HOST4
GND
HOST5
EHOST6
VDD
HOST5-7
表#1中。 F1,F2的频率
选择(兆赫)
28
27
26
25
24
23
22
21
20
19
18
17
16
15
停止#
F1(SEL0)
VDD
F2(PS)
PCI(FS1)
GND
PCIF ( LE )
PCI(SEL1)
VDD
PCI (S / A )
PCI(FS0)
GND
SLOW #
HOST7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
表#2 。主机/ PCI频率选择(兆赫)
FS1
0
0
FS0
0
1
主持人
66.66
60
75
50
PCI (S / A = 0 )
33.33*
33.33*
33.33*
33.33*
PCI (S / A = 1 )
HOST/2
HOST/2
HOST/2
HOST/2
SEL1
0
0
1
1
SEL0
0
1
0
1
F1
14.318
14.318
24.000
16.934
F2
14.318
48.000
14.318
24.576
1
1
0
1
* 2 MHz的准确度
表#3 。主机5-7偏移控制
VDD
HOST5-7
2.5V
3.3V
HS
0
1
为HOST & PCI低EMI
LE
0
1
低EMI
关闭
ON
表#4 。掉电控制( IDD测量3.3V )
STOP # SLOW #
1
1
1
0
0
0
0
1
状态
ON
慢
CLK OFF
PLL / OSC关闭
主持人
ON
33兆赫
低
低
PCI
ON
ON
描述
所有的时钟上。
主机时钟频率平稳过渡,并从33.33兆赫。
异步钳主机5 , 7至GND 。 HOST1-4,6 , PCIF , F1,F2, 14.3M ,继续运行。
LOW所有异步输出钳位低。 PLL和14.3 MHz的振荡器关闭。
*
IDD (典型值) 。
50毫安
32毫安
44毫安
1 A
* PCI功能选择( PS)设置为开机。 PS = 0 , PCI =低; PS = 1 ,PCI =时时钟被切换到“ CLK OFF”模式时开启。
引脚说明
针#
名字
类型描述
1, 20, 26
VDD
P连接到+ 3.3V 。必须在所有引脚电压相同。
2
X14I
我水晶连接。连接到14.31818 MHz晶振或输入时钟。
3
X14O
输出晶体连接。连接到14.31818 MHz晶振,或者悬空的时钟。
4, 11, 17, 23
GND
P接地。
5
14.3(HS)
I / O 14.318 MHz的输出。幅度相适应VDD 。偏斜的输入控制主机5-7 。
6, 7, 9, 10
主机1,2, 3,4
O主时钟输出1 , 2 , 3和4幅相匹配VDD
HOST1-4
8
VDD
HOST1-4
P连接到VDD电源。
12
HOST 5
O主输出时钟5.幅度相适应VDD
HOST5-7
.
13
EHOST 6
早期的主机输出时钟6.幅度相适应VDD
HOST5-7
.
14
VDD
HOST5-7
P连接到2.5 V或3.3 V主机5-7歪斜调整与HS输入。见表# 3以上。
15
HOST7
O主输出时钟7.幅度相适应VDD
HOST5-7
.
16
SLOW #
我控制的时钟频率和功率起伏,如表上面的# 4定义。
18
PCI(FS0)
I / O PCI时钟输出, CPU频率选择输入时,按上述表2 。振幅= VDD 。
19
PCI (S / A )
的I / O的PCI输出的时钟,和异步PCI选择的输入,如每表上面的# 2 。
21
PCI(SEL1)
I / O PCI时钟输出和频率选择1个输入,按表# 1以上。
22
PCIF ( LE )
I / O PCI输出时钟将保持开启,当其他PCI时钟是低的。低EMI的使能输入。
24
PCI(FS1)
I / O PCI输出和频率选择输入。见上表# 2 。
25
F2(PS)
I / O固定频率输出和PCI功能选择"CLK OFF"模式。
27
F1(SEL0)
I / O固定频率输出和每个表# 1以上的频率SEL0输入。
28
停止#
我控制的时钟频率和功率起伏,如表上面的# 4定义。
键: I =输入, O =输出,P =电源接口, I / O =输入上电时,就为10ms后输出。
内部上拉电阻上的引脚5 , 16 , 18 , 19 , 21 , 22 , 24 , 25 , 27 , 28 。
MDS 1491年至1414年B
2
修订版061801
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MK1491-14
OPTI ACPI的Firestar时钟源
电气规格
参数
电源电压(VDD)
输入和时钟输出
工作环境温度
焊接温度
储存温度
工作电压
工作电压
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH
输出低电压, VOL
输出高电压, VOH
工作电源电流, IDD
掉电模式下电源电流
短路电流
短路电流
输入电容
条件
参考GND
参考GND
10秒以内
-65
VDD
VDD HOST1-4 , HOST5-7
2
0.8
IOH=-8mA
IOL=8mA
IOH=-8mA
无负载, 66.6MHz频率范围内
每路输出
HOST VDD = 2.5V
2.4
0.4
VDD-0.4
48
3
±50
±25
7
14.31818
1.5
2.5
1.5
2.5
55
250
750
500
3.3
2.5/3.3
最低
典型
最大
7
VDD+0.5
70
260
150
3.6
VDD
单位
V
V
°C
°C
°C
V
V
V
V
V
V
V
mA
Α
mA
mA
pF
兆赫
ns
ns
ns
ns
%
ps
ps
ps
ns
ns
ps
ps
dB
ms
ms
绝对最大额定值(注1 )
-0.5
0
直流特性( VDD = 3.3V或2.5V ,除非另有说明)
交流特性( VDD = 3.3V或2.5V ,除非另有说明)
输入频率
输出时钟上升时间
0.8 2.0V
HOST VDD = 2.5V
主机输出时钟上升时间
输出时钟下降时间
2.0 0.8V
HOST VDD = 2.5V
主机输出时钟下降时间
输出时钟占空比,所有MHz的时钟
在1.5V
HOST1-4输出到输出偏斜
在1.5V上升沿
有了适当的HSKEW设置
HOST 5,7的斜相对于HOST 1-4
PCI输出到输出偏斜
在1.5V上升沿
EHOST6铅相对于PCI输出
在1.5V上升沿
EHOST6铅相对于HOST1-5 , 7
在1.5V上升沿
循环周期抖动, CPU时钟
绝对时钟周期抖动,其他兆赫时钟,
除了14.318兆赫
降低EMI ,第五高峰 - 19奇次谐波
66.6 MHz的时钟, LE = 1
上电时, STOP #去高到所有的时钟稳定
电源开启时, VDD适用于所有的时钟稳定
注: 1 。
45
49至51
1.9
3.9
1000
-500
6
8
12
500
11
20
25
超出上述绝对最大额定值压力可能导致器件的永久性损坏。长时间接触水平
上面的操作限制,但下面的绝对最高配置可能会影响器件的可靠性。
MDS 1491年至1414年B
3
修订版061801
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MK1491-14
OPTI ACPI的Firestar时钟源
I / O结构
该MK1491使用提供了一个28引脚封装更多的功能
独特的I / O技术。在设备检查过程中的所有I / O引脚的状态
电。此状态(拉为高电平或低电平),则确定该频率
的选择并的功率断模式(请参阅第2页上的的表的) 。 10ms内
通电后,输入改为输出和时钟启动。在
图的右侧,在33Ω电阻器是正常输出
终端电阻。在10kΩ电阻拉低产生逻辑
零。内部上拉电阻,存在于所有的输入,以产生一个逻辑
1 ,当外部下拉电阻未连接。
33
对于选择
= 0(低)
对于选择
= 1 (高)
I / O
10k
加载
I / O
33
加载
包装外形和包装尺寸
28引脚SSOP
英寸
符号
民
0.061
0.008
0.007
0.385
0.150
0.230
最大
0.068
0.012
0.010
0.400
0.160
0.245
0.016
0.004
0.01
0.127
MILLIMETERS
民
1.55
0.203
0.190
3.810
5.840
最大
1.73
0.305
0.254
4.064
6.223
0.410
0.254
A
b
c
D
E
E
H
9.780 10.160
D
Q
e
c
高x 45
A
H
e
h
Q
0.025 BSC
0.635 BSC
b
订购信息
零件/订单号
MK1491E-14R
MK1491E-14RTR
外部元件
该MK1491需要一些廉价的外部元件正常工作。 0.1μF的去耦电容应连接上
每个VDD引脚接地,尽量靠近MK1491越好。也可以使用为每个时钟输出33Ω的串联端接电阻器。见
第4页上讨论了需要进行适当的I / O操作的其他外部电阻器。在14.318 MHz振荡器内部有盖提供
适当的负载并联谐振晶体, CL = 18pF之。对于调整与CL的其他值,公式(2) ( C L - 18 )给出了它们各自的价值
电容器应连接X1和地面和X2与地之间。
记号
MK1491E-14R
MK1491E-14R
低EMI特性
是的
是的
包
温度
28引脚SSOP
0-70°C
添加磁带&卷轴
-
虽然这里介绍的信息已被检查准确性和可靠性, MicroClock Incorporated对于无论是其使用或用于任何责任
侵犯任何第三方专利或其他权利,这将导致其使用。没有任何其他电路,专利或许可。本产品适用于使用
正常的商业应用。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊环境要求
不受MicroClock建议没有额外的处理。 MicroClock保留更改任何电路或规格,恕不另行通知。 MicroClock不
授权或保证任何MicroClock产品用于生命支持设备或关键医疗器械的使用。
Pentium是Intel Corporation的注册商标
MDS 1491年至1414年B
4
修订版061801
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com