麦克雷尔INC 。
MIC2310
引脚说明(续)
引脚数
11
引脚名称
CSLEW
引脚功能
浪涌电流的压摆率控制输入。要调整浪涌电流的负载曲线
(控制的dI
漏
/ DT ) ,此引脚与VCC连接一个电容。要调整
MOSFET栅极电压档(控制的dV
门
/ DT ) ,离开这个引脚开路
(浮动)和GATE连接一个电容到AGND 。有关其他
关于此功能的操作,请参阅函
描述部分。
模拟地。将此引脚连接到系统的模拟地平面。
外部MOSFET硬件故障数字输出。这个输出是漏极开路,
应该由一个10kΩ连接到+ 3.3V逻辑电源高电平有效信号
电阻器。这个数字输出被激活后,内部上电复位定时器已终止
并变为有效(高),由于在下述条件下发生故障: a)一种
短路DG MOSFET与ENABLE =低; B)短路DS用MOSFET
ENABLE =低;三)短路
SENSE
; D)短路DS MOSFET稳态后,
用能状态运行= HIGH到LOW ;或e)短路DG或DS ,而
EN = HIGH和DISCH = HIGH ;或f)短路
主
到AGND 。该
HW_FLT输出锁存和复位,当VCC被拉低,使得
V
REG
& LT ; V
VREG ( UVLO )
.
电源良好数字输出。这个输出是漏极开路,高电平有效( PWRGD )
或低电平有效( / PWRGD )信号应该连接到+ 3.3V的逻辑
电源通过一个10kΩ电阻。内部上电复位后,此数字输出有效
定时器终止,并得到证实时之间的电压
LOADSENSE和GNDSENSE销比控制器的V高
PGH
阈值电压。它被解除断言时LOADSENSE之间的电压
和GNDSENSE销小于控制器的V
PGL
阈值电压。
负载电流故障数字输出。这个输出是漏极开路,高电平有效
( I_FLT )或低电平有效( / I_FLT )信号应该连接到+ 3.3V逻辑
电源通过一个10kΩ电阻。内部上电复位后,此数字输出有效
定时器已经终止,并得到证实每当伯或仲
过电流检测电路,使内部电路断路器来锁存关。该
数字输出保持有效,除非使能输入切换高到
低到高按T定义
ENLPW
或V
CC
电源电压被关断,然后
ON或如果自动重试模式被使能。
排出外部晶体管驱动输出。当ENABLE =低或之后
故障状态(无论是过流故障还是硬件故障,如短路
MOSFET),导致其与初级和次级的过电流检测器,以
跳闸的内部电路断路器,所述DISCH电路被激活,以提供栅极
开车到可选的外部晶体管(和SCR ,非常快速的负载放电) 。
这些晶体管作为辅助栅极下拉或负载电压下拉
开关。负载电压下拉说明在典型应用电路。
这些输入端子(当一起使用时)感测负载电压,并提供
反馈到控制器的自适应VA限制和电源良好电路。该
跨越这两个引脚的电压也设置在控制器的电源是就绪状态
由指定的V作为限定输出
PGH
或V
PGL
阈值电压。国内
监控电路包括如果一方或双方LOADSENSE和GNDSENSE
连接被切断或者不连接到负载。
外部电源MOSFET源极引脚监视。为了保护外部电路
控制器的下游,内部监视电路包括用于感测
外部功率MOSFET的短路漏源条件。
内部电荷泵电源地。该引脚直接连接到系统的
模拟接地层。
外部N沟道MOSFET栅极驱动输出。 GATE输出信号的用途
内部电荷泵外部N沟道MOSFET的栅极充电
通过晶体管。
12
13
AGND
HW_FLT
14
PWRGD
/ PWRGD
15
I_FLT
/ I_FLT
16
DISCH
17
18
GNDSENSE
LOADSENSE
19
来源
20
21
CPGND
门
2008年7月
5
M9999-070108-A