飞思卡尔半导体公司
超前信息
文档编号: MC33742
牧师11 , 6/2008
系统基础芯片
增强型高速CAN
收发器
在33742和33742S是SPI控制系统基础芯片
( SBCS)结合许多常用的功能以及一个CAN 2.0-
兼容收发器,在许多汽车电子控制单元使用
( ECU)的。在33742 SBC有充分的保障固定的5.0V低压差
以电流限制,过温预警内部调节,
并复位。第二个5.0V稳压器可以使用外部实施
经过了SBC的外部驱动PNP双极结型晶体管的通
V2检测输入和V2输出驱动引脚。
在SBC主要有四个工作模式:正常,待机,停止,
睡眠模式。此外,还有一个内部开关的高侧电源
电源输出, 4唤醒输入引脚,可编程窗口
看门狗,中断,复位和SPI模块进行通信,并
控制权。高速CAN甲乙收发器可用于跨
模块的通信。
特点
1.0Mbps CAN收发器与总线诊断功能总线接口
频率SPI控制高达4.0Mhz
与电流限制,过5.0V低压差稳压器
高温预警和输出监控和复位
使用外部串联调整二5.0V稳压功能
晶体管
正常,待机,停止和休眠工作模式低睡眠
和停止模式电流
用于控制外部电路的高侧( HS)开关量输出驱动器。
无铅封装用后缀代码EG和EP指定
33742
33742S
系统基础芯片
DW后缀
EG后缀(无铅)
98ASB42345B
28引脚SOICW
EP后缀
(无铅)
98ASA10825D
48引脚QFN
订购信息
设备
MC33742DW/R2
MCZ33742EG/R2
MC33742SDW/R2
MCZ33742SEG/R2
MC33742EP/R2
48 QFN
- 40 ° C至125°C
28 SOICW
温度
范围(T
A
)
包
V
PWR
33742
5.0V
VDD
VSUP
V2CTRL
V2
L0
L1
L2
L3
WDOG
INT
TXD
GND
HS
安全
电路
ECU地方
电路
扭曲
V2
MCU
CS
SCLK
MOSI
MISO
RST
SPI
CS
SCLK
MOSI
MISO
V
PWR
CANH
RXD CANL
GND
对
CAN总线
图1. 33742简化应用图
*本文件包含一个新的产品的特定信息。
规格书中信息如有变更,恕不另行通知。
飞思卡尔半导体公司, 2007-2008 。版权所有。
引脚连接
引脚连接
RXD
TXD
VDD
RST
INT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
WDOG
CS
GND
GND
GND
GND
V2
V2CTRL
VSUP
HS
L0
MOSI
MISO
SCLK
GND
GND
GND
GND
CANL
CANH
L3
L2
L1
图3. 33742 28引脚连接
表2 33742 28引脚定义
每个引脚的功能描述可以在找到
功能引脚说明
节开始页
23.
针
1
2
3
4
5
6–9
20 – 23
10
11
12
13
14 –17
18
19
24
25
26
27
28
引脚名称
RXD
TXD
VDD
RST
INT
GND
V2
V2CTRL
VSUP
HS
L0- L3
CANH
CANL
SCLK
MISO
MOSI
CS
WDOG
正式名称
接收数据
传输数据
电压数字排水
复位输出
(低电平有效)
中断输出
(低电平有效)
地
电压源2
电压源2控制
电源
高侧输出的
0级 - 输入3
CAN高输出
CAN低输出
串行数据时钟
主入从出
主出从入
芯片选择
(低电平有效)
看门狗输出
(低电平有效)
CAN总线接收数据输出引脚。
CAN总线发送数据输入引脚。
德网络nition
5.0V稳压器输出引脚。电源引脚的MCU。
这是设备复位输出引脚,其主要功能是复位MCU 。该引脚有
内部上拉电流源连接到VDD 。
该输出为低电平时,使能中断条件发生。的输出是
推挽结构。
这些器件的接地引脚内部连接到封装引线框架提供
一个33742到PCB的散热路径。
检测输入使用外部串联调整管的V2调节器。 V2也是
内部电源为CAN收发器。
输出驱动源V2的调节器连接到外部串联导通晶体管。
电源输入引脚为33742 。
输出内部高压侧开关。输出电流内部限制为150mA电流。
输入从外部开关或逻辑电路。
可以在高输出引脚。
CAN低输出引脚。
时钟输入引脚的串行外设接口( SPI ) 。
由33742.发送到MCU的SPI数据当CS为高电平时,该引脚处于高
阻抗状态。
收到33742 SPI数据。
CS输入引脚用于SPI总线选择33742.当CS为有效
低电压时, 33742是SPI总线的选择的装置。
该WDOG输出引脚为低电平时,如果软件看门狗不正确
触发。
33742
4
模拟集成电路设备数据
飞思卡尔半导体公司
引脚连接
48
47
46
45
44
43
42
41
40
39
38
37
NC
NC
NC
NC
GND
GND
GND
GND
NC
NC
NC
NC
透明
顶视图
NC
SCLK
MISO
MOSI
CS
WDOG
RXD
TXD
VDD
RST
INT
NC
1
2
3
4
5
6
7
8
9
10
11
12
36
35
34
33
32
31
30
29
28
27
26
25
NC
CANL
CANH
L3
L2
L1
L0
HS
VSUP
V2 CTRL
V2
NC
图4 33742 48引脚连接
表3 33742 48引脚定义
每个引脚的功能描述可以在找到
功能引脚说明
节开始页
23.
针
1, 12-16,
21-25,
36-40,
45-48
2
3
4
5
6
7
8
9
10
11
17-20
41-44
引脚名称
NC
正式名称
无连接
无连接。
德网络nition
SCLK
MISO
MOSI
CS
WDOG
串行数据时钟
主入从出
主出从入
芯片选择
(低电平有效)
看门狗输出
(低电平有效)
接收数据
传输数据
电压数字排水
复位输出
(低电平有效)
中断输出
(低电平有效)
地
RXD
TXD
VDD
RST
INT
GND
NC
NC
NC
NC
GND
GND
GND
GND
NC
NC
NC
NC
时钟输入引脚的串行外设接口( SPI ) 。
由33742.发送到MCU的SPI数据当CS为高电平时,该引脚处于高
阻抗状态。
收到33742 SPI数据。
CS输入引脚用于SPI总线选择33742.当CS为有效
低电压时, 33742是SPI总线的选择的装置。
该WDOG输出引脚为低电平时,如果软件看门狗不正确
触发。
CAN总线接收数据输出引脚。
CAN总线发送数据输入引脚。
5.0V稳压器输出引脚。电源引脚的MCU。
这是设备复位输出引脚,其主要功能是复位MCU 。该引脚有
内部上拉电流源连接到VDD 。
该输出为低电平时,使能中断条件发生。的输出是
推挽结构。
这些器件的接地引脚内部连接到封装引线框架提供
一个33742到PCB的散热路径。
13
14
15
16
17
18
19
20
21
22
23
24
33742
模拟集成电路设备数据
飞思卡尔半导体公司
5
飞思卡尔半导体公司
超前信息
文档编号: MC33742
牧师10.0 , 5/2007
系统基础芯片( SBC )与
增强型高速CAN
收发器
在33742和33742S是SPI控制系统基础芯片
( SBCS)结合许多常用的功能以及一个CAN 2.0-
兼容收发器,在许多汽车电子控制单元使用
( ECU)的。在33742 SBC有着充分的保障固定的5.0 V低压降
与电流限制,过热预警内部稳压器和
复位。第二个5.0 V稳压器可利用外部调整来实现
由SBC的外部V2驱动PNP双极型晶体管的通
检测输入和V2输出驱动引脚。
在SBC主要有四个工作模式:正常,待机,停止,
睡眠模式。此外,还有一个内部开关的高侧电源
电源输出, 4唤醒输入引脚,可编程窗口
看门狗,中断,复位和SPI模块进行通信,并
控制权。高速CAN甲乙收发器可用于跨
模块的通信。
特点
1.0 Mbps的CAN收发器总线接口与总线诊断
能力
SPI控制频率高达4.0 MHz的
5.0 V低压差稳压器与电流限制,
过热预警和输出监控与复位
使用外部串联传递一个二5.0 V稳压器性能
晶体管
正常,待机,停止和休眠工作模式低睡眠
和停止模式电流
高侧( HS )开关输出驱动器控制外部
电路。
无铅封装用后缀代码EG和EP指定
33742
33742S
系统基础芯片
DW后缀
EG后缀(无铅)
98ASB42345B
28引脚SOICW
EP后缀
(无铅)
98ARH99048A
48引脚QFN
订购信息
设备
MC33742DW/R2
MCZ33742EG/R2
MC33742SDW/R2
MCZ33742SEG/R2
PCZ33742EP/R2
48 QFN
- 40 ° C至125°C
28 SOICW
温度
范围(T
A
)
包
V
PWR
33742
5.0
V
VDD
VSUP
V2CTRL
V2
L0
L1
L2
L3
WDOG
HS
CANH
CANL
GND
V
2
MCU
CS
SCLK
MOSI
MISO
RST
CS
SCLK
MOSI
MISO
INT
TXD
RXD
V
PWR
SPI
保护电路
ECU地方
供应
Tw
isted
CAN总线
对
GND
图1. 33742简化应用图
*本文件包含一个新的产品的特定信息。
规格书中信息如有变更,恕不另行通知。
飞思卡尔半导体公司2007年版权所有。
引脚连接
引脚连接
RXD
TXD
VDD
RST
INT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
WDOG
CS
GND
GND
GND
GND
V2
V2CTRL
VSUP
HS
L0
MOSI
MISO
SCLK
GND
GND
GND
GND
CANL
CANH
L3
L2
L1
图3. 33742 28引脚连接
表2 33742 28引脚定义
每个引脚的功能描述可以在找到
功能引脚说明
节开始页
22.
针
1
2
3
4
5
6–9
20 – 23
10
11
12
13
14 –17
18
19
24
25
26
27
28
引脚名称
RXD
TXD
VDD
RST
INT
GND
V2
V2CTRL
VSUP
HS
L0- L3
CANH
CANL
SCLK
MISO
MOSI
CS
WDOG
正式名称
接收数据
传输数据
电压数字排水
复位输出
(低电平有效)
中断输出
(低电平有效)
地
电压源2
电压源2控制
电源
高侧输出
0级 - 输入3
CAN高输出
CAN低输出
串行数据时钟
主入从出
主出从入
芯片选择
(低电平有效)
看门狗输出
(低电平有效)
CAN总线接收数据输出引脚。
CAN总线发送数据输入引脚。
德网络nition
5.0 V稳压器输出引脚。电源引脚的MCU。
这是设备复位输出引脚,其主要功能是复位MCU 。该引脚有
内部上拉电流源连接到VDD 。
该输出为低电平时,使能中断条件发生。的输出是
推挽结构。
这些器件的接地引脚内部连接到封装引线框架提供
一个33742到PCB的散热路径。
检测输入使用外部串联调整管的V2调节器。 V2也是
内部电源为CAN收发器。
输出驱动源V2的调节器连接到外部串联导通晶体管。
电源输入引脚为33742 。
输出内部高边开关。输出电流内部限制为150毫安。
输入从外部开关或逻辑电路。
可以在高输出引脚。
CAN低输出引脚。
时钟输入引脚的串行外设接口( SPI ) 。
由33742.发送到MCU的SPI数据当CS为高电平时,该引脚处于高
阻抗状态。
收到33742 SPI数据。
CS输入引脚用于SPI总线选择33742.当CS为有效
低电压时, 33742是SPI总线的选择的装置。
该WDOG输出引脚为低电平时,如果软件看门狗不正确
触发。
33742
4
模拟集成电路设备数据
飞思卡尔半导体公司
引脚连接
48
47
46
45
44
43
42
41
40
39
38
37
NC
NC
NC
NC
GND
GND
GND
GND
NC
NC
NC
NC
NC
SCLK
MISO
MOSI
CS
WDOG
RXD
TXD
VDD
RST
INT
NC
1
2
3
4
5
6
7
8
9
10
11
12
36
35
34
33
32
31
30
29
28
27
26
25
NC
CANL
CANH
L3
L2
L1
L0
HS
VSUP
V2 CTRL
V2
NC
图4 33742 48引脚连接
表3 33742 48引脚定义
每个引脚的功能描述可以在找到
功能引脚说明
节开始页
22.
针
1, 12-16,
21-25,
36-40,
45-48
2
3
4
5
6
7
8
9
10
11
17-20
41-44
引脚名称
NC
正式名称
无连接
无连接。
德网络nition
SCLK
MISO
MOSI
CS
WDOG
串行数据时钟
主入从出
主出从入
芯片选择
(低电平有效)
看门狗输出
(低电平有效)
接收数据
传输数据
电压数字排水
复位输出
(低电平有效)
中断输出
(低电平有效)
地
RXD
TXD
VDD
RST
INT
GND
NC
NC
NC
NC
GND
GND
GND
GND
NC
NC
NC
NC
时钟输入引脚的串行外设接口( SPI ) 。
由33742.发送到MCU的SPI数据当CS为高电平时,该引脚处于高
阻抗状态。
收到33742 SPI数据。
CS输入引脚用于SPI总线选择33742.当CS为有效
低电压时, 33742是SPI总线的选择的装置。
该WDOG输出引脚为低电平时,如果软件看门狗不正确
触发。
CAN总线接收数据输出引脚。
CAN总线发送数据输入引脚。
5.0 V稳压器输出引脚。电源引脚的MCU。
这是设备复位输出引脚,其主要功能是复位MCU 。该引脚有
内部上拉电流源连接到VDD 。
该输出为低电平时,使能中断条件发生。的输出是
推挽结构。
这些器件的接地引脚内部连接到封装引线框架提供
一个33742到PCB的散热路径。
13
14
15
16
17
18
19
20
21
22
23
24
33742
模拟集成电路设备数据
飞思卡尔半导体公司
5