摩托罗拉
半导体技术资料
订购此文件
通过MCM67H618A / D
产品预览
MCM67H618A
64K ×18位BurstRAM
同步快速静态RAM
突发计数器和自定时写
该MCM67H618A是1,179,648位同步快速静态随机存取
存储器设计成提供一个可破裂的,高性能的,二级高速缓存
为i486的和奔腾微处理器。它是作为65,536字
18位,制造与摩托罗拉的高性能硅栅BiCMOS工艺
技术。该器件集成了输入寄存器,一个2位计数器,高速
SRAM和高驱动能力输出到单个单片电路,用于
减少零件数量实现缓存数据RAM的应用程序。同步
异步的设计允许与使用外部时钟的精确循环控制
(K)。的BiCMOS电路,降低了集成的整体功耗
功能,提高可靠性。
地址( A0 - A15 ) ,数据输入( D0 - D17 ) ,以及除所有的控制信号
输出使能(G)中的时钟(K) ,通过控制正边沿触发
同相寄存器。
连发可以与任一地址状态处理器( ADSP )或地址来启动
状态高速缓存控制器( ADSC )输入引脚。随后的脉冲串地址可以
由MCM67H618A内部产生的(突发序列模仿是的
的i486和Pentium )和色同步地址来提前( ADV)输入引脚控制。
以下页面提供有关突发控制的更多详细信息。
写周期是内部自定时的通过的上升沿发起
时钟( K)的输入。这个特性消除了复杂的片写脉冲的产生
并且提供了用于输入信号的增加的灵活性。
双写使能(LW和UW )被设置为允许单独地写
字节。 LW控制DQ0 - DQ8 (低位比特),而UW控制DQ9 - DQ17
(高位) 。
该器件非常适合于要求宽数据总线宽度的系统和
超高速缓冲存储器。参见图2应用程序的信息。
采用5 V单
±
5 %的电源
快速访问时间: 12年9月10日ns(最大值)
通过双写字节可写启用
内部输入寄存器(地址,数据,控制)
内部自定时写周期
ADSP , ADSC和ADV突发控制引脚
异步输出使能控制三态输出
常见的数据输入和数据输出
3.3 V的I / O兼容
高板密度52引脚PLCC封装
ADSP残疾人与芯片启用( E) - 支持地址流水线
FN包装
塑料
CASE 778-02
引脚分配
A6
A7
E
UW
LW
ADSC
ADSP
ADV
K
G
A8
A9
A10
7 6 5 4 3 2 1 52 51 50 49 48 47
DQ9
DQ10
VCC
VSS
DQ11
DQ12
DQ13
DQ14
VSS
VCC
DQ15
DQ16
DQ17
8
9
10
11
12
13
14
15
16
17
18
19
20
21 22 23 24 25 26 27 28 29 30 31 32
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DQ8
DQ7
DQ6
VCC
VSS
DQ5
DQ4
DQ3
DQ2
VSS
VCC
DQ1
DQ0
A0 - A15 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。地址输入
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。时钟
ADV 。 。 。 。 。 。 。 。 。 。 。 。突发地址进展
LW 。 。 。 。 。 。 。 。 。 。 。 。低字节写使能
UW 。 。 。 。 。 。 。 。 。 。 。 。高字节写使能
ADSC 。 。 。 。 。 。 。 。 。控制器地址状态
ADSP 。 。 。 。 。 。 。 。 。处理器地址状态
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。芯片使能
-G。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。输出使能
DQ0 - DQ17 。 。 。 。 。 。 。 。 。 。数据输入/输出
VCC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 5 V电源
VSS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。地
所有电源和地引脚都必须
连接该设备的正确操作。
A5
A4
A3
A2
A1
A0
VSS
VCC
A15
A14
A13
A12
A11
引脚名称
BurstRAM是摩托罗拉公司的一个商标。
的i486和Pentium是英特尔公司的商标。
本文件包含有关正在开发中的产品信息。摩托罗拉保留不另行通知变更或终止本产品的权利。
REV 1
5/95
摩托罗拉公司1994年
摩托罗拉快速SRAM
MCM67H618A
1