添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1948页 > MCM67H618AFN12
摩托罗拉
半导体技术资料
订购此文件
通过MCM67H618A / D
产品预览
MCM67H618A
64K ×18位BurstRAM
同步快速静态RAM
突发计数器和自定时写
该MCM67H618A是1,179,648位同步快速静态随机存取
存储器设计成提供一个可破裂的,高性能的,二级高速缓存
为i486的和奔腾微处理器。它是作为65,536字
18位,制造与摩托罗拉的高性能硅栅BiCMOS工艺
技术。该器件集成了输入寄存器,一个2位计数器,高速
SRAM和高驱动能力输出到单个单片电路,用于
减少零件数量实现缓存数据RAM的应用程序。同步
异步的设计允许与使用外部时钟的精确循环控制
(K)。的BiCMOS电路,降低了集成的整体功耗
功能,提高可靠性。
地址( A0 - A15 ) ,数据输入( D0 - D17 ) ,以及除所有的控制信号
输出使能(G)中的时钟(K) ,通过控制正边沿触发
同相寄存器。
连发可以与任一地址状态处理器( ADSP )或地址来启动
状态高速缓存控制器( ADSC )输入引脚。随后的脉冲串地址可以
由MCM67H618A内部产生的(突发序列模仿是的
的i486和Pentium )和色同步地址来提前( ADV)输入引脚控制。
以下页面提供有关突发控制的更多详细信息。
写周期是内部自定时的通过的上升沿发起
时钟( K)的输入。这个特性消除了复杂的片写脉冲的产生
并且提供了用于输入信号的增加的灵活性。
双写使能(LW和UW )被设置为允许单独地写
字节。 LW控制DQ0 - DQ8 (低位比特),而UW控制DQ9 - DQ17
(高位) 。
该器件非常适合于要求宽数据总线宽度的系统和
超高速缓冲存储器。参见图2应用程序的信息。
采用5 V单
±
5 %的电源
快速访问时间: 12年9月10日ns(最大值)
通过双写字节可写启用
内部输入寄存器(地址,数据,控制)
内部自定时写周期
ADSP , ADSC和ADV突发控制引脚
异步输出使能控制三态输出
常见的数据输入和数据输出
3.3 V的I / O兼容
高板密度52引脚PLCC封装
ADSP残疾人与芯片启用( E) - 支持地址流水线
FN包装
塑料
CASE 778-02
引脚分配
A6
A7
E
UW
LW
ADSC
ADSP
ADV
K
G
A8
A9
A10
7 6 5 4 3 2 1 52 51 50 49 48 47
DQ9
DQ10
VCC
VSS
DQ11
DQ12
DQ13
DQ14
VSS
VCC
DQ15
DQ16
DQ17
8
9
10
11
12
13
14
15
16
17
18
19
20
21 22 23 24 25 26 27 28 29 30 31 32
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DQ8
DQ7
DQ6
VCC
VSS
DQ5
DQ4
DQ3
DQ2
VSS
VCC
DQ1
DQ0
A0 - A15 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。地址输入
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。时钟
ADV 。 。 。 。 。 。 。 。 。 。 。 。突发地址进展
LW 。 。 。 。 。 。 。 。 。 。 。 。低字节写使能
UW 。 。 。 。 。 。 。 。 。 。 。 。高字节写使能
ADSC 。 。 。 。 。 。 。 。 。控制器地址状态
ADSP 。 。 。 。 。 。 。 。 。处理器地址状态
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。芯片使能
-G。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。输出使能
DQ0 - DQ17 。 。 。 。 。 。 。 。 。 。数据输入/输出
VCC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 5 V电源
VSS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。地
所有电源和地引脚都必须
连接该设备的正确操作。
A5
A4
A3
A2
A1
A0
VSS
VCC
A15
A14
A13
A12
A11
引脚名称
BurstRAM是摩托罗拉公司的一个商标。
的i486和Pentium是英特尔公司的商标。
本文件包含有关正在开发中的产品信息。摩托罗拉保留不另行通知变更或终止本产品的权利。
REV 1
5/95
摩托罗拉公司1994年
摩托罗拉快速SRAM
MCM67H618A
1
框图
(见注)
ADV
突发的逻辑
Q0
二进制
计数器
K
A0
16
Q1
A1
A1′
国内
A0 '地址
64K ×18
内存
ARRAY
ADSC
ADSP
A0 – A15
地址
注册
CLR
2
A1 – A0
16
A2 – A15
18
9
9
UW
LW
注册
DATA- IN
注册
E
启用
注册
9
9
9
9
产量
卜FF器
G
DQ0 - DQ8
DQ9 - DQ17
注意:
所有寄存器都是正边沿触发。在ADSC或ADSP信号控制脉冲的持续时间和的开始
下一个突发。当ADSP和E采样为低电平,任何正在进行的突发中断和读(独立的W和ADSC的)
使用新的外部地址的处理。或者, ADSP-启动了两个周期的写可以通过AS-进行
serting ADSP , E,以及在所述第一周期内的有效地址,则否定两者的ADSP和ADSC和断言LW和/或UW
与第二个周期的有效数据(见写周期时序图单写周期) 。需要注意的是,当E和
ADSC高, ADSP被忽略 - 外部地址未在此情况下注册。
当ADSC采样为低电平(和ADSP采样为高电平) ,任何正在进行的突发中断,并进行读或写(依赖
关于瓦)使用新的外部地址进行的。芯片使能时,一个新的基地址被装入(E)的唯一的采样。
脉冲串的第一个周期后,阿德福韦控制随后的脉冲串周期。当ADV采样为低电平时,内部地址
在操作之前被推进。当ADV采样为高电平,内部地址是不是先进的,这样就插入了一个等待
状态进入突发序列访问。当一阵后,该地址将返回到其初始状态。看
突发序列表。
写是指一方或双方字节写使能( LW , UW ) 。
突发序列表
(见注)
外部地址
第一个突发地址
第二届突发地址
第三突发地址
A15 – A2
A15 – A2
A15 – A2
A15 – A2
A1
A1
A1
A1
A0
A0
A0
A0
注:完成后突发绕到它的初始状态。
MCM67H618A
2
摩托罗拉快速SRAM
同步真值表
(见注1 , 2 ,3)
E
H
L
L
L
X
X
X
X
H
H
H
H
ADSP
X
L
H
H
H
H
H
H
X
X
X
X
ADSC
L
X
L
L
H
H
H
H
H
H
H
H
ADV
X
X
X
X
L
L
H
H
L
L
H
H
UW或LW
X
X
L
H
L
H
L
H
L
H
L
H
K
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
地址一起使用
不适用
外部地址
外部地址
外部地址
下一个地址
下一个地址
当前地址
当前地址
下一个地址
下一个地址
当前地址
当前地址
手术
取消
读周期,开始突发
写周期,开始突发
读周期,开始突发
写周期,继续突发
读周期,继续突发
写周期,暂停突发
读周期,暂停突发
写周期,继续突发
读周期,继续突发
写周期,暂停突发
读周期,暂停突发
注意事项:
1, X表示不关心。
2. G之外的所有输入必须满足建立和保持时间的时钟低到高的转变( K) 。
3.等待状态,暂停爆裂插入。
异步真值表
(见注1和2 )
手术
取消
G
L
H
X
X
I / O状态
数据输出
高-Z
高-Z - 数据在
高-Z
注意事项:
1, X表示不关心。
2.对于下面的读出操作的写操作,G必须是输入数据前的高
所需的安装时间,并通过输入数据保持较高的保持时间。
绝对最大额定值
(电压参考VSS = 0 V)
等级
电源电压
电压相对于VSS的任何
销除VCC
输出电流(每个I / O)
功耗
在偏置温度
工作温度
储存温度
符号
VCC
VIN,VOUT
IOUT
PD
Tbias
TA
价值
- 0.5 + 7.0
- 0.5 VCC + 0.5
±
30
1.6
- 10至+ 85
0至+70
单位
V
V
mA
W
°C
°C
该器件包含电路保护
输入不受损坏,由于高静电压
年龄或电场;然而,建议
正常的预防措施,以避免
施加任何电压的比马克西更高
妈妈的额定电压,以这种高阻抗
电路。
该内存的BiCMOS电路已
专为满足DC与AC规范
表中所示,热平衡后
已经建立。
此装置包含电路,该电路将保证
所述输出设备是在高Z在加电时。
TSTG
- 55至+ 125
°C
注:如果绝对最大额定值可能会造成永久性损坏设备
超标。功能操作应仅限于推荐能操作
阿婷条件。暴露于高于推荐电压
长时间可能会影响器件的可靠性。
摩托罗拉快速SRAM
MCM67H618A
3
DC操作条件和特点
( VCC = 5.0 V
±
5 % , TA = 0 + 70 ° C,除非另有说明)
推荐工作条件
(电压参考VSS = 0 V)
参数
电源电压(工作电压范围)
输入高电压
输入低电压
符号
VCC
VIH
VIL
4.75
2.2
– 0.5*
最大
5.25
VCC + 0.3 **
0.8
单位
V
V
V
* VIL (分钟) = - 0.5 V直流; VIL (分) = - 2.0 V AC(脉冲宽度
20.0纳秒)为我
20.0毫安。
** VIH (最大值) = VCC + 0.3 V直流; VIH (最大值) = VCC + 2.0 V AC(脉冲宽度
20.0纳秒)为我
20.0毫安。
直流特性和供电电流
参数
输入漏电流(所有输入, VIN = 0至VCC )
输出漏电流(G = VIH )
交流电源电流(G = VIH , E = VIL , IOUT = 0毫安,所有输入= VIL或VIH , VIL = 0.0 V和
VIH
3.0 V,周期时间
tKHKH分钟)
AC待机电流(E = VIH , IOUT = 0毫安,所有输入= VIL和VIH , VIL = 0.0 V和
VIH
3.0 V,周期时间
tKHKH分钟)
输出低电压( IOL = + 8.0毫安)
输出高电压( IOH = - 4.0毫安)
符号
ILKG (I)的
ILKG ( O)
ICCA9
ICCA10
ICCA12
ISB1
VOL
最大
±
1.0
±
1.0
275
265
250
95
0.4
单位
A
A
mA
mA
V
VOH
2.4
3.3
V
注:当地的电源良好的去耦要经常使用。直流特性都保证了所有可能的i486和Pentium
总线周期。
电容
( F = 1.0兆赫,DV = 3.0 V, TA = 25 ° C,而定期取样超过100%测试)
参数
输入电容(所有引脚除外DQ0 - DQ17 )
输入/输出电容( DQ0 - DQ17 )
符号
CIN
CI / O
典型值
4
6
最大
5
8
单位
pF
pF
MCM67H618A
4
摩托罗拉快速SRAM
交流工作条件和特点
( VCC = 5.0 V
±
5 % , TA = 0 + 70 ° C,除非另有说明)
输入定时测量参考电平。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1.5 V
输入脉冲电平。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 3.0 V
输入上升/下降时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3纳秒
输出时序参考电平。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1.5 V
输出负载。 。 。 。 。 。 。 。 。 。 。 。参见图1A除非另有说明
读/写周期时序
(见注1 , 2 , 3 , 4 )
MCM67H618A–9
参数
周期
时钟存取时间
输出使能到输出有效
钟高输出活跃
钟高输出变化
输出使能输出活跃
输出禁止向Q高阻
时钟高到Q高阻
时钟高电平脉冲宽度
时钟低脉冲宽度
建立时间:
地址
地址状态
DATA IN
地址前进
芯片使能
地址
地址状态
DATA IN
地址前进
芯片使能
符号
TKHKH
TKHQV
TGLQV
tKHQX1
tKHQX2
TGLQX
TGHQZ
TKHQZ
TKHKL
TKLKH
TAVKH
TADSVKH
TDVKH
TWVKH
TADVVKH
TEVKH
TKHAX
TKHADSX
TKHDX
TKHWX
TKHADVX
TKHEX
15
6
3
0
3
5
5
2.5
最大
9
5
6
6
MCM67H618A–10
16.6
6
3
0
3
5
5
2.5
最大
10
5
7
7
MCM67H618A–12
20
6
3
0
3
6
6
2.5
最大
12
6
7
7
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
7
6
5
笔记
保持时间:
0.5
0.5
0.5
ns
7
注意事项:
1.在建立和保持时间,W (写)指的是一个或两个字节写使能LW和UW 。
2.读周期是由华盛顿大学和LW高或低ADSP的设置中定义和保持时间。写周期是由LW或UW低, ADSP定义
高的建立和保持时间。
3.所有读取和写入周期的时序,从K或引用G.
4, G是不关心的时候UW或LW采样为低电平。
5.最大访问时间,保证了所有可能的i486和Pentium外部总线周期。
6.转换测量
±
500毫伏的稳态电压与图1B的载荷。这个参数进行采样,而不是100 %测试。
在任何给定的电压和温度, tKHQZ max小于tKHQZ1分钟为一个给定的设备和从设备到设备。
7.这是一个同步装置。所有的地址必须符合规定的建立和保持时间
所有
的K上升沿时ADSP或
ADSC是低的,并且芯片被选中。所有其他的同步输入必须符合规定的建立和保持时间
所有
的上升沿
k当芯片被使能。芯片使能必须被断言在时钟的器件的每个上升沿(当ADSC为低电平),以保持启用状态。
AC测试负载
产量
Z0 = 50
RL = 50
VL = 1.5 V
产量
255
+5V
480
5 pF的
图1A
图1b
摩托罗拉快速SRAM
MCM67H618A
5
查看更多MCM67H618AFN12PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MCM67H618AFN12
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
MCM67H618AFN12
√ 欧美㊣品
▲10/11+
9669
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
MCM67H618AFN12
√ 欧美㊣品
▲10/11+
7986
贴◆插
【dz37.com】实时报价有图&PDF
查询更多MCM67H618AFN12供应信息

深圳市碧威特网络技术有限公司
 复制成功!