飞思卡尔半导体公司
数据表:技术数据
文档编号: MC9328MX21
版本3.1 , 07/2006
MC9328MX21
包装信息
MC9328MX21
266兆赫
(MAPBGA–289)
订购信息:请参阅表1第3页
1
介绍
目录
1
2
3
4
5
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
针脚定义和封装信息95
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 98
飞思卡尔的i.MX系列微处理器具有
在便携式手持显示出领导力
市场。建立对MX的成功(媒体
扩展)系列,的i.MX21 ( MC9328MX21 )
提供了性能上的飞跃和一个以ARM926EJ -S
微处理器内核,它提供的Java加速
支持除了高度集成的系统功能。
该器件的i.MX21专门处理的需求
智能手机和便携式产品市场,
智能集成外设,先进的处理器
核心和电源管理功能。
Thei.MX21采用了先进的高能效
速度ARM926EJ - S内核工作频率高达266 MHz的
和是一个日益严重的家族的一部分
智能速度
制品
即提供高性能的处理优化
最低的功耗。片上模块,如
视频加速器模块, LCD控制器, USB上,任何─
走, 1线
接口, CMOS传感器接口,并
同步串行接口,为设计人员提供了丰富的套件
外设可以增强许多产品谋求
提供丰富的多媒体体验。
飞思卡尔保留改变的详细规范可能需要的,以允许改进的权
其产品的设计。
飞思卡尔半导体公司, 2005年, 2006年。保留所有权利。
介绍
对成本敏感的应用中,NAND闪存控制器允许使用低成本的NAND闪存
装置被用作初级或次级的非易失性存储。片上纠错码(ECC)的
和奇偶校验的NAND闪存控制器的电路释放CPU执行其他任务。 WLAN ,
蓝牙和扩展选件通过PCMCIA / CF ,USB和MMC / SD主机控制器提供。
该装置被装在一个289引脚MAPBGA 。
系统控制
JTAG /多
ICE
系统启动
时钟管理
连接
i.MX21
CSPI ×3
SSI ×2
I
2
C
ARM9平台
标准的系统I / O
定时器×3
PWM
WDOG
RTC
GPIO
DMAC
缓存
内部控制
总线控制
内存控制
ARM926EJ-S
我缓存
最大
MMU
音频复用器
UART ×4
1-WIRE
红外
USB OTG / 2主机
内存扩展
MMC / SD ×2
PCMCIA / CF
人机界面
CSI
LCD控制器
SLCD控制器
键盘
增强型多媒体加速器
( EMMA )
预处理和后处理
存储器接口
SDRAMC
EIM / BMI
视频加速器
NFC
图1的i.MX21功能框图
1.1
约定
划线是用来表示一个信号时拉低即活性:例如,RESET 。
1逻辑电平
是对应于布尔值TRUE ( 1 )状态的电压。
逻辑0电平
是对应于布尔值false ( 0 )状态的电压。
To
SET
位或位手段,建立逻辑电平之一。
To
明确
位或位手段,建立逻辑电平为零。
A
信号
是电子结构,其状态传送或改变状态的传达信息。
本文档使用以下约定:
MC9328MX21技术数据,第3.1版
2
飞思卡尔半导体公司
介绍
A
针
是外部的物理连接。相同的引脚可以用于连接多个信号。
断言
意味着一个离散信号处于激活的逻辑状态。
—
低电平有效
信号从逻辑电平1改变为逻辑电平0。
—
高电平有效
信号从逻辑电平0改变为逻辑电平1。
否定
意味着一个断言离散信号改变逻辑状态。
—
低电平有效
信号从逻辑电平0改变为逻辑电平1。
—
高电平有效
信号从逻辑电平1改变为逻辑电平0。
LSB方法
最显著位
or
位,
与MSB指
最有效位
or
位。
引用低
高字节或字拼写出来。
数字前面加一个百分号( % )是二进制。前面有一个美元符号( $ )或数字
0x
是
十六进制。
1.2
目标应用
该的i.MX21是针对先进的信息家电,智能手机,网络浏览器,数码MP3
音频播放器,基于流行的Palm OS平台上的掌上电脑,和消息应用程序。
1.3
参考文档
下列文件是必需的的i.MX21的完整描述,并且必要
与装置设计正确。特别是对于那些不熟悉的ARM926EJ -S处理器
以下文件是有帮助的与本手册一起使用时。
ARM体系结构参考手册
( ARM公司,订单号ARM DDI 0100 )
ARM7TDMI数据表
( ARM公司,订单号ARM DDI 0029 )
ARM920T技术参考手册
( ARM公司,订单号ARM DDI 0151C )
MC9328MX21产品简介
(订单号MC9328MX21P )
MC9328MX21参考手册
(订单号MC9328MX21RM )
飞思卡尔的手册都可以在飞思卡尔半导体公司的Web站点:http : //
www.freescale.com 。这些文件可以直接从飞思卡尔网站下载,或打印
版本可以订购。在ARM公司文档可从http://www.arm.com 。
1.4
订购信息
表1.订购信息
订货号
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
LEAD -FREE
LEAD -FREE
LEAD -FREE
LEAD -FREE
工作范围
0
°
C–70
°
C
0
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
表1
为器件提供的订购信息。
MC9328MX21VK
MC9328MX21VM
MC9328MX21DVK
MC9328MX21DVM
MC9328MX21技术数据,第3.1版
飞思卡尔半导体公司
3
介绍
表1.订购信息(续)
订货号
MC9328MX21CVK
MC9328MX21CVM
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
LEAD -FREE
LEAD -FREE
工作范围
-40
°
C–85
°
C
-40
°
C–85
°
C
1.5
特点
所述的i.MX21拥有的,能够支持多种应用的功能强大的阵列。下面是一
中的i.MX21功能简要说明。
ARM926EJ -S核心情结
增强型多媒体加速器( EMMA )
显示和视频模块
- LCD控制器( LCDC )
- 智能LCD控制器( SLCDC )
- CMOS传感器接口( CSI )
总线主控接口( BMI )
无线连接
- 快速红外线接口( FIRI )
有线连接
- 移动USB - The-Go的( USBOTG )控制器
- 四个通用异步接收器/发送器(能UARTx )
- 三个配置的串行外设接口( CSPIx )的高速数据传输
- 内部IC (I
2
C)总线模块
- 两个同步串行接口( SSI )与IC间声音(我
2
S)
- 数字音频复用器
- 单线控制器
- 键盘接口
内存扩展和I / O卡支持
- 两个多媒体卡和安全数字( MMC / SD )主机控制器模块
存储器接口
- 外部接口模块( EIM )
- SDRAM控制器( SDRAMC )
NAND闪存控制器( NFC )
- PCMCIA / CF接口
标准的系统资源
- 时钟发生器模块( CGM)和电源控制模块
- 个通用32位计数器/定时器
看门狗定时器
- 实时时钟/采样定时器( RTC )
- 脉宽调制( PWM )模块
- 直接存储器存取控制器( DMAC )
- 通用I / O( GPIO )端口
- 调试功能
MC9328MX21技术数据,第3.1版
4
飞思卡尔半导体公司
信号说明
2
信号说明
表2
标识和描述的i.MX21信号。引脚分配中提供
第4节, “针
分配和封装信息“
并在参考范围内的“信号多路复用方案”表
手册。
引脚的连接
表2
仅取决于用户应用程序,但也有一些
未在正常应用中使用的工厂测试信号。以下是这些信号和如何的列表
它们将被终止了的i.MX21处理器的正常操作:
CLKMODE [ 1 : 0 ] :为了确保正常运行,将这些信号为未连接。
OSC26M_TEST :为确保正常运行,请将此信号,因为没有连接。
EXT_48M :为确保正常运行,该信号连接到地面。
EXT_266M :为确保正常运行,该信号连接到地面。
TEST_WB [ 2 : 0 ] :这些信号也被复用的GPIO端口E及副
键盘信号。如果不利用的GPIO功能,或为他们的其他复用这些信号
功能,然后配置为GPIO输入上拉使能,并留下一个无连接。
TEST_WB [ 4 : 3 ] :为了确保正常运行,将这些信号为未连接。
表2的i.MX21信号说明
信号名称
功能/注意事项
外部总线/片选( EIM )
A [25:0]
D [31:0]
EB0
EB1
EB2
EB3
OE
CS [5:0 ]
地址总线信号
数据总线信号
MSB字节频闪低电平有效的外部使能字节的信号,控制D [ 31:24]与SDRAM共享
DQM0.
字节频闪低电平有效的外部使能控制D [ 23:16]字节的信号,用SDRAM DQM1共享。
字节频闪低电平有效的外部使能控制字节信号[15 : 8 ] ,共享与SDRAM DQM2
和PCMCIA PC_REG 。
LSB字节频闪低电平有效的外部使能控制字节信号[ 7 : 0 ] ,共享与SDRAM
DQM3和PCMCIA PC_IORD 。
存储器输出使能,低电平有效输出使外部数据总线,带有PCMCIA PC_IOWR共享。
芯片选择,该芯片选择信号CS [3 :2]被复用CSD [ 1:0] ,并且由所选择的
功能复用控制寄存器( FMCR )系统控制的篇章。默认CSD [1:0 ]是
选择。 DTACK复用CS4 。
通过闪光装置发送到EIM活性低的输入信号时,闪光装置必须终止一个片
要爆序列和启动一个新的(长第一次访问)突发序列。
低电平信号通过闪存设备发送导致外部突发设备锁存开始破灭
地址。
在突发模式发送到外部同步存储器(如爆闪)时钟信号。
RW信号指示外部访问是否是读(高)或写(低)周期。该信号也
与PCMCIA PC_WE共享。
DTACK信号外部输入数据的确认信号,复用CS4 。
欧洲央行
LBA
BCLK
RW
DTACK
MC9328MX21技术数据,第3.1版
飞思卡尔半导体公司
5
飞思卡尔半导体公司
产品预览
MC9328MX21/D
1.1修订版, 2004年9月29日
MC9328MX21
包装信息
MC9328MX21
(MAPBGA–289)
订购信息:请参阅表1第4页
1
介绍
目录
1
2
3
4
5
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .1
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.15
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.102
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.105
飞思卡尔的i.MX系列微处理器具有
在便携式手持显示出领导力
市场。建立对MX的成功(媒体
扩展)系列,的i.MX21 ( MC9328MX21 )
提供了性能上的飞跃和一个以ARM926EJ -S
微处理器为核心,提供原生的安全性和
加速Java支持,除了高集成度
系统功能。的i.MX产品专
针对智能手机和便携的需求
与他们的智能集成产品市场
外围设备,先进的处理器内核和电源
管理能力。
该的i.MX21采用了先进节能的
速度ARM926EJ - S内核工作频率高达266 MHz的
和是一个日益严重的家族的一部分
智能速度
制品
即提供高性能的处理优化
最低的功耗。片上模块,如
视频加速器模块, LCD控制器, USB上,任何─
走, CMOS传感器接口和两个同步串口
接口为设计人员提供了丰富的外设套件
可以增强任何产品寻求提供一个丰富
本文件包含有关正在开发中的产品信息。飞思卡尔保留变更或终止本权
产品,恕不另行通知。
飞思卡尔半导体公司2004版权所有。
介绍
多媒体体验。此外,的i.MX21提供了可选的硬件使能安全功能
包括高保障的引导模式,独特的处理器ID ,密钥的支持,安全RAM和安全
监视。这些可选功能实现安全的电子商务,数字版权管理( DRM )
信息的加密和安全的软件下载。
对成本敏感的应用中,NAND闪存控制器允许使用低成本的NAND闪存
装置被用作初级或次级的非易失性存储。片上纠错码(ECC)的
和奇偶校验的NAND闪存控制器的电路释放CPU执行其他任务。 WLAN ,
蓝牙和扩展选件通过PCMCIA / CF ,USB和MMC / SD主机控制器提供。
所述的i.MX21打包在一个289引脚MAPBGA 。
i.MX21
图1的i.MX21功能框图
MC9328MX21产品预览,版本1.1
2
飞思卡尔半导体公司
介绍
1.1
约定
划线是用来表示一个信号时拉低即活性:例如,RESET 。
1逻辑电平
是对应于布尔值TRUE ( 1 )状态的电压。
逻辑0电平
是对应于布尔值false ( 0 )状态的电压。
To
SET
位或位手段,建立逻辑电平之一。
To
明确
位或位手段,建立逻辑电平为零。
A
信号
是电子结构,其状态传送或改变状态的传达信息。
A
针
是外部的物理连接。相同的引脚可以用于连接多个信号。
断言
意味着一个离散信号处于激活的逻辑状态。
—
低电平有效
信号从逻辑电平1改变为逻辑电平0。
—
高电平有效
信号从逻辑电平0改变为逻辑电平1。
否定
意味着一个断言离散信号改变逻辑状态。
—
低电平有效
信号从逻辑电平0改变为逻辑电平1。
—
高电平有效
信号从逻辑电平1改变为逻辑电平0。
LSB方法
最显著位
or
位,
与MSB指
最有效位
or
位。
引用低
高字节或字拼写出来。
数字前面加一个百分号( % )是二进制。前面有一个美元符号( $ )或数字
0x
是
十六进制。
本文档使用以下约定:
1.2
目标应用
该的i.MX21是针对先进的信息家电,智能手机,网络浏览器,数字音频MP3
播放器,基于流行的Palm OS平台上的掌上电脑,和消息应用程序。
1.3
参考文档
下列文件是必需的的i.MX21的完整描述,并且需要设计
正确地与该设备。特别是对于那些不熟悉的ARM926EJ - S处理器或上
龙珠的产品,以下文件是有帮助的与本手册一起使用时。
ARM体系结构参考手册
( ARM公司,订单号ARM DDI 0100 )
ARM7TDMI数据表
( ARM公司,订单号ARM DDI 0029 )
ARM920T技术参考手册
( ARM公司,订单号ARM DDI 0151C )
MC9328MX21产品简介
(订单号MC9328MX21P / D)
MC9328MX21参考手册
(订单号MC9328MX21RM / D)
MC9328MX1产品简介
(订单号MC9328MX1P / D)
MC9328MX1数据表
(订单号MC9328MX1 / D)
MC9328MX1参考手册
(订单号MC9328MX1RM / D)
飞思卡尔的手册都可以在飞思卡尔半导体公司网站http://www.freescale.com 。这些
文件可以直接从飞思卡尔网站下载,或印刷版本,可以订购。该
ARM公司文档可从http://www.arm.com 。
MC9328MX21产品预览,版本1.1
飞思卡尔半导体公司
3
介绍
1.4
订购信息
表1的i.MX21订购信息
记号
MC9328MX21VG
MC9328MX21VK
MC9328MX21VH
MC9328MX21VM
MC9328MX21DVG
MC9328MX21DVK
MC9328MX21DVH
MC9328MX21DVM
MC9328MX21CVG
MC9328MX21CVK
MC9328MX21CVH
MC9328MX21CVM
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
工作范围
0
°
C–70
°
C
0
°
C–70
°
C
0
°
C–70
°
C
0
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
表1提供的订购信息的i.MX21 。
1.5
特点
ARM926EJ -S核心情结
增强型多媒体加速器( EMMA )
可选的安全系统
显示和视频模块
- LCD控制器( LCDC )
- 智能LCD控制器( SLCDC )
- CMOS传感器接口( CSI )
总线主控接口( BMI )
所述的i.MX21拥有的,能够支持多种应用的功能强大的阵列。下面是一个简单的
的i.MX21的描述功能。
MC9328MX21产品预览,版本1.1
4
飞思卡尔半导体公司
信号说明
无线连接
- 快速红外线接口(快速IR )
有线连接
- 移动USB - The-Go的( USBOTG )控制器
- 四个通用异步接收器/发送器( UART1 , UART2 , UART3和UART4 )
- 两个可配置的串行外设接口( CSPI1和CSPI2 )的高速数据传输
- 内部IC (I
2
C)总线模块
- 两个同步串行接口( SSI )与IC间声音(我
2
S)
- 数字音频复用器
- 单线控制器
- 键盘接口
内存扩展和I / O卡支持
- 两个多媒体卡和安全数字( MMC / SD )主机控制器模块
存储器接口
- 外部接口模块( EIM )
- SDRAM控制器( SDRAMC )
NAND闪存控制器( NFC )
- PCMCIA / CF接口
标准的系统资源
- 时钟发生器模块( CGM)和电源控制模块
- 个通用32位计数器/定时器
看门狗定时器
- 实时时钟/采样定时器( RTC )
- 脉宽调制( PWM )模块
- 直接存储器存取控制器( DMAC )
- 通用I / O( GPIO )端口
- 调试功能
2
信号说明
表2的i.MX21信号说明
信号名称
功能/注意事项
外部总线/片选( EIM )
本节标识和描述的i.MX21信号和它们的引脚分配。所述的i.MX21信号列在
表2中。
A [25:0]
D [31:0]
EB0
EB1
地址总线信号
数据总线信号
MSB字节频闪低电平有效的外部使能控制D [ 31:24 ]共享字节信号
SDRAM DQM0 。
字节频闪低电平有效的外部使能字节的信号,控制D [ 23:16]与SDRAM共享
DQM1.
MC9328MX21产品预览,版本1.1
飞思卡尔半导体公司
5
飞思卡尔半导体公司
产品预览
MC9328MX21/D
1.1修订版, 2004年9月29日
MC9328MX21
包装信息
MC9328MX21
(MAPBGA–289)
订购信息:请参阅表1第4页
1
介绍
目录
1
2
3
4
5
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .1
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.15
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.102
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.105
飞思卡尔的i.MX系列微处理器具有
在便携式手持显示出领导力
市场。建立对MX的成功(媒体
扩展)系列,的i.MX21 ( MC9328MX21 )
提供了性能上的飞跃和一个以ARM926EJ -S
微处理器为核心,提供原生的安全性和
加速Java支持,除了高集成度
系统功能。的i.MX产品专
针对智能手机和便携的需求
与他们的智能集成产品市场
外围设备,先进的处理器内核和电源
管理能力。
该的i.MX21采用了先进节能的
速度ARM926EJ - S内核工作频率高达266 MHz的
和是一个日益严重的家族的一部分
智能速度
制品
即提供高性能的处理优化
最低的功耗。片上模块,如
视频加速器模块, LCD控制器, USB上,任何─
走, CMOS传感器接口和两个同步串口
接口为设计人员提供了丰富的外设套件
可以增强任何产品寻求提供一个丰富
本文件包含有关正在开发中的产品信息。飞思卡尔保留变更或终止本权
产品,恕不另行通知。
飞思卡尔半导体公司2004版权所有。
介绍
多媒体体验。此外,的i.MX21提供了可选的硬件使能安全功能
包括高保障的引导模式,独特的处理器ID ,密钥的支持,安全RAM和安全
监视。这些可选功能实现安全的电子商务,数字版权管理( DRM )
信息的加密和安全的软件下载。
对成本敏感的应用中,NAND闪存控制器允许使用低成本的NAND闪存
装置被用作初级或次级的非易失性存储。片上纠错码(ECC)的
和奇偶校验的NAND闪存控制器的电路释放CPU执行其他任务。 WLAN ,
蓝牙和扩展选件通过PCMCIA / CF ,USB和MMC / SD主机控制器提供。
所述的i.MX21打包在一个289引脚MAPBGA 。
i.MX21
图1的i.MX21功能框图
MC9328MX21产品预览,版本1.1
2
飞思卡尔半导体公司
介绍
1.1
约定
划线是用来表示一个信号时拉低即活性:例如,RESET 。
1逻辑电平
是对应于布尔值TRUE ( 1 )状态的电压。
逻辑0电平
是对应于布尔值false ( 0 )状态的电压。
To
SET
位或位手段,建立逻辑电平之一。
To
明确
位或位手段,建立逻辑电平为零。
A
信号
是电子结构,其状态传送或改变状态的传达信息。
A
针
是外部的物理连接。相同的引脚可以用于连接多个信号。
断言
意味着一个离散信号处于激活的逻辑状态。
—
低电平有效
信号从逻辑电平1改变为逻辑电平0。
—
高电平有效
信号从逻辑电平0改变为逻辑电平1。
否定
意味着一个断言离散信号改变逻辑状态。
—
低电平有效
信号从逻辑电平0改变为逻辑电平1。
—
高电平有效
信号从逻辑电平1改变为逻辑电平0。
LSB方法
最显著位
or
位,
与MSB指
最有效位
or
位。
引用低
高字节或字拼写出来。
数字前面加一个百分号( % )是二进制。前面有一个美元符号( $ )或数字
0x
是
十六进制。
本文档使用以下约定:
1.2
目标应用
该的i.MX21是针对先进的信息家电,智能手机,网络浏览器,数字音频MP3
播放器,基于流行的Palm OS平台上的掌上电脑,和消息应用程序。
1.3
参考文档
下列文件是必需的的i.MX21的完整描述,并且需要设计
正确地与该设备。特别是对于那些不熟悉的ARM926EJ - S处理器或上
龙珠的产品,以下文件是有帮助的与本手册一起使用时。
ARM体系结构参考手册
( ARM公司,订单号ARM DDI 0100 )
ARM7TDMI数据表
( ARM公司,订单号ARM DDI 0029 )
ARM920T技术参考手册
( ARM公司,订单号ARM DDI 0151C )
MC9328MX21产品简介
(订单号MC9328MX21P / D)
MC9328MX21参考手册
(订单号MC9328MX21RM / D)
MC9328MX1产品简介
(订单号MC9328MX1P / D)
MC9328MX1数据表
(订单号MC9328MX1 / D)
MC9328MX1参考手册
(订单号MC9328MX1RM / D)
飞思卡尔的手册都可以在飞思卡尔半导体公司网站http://www.freescale.com 。这些
文件可以直接从飞思卡尔网站下载,或印刷版本,可以订购。该
ARM公司文档可从http://www.arm.com 。
MC9328MX21产品预览,版本1.1
飞思卡尔半导体公司
3
介绍
1.4
订购信息
表1的i.MX21订购信息
记号
MC9328MX21VG
MC9328MX21VK
MC9328MX21VH
MC9328MX21VM
MC9328MX21DVG
MC9328MX21DVK
MC9328MX21DVH
MC9328MX21DVM
MC9328MX21CVG
MC9328MX21CVK
MC9328MX21CVH
MC9328MX21CVM
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
领导
LEAD -FREE
工作范围
0
°
C–70
°
C
0
°
C–70
°
C
0
°
C–70
°
C
0
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
表1提供的订购信息的i.MX21 。
1.5
特点
ARM926EJ -S核心情结
增强型多媒体加速器( EMMA )
可选的安全系统
显示和视频模块
- LCD控制器( LCDC )
- 智能LCD控制器( SLCDC )
- CMOS传感器接口( CSI )
总线主控接口( BMI )
所述的i.MX21拥有的,能够支持多种应用的功能强大的阵列。下面是一个简单的
的i.MX21的描述功能。
MC9328MX21产品预览,版本1.1
4
飞思卡尔半导体公司
信号说明
无线连接
- 快速红外线接口(快速IR )
有线连接
- 移动USB - The-Go的( USBOTG )控制器
- 四个通用异步接收器/发送器( UART1 , UART2 , UART3和UART4 )
- 两个可配置的串行外设接口( CSPI1和CSPI2 )的高速数据传输
- 内部IC (I
2
C)总线模块
- 两个同步串行接口( SSI )与IC间声音(我
2
S)
- 数字音频复用器
- 单线控制器
- 键盘接口
内存扩展和I / O卡支持
- 两个多媒体卡和安全数字( MMC / SD )主机控制器模块
存储器接口
- 外部接口模块( EIM )
- SDRAM控制器( SDRAMC )
NAND闪存控制器( NFC )
- PCMCIA / CF接口
标准的系统资源
- 时钟发生器模块( CGM)和电源控制模块
- 个通用32位计数器/定时器
看门狗定时器
- 实时时钟/采样定时器( RTC )
- 脉宽调制( PWM )模块
- 直接存储器存取控制器( DMAC )
- 通用I / O( GPIO )端口
- 调试功能
2
信号说明
表2的i.MX21信号说明
信号名称
功能/注意事项
外部总线/片选( EIM )
本节标识和描述的i.MX21信号和它们的引脚分配。所述的i.MX21信号列在
表2中。
A [25:0]
D [31:0]
EB0
EB1
地址总线信号
数据总线信号
MSB字节频闪低电平有效的外部使能控制D [ 31:24 ]共享字节信号
SDRAM DQM0 。
字节频闪低电平有效的外部使能字节的信号,控制D [ 23:16]与SDRAM共享
DQM1.
MC9328MX21产品预览,版本1.1
飞思卡尔半导体公司
5
飞思卡尔半导体公司
数据表:技术数据
文档编号: MC9328MX21
修订版3.3 , 12/2009
由于从美国国际贸易委员会的命令, BGA封装生产线和部分数字表示这里目前没有
之前, 2010年9月从飞思卡尔在美国进口或销售: MC9328MX21VK , MC9328MX21VM , MC9328MX21DVK ,
MC9328MX21DVM , MC9328MX21CVK , MC9328MX21CVM
MC9328MX21
包装信息
MC9328MX21
266兆赫
(MAPBGA–289)
订购信息:请参阅表1第3页
1
介绍
目录
1
2
3
4
5
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
针脚定义和封装信息95
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 98
飞思卡尔的i.MX系列微处理器具有
在便携式手持显示出领导力
市场。建立对MX的成功(媒体
扩展)系列,的i.MX21 ( MC9328MX21 )
提供了性能上的飞跃和一个以ARM926EJ -S
微处理器内核,它提供的Java加速
支持除了高度集成的系统功能。
该器件的i.MX21专门处理的需求
智能手机和便携式产品市场,
智能集成外设,先进的处理器
核心和电源管理功能。
该的i.MX21采用了先进节能的
速度ARM926EJ - S内核工作频率高达266 MHz的
和是一个日益严重的家族的一部分
智能速度
制品
即提供高性能的处理优化
最低的功耗。片上模块,如
视频加速器模块, LCD控制器, USB上,任何─
走, 1线
接口, CMOS传感器接口,并
同步串行接口,为设计人员提供了丰富的套件
外设可以增强许多产品谋求
提供丰富的多媒体体验。对于成本敏感的
飞思卡尔保留改变的详细规范可能需要的,以允许改进的权
其产品的设计。
飞思卡尔半导体公司, 2005-2008 。版权所有。
介绍
该装置被装在一个289引脚MAPBGA 。
系统控制
JTAG /多
ICE
系统启动
时钟管理
连接
i.MX21
CSPI ×3
SSI ×2
I
2
C
ARM9平台
标准的系统I / O
定时器×3
我缓存
PWM
WDOG
RTC
GPIO
DMAC
缓存
内部控制
总线控制
内存控制
ARM926EJ-S
最大
MMU
音频复用器
UART ×4
1-WIRE
红外
USB OTG / 2主机
内存扩展
MMC / SD ×2
PCMCIA / CF
人机界面
CSI
LCD控制器
SLCD控制器
键盘
增强型多媒体加速器
( EMMA )
预处理和后处理
存储器接口
SDRAMC
EIM / BMI
视频加速器
NFC
图1的i.MX21功能框图
1.1
约定
划线是用来表示一个信号时拉低即活性:例如,RESET 。
1逻辑电平
是对应于布尔值TRUE ( 1 )状态的电压。
逻辑0电平
是对应于布尔值false ( 0 )状态的电压。
To
SET
位或位手段,建立逻辑电平之一。
To
明确
位或位手段,建立逻辑电平为零。
A
信号
是电子结构,其状态传送或改变状态的传达信息。
本文档使用以下约定:
MC9328MX21技术数据,版本3.3
2
飞思卡尔半导体公司
由于从美国国际贸易委员会的命令, BGA封装生产线和部分数字表示这里目前没有
之前, 2010年9月从飞思卡尔在美国进口或销售: MC9328MX21VK , MC9328MX21VM , MC9328MX21DVK ,
MC9328MX21DVM , MC9328MX21CVK , MC9328MX21CVM
应用中, NAND快闪存储器控制器允许使用低成本的NAND闪存器件被用作
伯或仲的非易失性存储。片上纠错码(ECC)和奇偶校验
NAND闪存控制器的电路释放CPU执行其他任务。 WLAN ,蓝牙和扩展
选项是通过PCMCIA / CF ,USB和MMC / SD主机控制器提供。
介绍
1.2
目标应用
该的i.MX21是针对先进的信息家电,智能手机,网络浏览器,数码MP3
音频播放器,基于流行的Palm OS平台上的掌上电脑,和消息应用程序。
1.3
参考文档
下列文件是必需的的i.MX21的完整描述,并且必要
与装置设计正确。特别是对于那些不熟悉的ARM926EJ -S处理器
以下文件是有帮助的与本手册一起使用时。
ARM体系结构参考手册
( ARM公司,订单号ARM DDI 0100 )
ARM7TDMI数据表
( ARM公司,订单号ARM DDI 0029 )
ARM920T技术参考手册
( ARM公司,订单号ARM DDI 0151C )
MC9328MX21产品简介
(订单号MC9328MX21P )
MC9328MX21参考手册
(订单号MC9328MX21RM )
飞思卡尔的手册都可以在飞思卡尔半导体公司的Web站点:http : //
www.freescale.com 。这些文件可以直接从飞思卡尔网站下载,或打印
版本可以订购。在ARM公司文档可从http://www.arm.com 。
1.4
订购信息
表1.订购信息
1
订货号
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
LEAD -FREE
LEAD -FREE
LEAD -FREE
LEAD -FREE
工作范围
0
°
C–70
°
C
0
°
C–70
°
C
-30
°
C–70
°
C
-30
°
C–70
°
C
表1
为器件提供的订购信息。
MC9328MX21VK!
MC9328MX21VM!
MC9328MX21DVK!
MC9328MX21DVM!
MC9328MX21技术数据,版本3.3
飞思卡尔半导体公司
3
由于从美国国际贸易委员会的命令, BGA封装生产线和部分数字表示这里目前没有
之前, 2010年9月从飞思卡尔在美国进口或销售: MC9328MX21VK , MC9328MX21VM , MC9328MX21DVK ,
MC9328MX21DVM , MC9328MX21CVK , MC9328MX21CVM
A
针
是外部的物理连接。相同的引脚可以用于连接多个信号。
断言
意味着一个离散信号处于激活的逻辑状态。
—
低电平有效
信号从逻辑电平1改变为逻辑电平0。
—
高电平有效
信号从逻辑电平0改变为逻辑电平1。
否定
意味着一个断言离散信号改变逻辑状态。
—
低电平有效
信号从逻辑电平0改变为逻辑电平1。
—
高电平有效
信号从逻辑电平1改变为逻辑电平0。
LSB方法
最显著位
or
位,
与MSB指
最有效位
or
位。
引用低
高字节或字拼写出来。
数字前面加一个百分号( % )是二进制。前面有一个美元符号( $ )或数字
0x
是
十六进制。
介绍
表1.订购信息
1
(续)
订货号
MC9328MX21CVK!
MC9328MX21CVM!
MC9328MX21CJM
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
LEAD -FREE
LEAD -FREE
LEAD -FREE
工作范围
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
1.由于从美国国际贸易委员会, BGA封装生产线和零件的订单
这里的数字表示目前不提供飞思卡尔在美国进口或销售前
2010年9月:通过指示图标( ! )
.
1.5
特点
所述的i.MX21拥有的,能够支持多种应用的功能强大的阵列。下面是一
中的i.MX21功能简要说明。
ARM926EJ -S核心情结
增强型多媒体加速器( EMMA )
显示和视频模块
- LCD控制器( LCDC )
- 智能LCD控制器( SLCDC )
- CMOS传感器接口( CSI )
总线主控接口( BMI )
无线连接
- 快速红外线接口( FIRI )
有线连接
- 移动USB - The-Go的( USBOTG )控制器
- 四个通用异步接收器/发送器(能UARTx )
- 三个配置的串行外设接口( CSPIx )的高速数据传输
- 内部IC (I
2
C)总线模块
- 两个同步串行接口( SSI )与IC间声音(我
2
S)
- 数字音频复用器
- 单线控制器
- 键盘接口
内存扩展和I / O卡支持
- 两个多媒体卡和安全数字( MMC / SD )主机控制器模块
存储器接口
- 外部接口模块( EIM )
- SDRAM控制器( SDRAMC )
NAND闪存控制器( NFC )
- PCMCIA / CF接口
标准的系统资源
- 时钟发生器模块( CGM)和电源控制模块
- 个通用32位计数器/定时器
看门狗定时器
MC9328MX21技术数据,版本3.3
4
飞思卡尔半导体公司
由于从美国国际贸易委员会的命令, BGA封装生产线和部分数字表示这里目前没有
之前, 2010年9月从飞思卡尔在美国进口或销售: MC9328MX21VK , MC9328MX21VM , MC9328MX21DVK ,
MC9328MX21DVM , MC9328MX21CVK , MC9328MX21CVM
信号说明
2
信号说明
表2
标识和描述的i.MX21信号。引脚分配中提供
第4节, “针
分配和封装信息“
并在参考范围内的“信号多路复用方案”表
手册。
引脚的连接
表2
仅取决于用户应用程序,但也有一些
未在正常应用中使用的工厂测试信号。以下是这些信号和如何的列表
它们将被终止了的i.MX21处理器的正常操作:
CLKMODE [ 1 : 0 ] :为了确保正常运行,将这些信号为未连接。
OSC26M_TEST :为确保正常运行,请将此信号,因为没有连接。
EXT_48M :为确保正常运行,该信号连接到地面。
EXT_266M :为确保正常运行,该信号连接到地面。
TEST_WB [ 2 : 0 ] :这些信号也被复用的GPIO端口E及副
键盘信号。如果不利用的GPIO功能,或为他们的其他复用这些信号
功能,然后配置为GPIO输入上拉使能,并留下一个无连接。
TEST_WB [ 4 : 3 ] :为了确保正常运行,将这些信号为未连接。
表2的i.MX21信号说明
信号名称
功能/注意事项
外部总线/片选( EIM )
A [25:0]
D [31:0]
EB0
EB1
EB2
EB3
OE
CS [5:0 ]
地址总线信号
数据总线信号
MSB字节频闪低电平有效的外部使能字节的信号,控制D [ 31:24]与SDRAM共享
DQM0.
字节频闪低电平有效的外部使能控制D [ 23:16]字节的信号,用SDRAM DQM1共享。
字节频闪低电平有效的外部使能控制字节信号[15 : 8 ] ,共享与SDRAM DQM2
和PCMCIA PC_REG 。
LSB字节频闪低电平有效的外部使能控制字节信号[ 7 : 0 ] ,共享与SDRAM
DQM3和PCMCIA PC_IORD 。
存储器输出使能,低电平有效输出使外部数据总线,带有PCMCIA PC_IOWR共享。
芯片选择,该芯片选择信号CS [3 :2]被复用CSD [ 1:0] ,并且由所选择的
功能复用控制寄存器( FMCR )系统控制的篇章。默认CSD [1:0 ]是
选择。 DTACK复用CS4 。
通过闪光装置发送到EIM活性低的输入信号时,闪光装置必须终止一个片
要爆序列和启动一个新的(长第一次访问)突发序列。
欧洲央行
MC9328MX21技术数据,版本3.3
飞思卡尔半导体公司
5
由于从美国国际贸易委员会的命令, BGA封装生产线和部分数字表示这里目前没有
之前, 2010年9月从飞思卡尔在美国进口或销售: MC9328MX21VK , MC9328MX21VM , MC9328MX21DVK ,
MC9328MX21DVM , MC9328MX21CVK , MC9328MX21CVM
—
—
—
—
—
实时时钟/采样定时器( RTC )
脉宽调制器( PWM )模块
直接存储器存取控制器(DMAC)
通用I / O( GPIO )端口
调试功能
飞思卡尔半导体公司
数据表:技术数据
文档编号: MC9328MX21
修订版3.4 , 07/2010
MC9328MX21
包装信息
MC9328MX21
266兆赫
(MAPBGA–289)
订购信息:请参阅表1第3页
1
介绍
目录
1.
2.
3.
4.
5.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
针脚定义和封装信息。 。 。 。 。 。 。 。 。 。 。 96
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 99
飞思卡尔的i.MX系列微处理器具有
在便携式手持显示出领导力
市场。建立对MX的成功(媒体
扩展)系列,的i.MX21 ( MC9328MX21 )
提供了性能上的飞跃和一个以ARM926EJ -S
微处理器内核,它提供的Java加速
支持除了高度集成的系统功能。
该器件的i.MX21专门处理的需求
智能手机和便携式产品市场,
智能集成外设,先进的处理器
核心和电源管理功能。
该的i.MX21采用了先进节能的
速度ARM926EJ - S内核工作频率高达266 MHz的
和是一个日益严重的家族的一部分
智能速度
制品
即提供高性能的处理优化
最低的功耗。片上模块,如
视频加速器模块, LCD控制器, USB上,任何─
走, 1线
接口, CMOS传感器接口,并
同步串行接口,为设计人员提供了丰富的套件
外设可以增强许多产品谋求
提供丰富的多媒体体验。
飞思卡尔保留改变的详细规范可能需要的,以允许改进的权
其产品的设计。
飞思卡尔半导体公司, 2005-2008 。版权所有。
介绍
对成本敏感的应用中,NAND闪存控制器允许使用低成本的NAND闪存
装置被用作初级或次级的非易失性存储。片上纠错码(ECC)的
和奇偶校验的NAND闪存控制器的电路释放CPU执行其他任务。 WLAN ,
蓝牙和扩展选件通过PCMCIA / CF ,USB和MMC / SD主机控制器提供。
该装置被装在一个289引脚MAPBGA 。
系统控制
JTAG /多
系统
时钟管理
ARM9平台
ARM926EJ-
我缓存
D
内部CON-
最大
MM
总线控
内存CON-
i.MX21
连接
CSPI ×3
SSI ×2
I
2
C
音频复用器
UART X
1-WIRE
红外
USB OTG / 2
内存扩展
MMC / SD ×2
PCMCIA /
标准的系统I / O
定时器X
PWM
WDOG
RT
GPI
DMAC
人机界面
CSI
LCD控制器
SLCD控制 -
键盘
增强型多媒体加速器
( EMMA )
前置和后置流程 -
视频加速器
图1的i.MX21功能框图
存储器接口
SDRAM
C
EIM / BMI
NFC
1.1
约定
本文档使用以下约定:
划线用于指示一个信号拉低时处于活动状态:例如,RESET 。
1逻辑电平
是对应于布尔值TRUE ( 1 )状态的电压。
逻辑0电平
是对应于布尔值false ( 0 )状态的电压。
“到
SET
位或位手段,建立逻辑电平之一。
“到
明确
位或位手段,建立逻辑电平为零。
MC9328MX21技术数据,版本3.4
2
飞思卡尔半导体公司
介绍
A
信号
是电子结构,其状态传送或改变状态的传达信息。
A
针
是外部的物理连接。相同的引脚可以用于连接多个信号。
断言
意味着一个离散信号处于激活的逻辑状态。
—
低电平有效
信号从逻辑电平1改变为逻辑电平0。
—
高电平有效
信号从逻辑电平0改变为逻辑电平1。
否定
意味着一个断言离散信号改变逻辑状态。
—
低电平有效
信号从逻辑电平0改变为逻辑电平1。
—
高电平有效
信号从逻辑电平1改变为逻辑电平0。
LSB方法
最显著位
or
位,
与MSB指
最有效位
or
位。
引用
低,高字节或字拼写出来。
数字前面加一个百分号( % )是二进制。前面有一个美元符号( $ )或数字
0x
是十六进制。
1.2
目标应用
该的i.MX21是针对先进的信息家电,智能手机,网络浏览器,数码MP3
音频播放器,基于流行的Palm OS平台上的掌上电脑,和消息应用程序。
1.3
参考文档
下列文件是必需的的i.MX21的完整描述,并且必要
与装置设计正确。特别是对于那些不熟悉的ARM926EJ -S处理器
以下文件是有帮助的与本手册一起使用时。
ARM体系结构参考手册
( ARM公司,订单号ARM DDI 0100 )
ARM7TDMI数据表
( ARM公司,订单号ARM DDI 0029 )
ARM920T技术参考手册
( ARM公司,订单号ARM DDI 0151C )
MC9328MX21产品简介
(订单号MC9328MX21P )
MC9328MX21参考手册(订单号
MC9328MX21RM)
飞思卡尔的手册都可以在飞思卡尔半导体公司的Web站点:http : //
www.freescale.com 。这些文件可以直接从飞思卡尔网站下载,或打印
版本可以订购。在ARM公司文档可从http://www.arm.com 。
1.4
订购信息
表1.订购信息
1
订货号
包装尺寸
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
套餐类型
LEAD -FREE
LEAD -FREE
工作范围
0
°
C–70
°
C
0
°
C–70
°
C
表1
为器件提供的订购信息。
MC9328MX21VK!
MC9328MX21VM!
MC9328MX21技术数据,版本3.4
飞思卡尔半导体公司
3
表1.订购信息
1
(续)
订货号
介绍
包装尺寸
套餐类型
工作范围
MC9328MX21DVK!
MC9328MX21DVM!
MC9328MX21CVK!
MC9328MX21CVM!
MC9328MX21CJM
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.65毫米, 14毫米X 14毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
289引脚MAPBGA
0.8毫米, 17毫米x17毫米
LEAD -FREE
LEAD -FREE
LEAD -FREE
LEAD -FREE
LEAD -FREE
-30
°
C–70
°
C
-30
°
C–70
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
-40
°
C–85
°
C
1.5
特点
所述的i.MX21拥有的,能够支持多种应用的功能强大的阵列。下面是一
中的i.MX21功能简要说明。
ARM926EJ -S核心情结
增强型多媒体加速器( EMMA )
显示和视频模块
- LCD控制器( LCDC )
- 智能LCD控制器( SLCDC )
- CMOS传感器接口( CSI )
总线主接口( BMI )
无线连接
- 快速红外线接口( FIRI )
有线连接
- 移动USB - The-Go的( USBOTG )控制器
- 四个通用异步接收器/发送器(能UARTx )
- 三个配置的串行外设接口( CSPIx )的高速数据传输
- 内部IC (I
2
C)总线模块
- 两个同步串行接口( SSI )与IC间声音(我
2
S)
- 数字音频复用器
- 单线控制器
- 键盘接口
扩展内存和I / O卡支持
- 两个多媒体卡和安全数字( MMC / SD )主机控制器模块
MC9328MX21技术数据,版本3.4
4
飞思卡尔半导体公司
信号说明
存储器接口
- 外部接口模块( EIM )
- SDRAM控制器( SDRAMC )
NAND闪存控制器( NFC )
- PCMCIA / CF接口
标准的系统资源
- 时钟发生器模块( CGM)和电源控制模块
- 个通用32位计数器/定时器
看门狗定时器
- 实时时钟/采样定时器( RTC )
- 脉宽调制( PWM )模块
- 直接存储器存取控制器( DMAC )
- 通用I / O( GPIO )端口
- 调试功能
2
信号说明
表2
标识和描述的i.MX21信号。引脚分配中提供
第4节, “针
分配和封装信息“
并在参考范围内的“信号多路复用方案”表
手册。
引脚的连接
表2
仅取决于用户应用程序,但也有一些
未在正常应用中使用的工厂测试信号。以下是这些信号和如何的列表
它们将被终止了的i.MX21处理器的正常操作:
CLKMODE [ 1 : 0 ] :为了确保正常运行,将这些信号为未连接。
OSC26M_TEST :为确保正常运行,请将此信号,因为没有连接。
EXT_48M :为确保正常运行,该信号连接到地面。
EXT_266M :为确保正常运行,该信号连接到地面。
TEST_WB [ 2 : 0 ] :这些信号也被复用的GPIO端口E及副
键盘信号。如果不利用的GPIO功能,或为他们的其他复用这些信号
功能,然后配置为GPIO输入上拉使能,并留下一个无连接。
TEST_WB [ 4 : 3 ] :为了确保正常运行,将这些信号为未连接。
表2的i.MX21信号说明
信号名称
功能/注意事项
外部总线/片选( EIM )
A [25:0]
D [31:0]
EB0
地址总线信号
数据总线信号
MSB字节频闪低电平有效的外部使能字节的信号,控制D [ 31:24]与SDRAM共享
DQM0.
MC9328MX21技术数据,版本3.4
飞思卡尔半导体公司
5