摩托罗拉
半导体技术资料
4位通用移位寄存器
高性能硅栅CMOS
在MC74HC195是引出线的LS195是相同的。该器件的输入是
与标准CMOS输出兼容,具有上拉电阻,它们是
与LSTTL输出兼容。
这种静态移位寄存器具有并行负载,串联负载(右移) ,持有,
和复位操作的模式。这些模式都列在功能
表,并进一步解释可以在引脚说明部分找到。
输出驱动能力: 10输入通道负载
输出直接连接到CMOS , NMOS和TTL
工作电压范围: 2 6 V
低输入电流: 1
A
CMOS器件的高抗噪声特性
符合由JEDEC标准规定的要求
第7A号
芯片的复杂性: 150场效应管或37.5等效门
逻辑图
串行数据
输入
J
K
A
并行
数据
输入
B
C
D
时钟
串行移位/
并行加载
RESET
2
3
4
5
6
7
11
10
9
1
12
15
14
16
MC74HC195
SUF科幻X
塑料包装
CASE 648-08
1
订购信息
MC74HCXXXN
塑料
引脚分配
RESET
J
K
A
B
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
VCC
QA
QB
QC
QD
QD
时钟
串行移位/
并行加载
QA
QB
QC
QD
QD
并行
数据
输出
C
D
GND
PIN 16 = VCC
PIN 8 = GND
功能表
输入
串行
RESET
L
H
H
H
H
H
H
SHIFT /
负载
X
L
H
H
H
H
H
L
时钟
X
J
X
X
X
L
L
H
H
K
X
X
X
H
L
H
L
A
X
a
X
X
X
X
X
并行
B
X
b
X
X
X
X
X
C
X
c
X
X
X
X
X
D
X
d
X
X
X
X
X
QA0
L
H
QAN
QA0
QAN
QAN
QAN
QA
L
a
QB
L
b
输出
QC
L
c
没有变化
QBN
QBN
QBN
QBN
QCN
QCN
QCN
QCN
QCN
QCN
QCN
QCN
QD
L
d
QD
H
d
经营模式
RESET
并行加载
HOLD
保留第一阶段
复位第一阶段
设定第一阶段
切换第一阶段
串行
移
H =高电平(稳态)
L =低电平(稳态)
X =无关
=转变,从低到高的水平。
A,B , C,D =稳态输入的输入电平
A,B ,C或D,分别。
QA0 = QA的表示稳态前的水平
输入条件成立。
QAN , QBN , QCN = QA, QB , QC或水平,
分别之前的最近
过渡
时钟。
10/95
摩托罗拉公司1995年
3–1
REV 6
*最大额定值超出这可能会损坏设备的价值。
功能操作应仅限于推荐工作条件。
降额 - 塑料DIP : - 10毫瓦/
_
C来自65
_
到125
_
C
对于高频率或高负载事项,请参阅摩托罗拉高速CMOS数据手册( DL129 / D)的第2章。
注:关于典型参数值可以在摩托罗拉的高速CMOS数据手册( DL129 / D)的第2章中找到。
最大额定值*
摩托罗拉
DC电气特性
(电压参考GND)
推荐工作条件
MC74HC195
符号
VIN,VOUT
符号
符号
VCC
VOUT
TSTG
ICC
IOUT
VCC
VIN
PD
TL
VOH
TR , TF
IIN
VOL
ICC
TA
VIH
VIL
IIN
焊接温度1毫米的表壳,持续10秒
(塑料DIP )
储存温度
在静止空气中的功耗
直流电源电流, VCC和GND引脚
直流输出电流,每个引脚
DC输入电流,每个引脚
DC输出电压(参考GND)
DC输入电压(参考GND)
直流电源电压(参考GND)
输入上升和下降时间
(图1)
工作温度,所有封装类型
直流输入电压,输出电压(参考GND)
直流电源电压(参考GND)
最大静态电源
电流(每包)
最大输入漏电流
最大低电平输出
电压
最小高电平输出
电压
最大低电平输入
电压
最低高电平输入
电压
参数
参数
参数
VIN = VIH或VIL
|电流输出|
20
A
VIN = VIH或VIL
|电流输出|
20
A
VIN = VCC或GND
IOUT = 0
A
VIN = VCC或GND
VIN = VIH或VIL |电流输出|
|电流输出|
VIN = VIH或VIL |电流输出|
|电流输出|
VOUT = 0.1 V或VCC - 0.1 V
|电流输出|
20
A
VOUT = 0.1 V或VCC - 0.1 V
|电流输出|
20
A
塑料DIP
v
v
v
v
VCC = 2.0 V
VCC = 4.5 V
VCC = 6.0 V
测试条件
- 0.5 VCC + 0.5
- 1.5 VCC + 1.5
3–2
- 65至+ 150
- 0.5 + 7.0
– 55
民
2.0
价值
v
4.0毫安
v
5.2毫安
v
4.0毫安
v
5.2毫安
0
0
0
0
±
50
±
25
±
20
260
750
+ 125
1000
500
400
VCC
最大
6.0
VCC
V
6.0
6.0
4.5
6.0
2.0
4.5
6.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
单位
单位
mW
mA
mA
mA
_
C
_
C
_
C
ns
V
V
V
V
V
- 55
25
_
C
±
0.1
1.5
3.15
4.2
0.26
0.26
3.98
5.48
0.1
0.1
0.1
1.9
4.4
5.9
0.3
0.9
1.2
8
该器件包含保护
电路,以防止损坏
由于高静电压或电
场。但是,必须注意事项
要注意避免的任何应用程序
电压比额定最大高
电压,这种高阻抗税务局局长
CUIT 。为了正常工作, Vin和
Vout的应该限制于
范围GND (VIN或Vout)外部VCC 。
未使用的输入必须始终
绑定到适当的逻辑电
电平(例如, GND或VCC) 。
未使用的输出必须悬空。
保证限额
v
85
_
C
v
125
_
C
高速CMOS逻辑数据
DL129 - 第六版
±
1.0
1.5
3.15
4.2
0.33
0.33
3.84
5.34
0.1
0.1
0.1
1.9
4.4
5.9
0.3
0.9
1.2
80
v
±
1.0
1.5
3.15
4.2
0.40
0.40
3.70
5.20
0.1
0.1
0.1
1.9
4.4
5.9
0.3
0.9
1.2
160
v
单位
A
A
V
V
V
V
注:关于典型参数值可以在摩托罗拉的高速CMOS数据手册( DL129 / D)的第2章中找到。
*用于确定无负载的动态功耗: PD = CPD VCC 2 F + ICC VCC 。对于负载的考虑,见第2章
摩托罗拉高速CMOS数据手册( DL129 / D) 。
注意事项:
1.对于传播延迟与负载以外50 pF的,看到摩托罗拉的高速CMOS数据手册( DL129 / D)的第2章。
典型参数值2.信息可以在摩托罗拉的高速CMOS数据手册( DL129 / D)的第2章中找到。
AC电气特性
( CL = 50 pF的输入TR = TF = 6纳秒)
符号
tPLH的,
的TPH1
tPLH的,
的TPH1
tTLH ,
TTHL
FMAX
CIN
最大输入电容
最大输出转换时间,任何输出
(图1和5)
最大传输延迟,复位到任何Q或QD
(图2和5)
最大传输延迟,时钟到任何Q或QD
(图1和5)
最大时钟频率( 50 %占空比)
(图1和5)
参数
VCC
V
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
—
- 55
25
_
C
150
30
26
145
29
25
6.0
30
35
10
75
15
13
保证限额
高速CMOS逻辑数据
DL129 - 第六版
时序要求
(输入TR = TF = 6纳秒)
符号
CPD
TREC
TR , TF
TSU
TSU
tw
tw
th
th
功率耗散电容(每包) *
最大输入上升和下降时间
(图1)
最小脉冲宽度,复位
(图2)
最小脉冲宽度,时钟
(图1)
最小恢复时间,复位无效到时钟
(图2)
最小保持时间,时钟到串行移位/并行加载
(图4)
最小保持时间,时钟到A , B,C ,D ,J或K
(图3)
最小建立时间,串行移位/并行加载到时钟
(图4)
最小建立时间, A,B , C,D ,J或K时钟
(图3)
参数
3–3
VCC
V
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
- 55
25
_
C
典型的25°C , VCC = 5.0 V
1000
500
400
100
20
17
100
20
17
80
16
14
80
16
14
5
5
5
3
3
3
3
3
3
保证限额
1000
500
400
100
20
17
100
20
17
125
25
21
125
25
21
190
38
33
180
36
31
4.8
24
28
10
95
19
16
95
5
5
5
3
3
3
3
3
3
1000
500
400
120
24
20
120
24
20
150
30
26
150
30
26
225
45
38
220
44
38
110
22
19
4.0
20
24
10
5
5
5
3
3
3
3
3
3
v
85
_
C
v
125
_
C
v
85
_
C
v
125
_
C
MC74HC195
摩托罗拉
兆赫
单位
单位
pF
pF
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
MC74HC195
引脚说明
数据输入
A, B,C , D(引脚4 , 5 , 6 , 7 )
并行数据输入。
输出
QA , QB , QC , QD , QD (引脚15 , 14 , 13 , 12 , 11 )
并行数据输出。
控制输入
时钟(引脚10 )
时钟输入。移位寄存器是完全静态的,可以让
时钟速率下降到直流的连续或间歇模式。
串行移位/并行加载(引脚9 )
按住Shift键或负载控制。低层次应用到这个引脚允许
将数据从并行输入端加载的。数据被装入
时钟输入的上升沿。高级别允许
数据以在由J和K所决定的方式移位CON-
控制输入。
复位(引脚1 )
低层次应用到这个引脚复位各个阶段和力量
所有输出低电平。
J,K (引脚2,3)
换档控制。随着串行移位/并行加载高,J和K
控制的操作模式,如图所示,在功能
表。
J = L, K为H
与时钟输入的上升沿,每个比特是
向右移动(在该方向上的QA朝向QD) 1阶段
和A阶段保持其原来的状态。
J为H ,K = L
与时钟输入的上升沿,每个比特是
向右移位(在QA朝向QD的方向) 1阶段和
质量保证输出反相。
= K = L
与时钟输入的上升沿,每个比特是
向右移位(在该方向的QA向QD) 1阶段和一个
低被装入阶段A.
J = K为H
与时钟输入的上升沿,每个比特是
向右移位(在该方向的QA向QD) 1阶段和一个
高被装入阶段A.
开关波形
tw
RESET
tr
时钟
90%
50%
10%
tw
1/fmax
TPLH
Q
90%
50%
10%
tTLH
TTHL
时钟
的TPH1
Q
50%
TREC
50%
VCC
GND
tf
VCC
GND
TPLH
Q
50%
50%
GND
的TPH1
VCC
图1 。
图2中。
有效
输入
A, B,C ,
D,J或K
VCC
50%
GND
TSU
时钟
th
VCC
50%
GND
时钟
串行移位
并行加载
50%
有效
VCC
GND
TSU
th
VCC
50%
GND
网络连接gure 3 。
图4中。
摩托罗拉
3–4
高速CMOS逻辑数据
DL129 - 第六版