MC68EZ328P/D
第2版
,
10/2001
MC68EZ328
MC68EZ328 (龙珠 EZ )
集成的便携式系统处理器
产品简介
在龙珠家族的第二个成员,所述MC68EZ328 (图1中示出) ,继承的显示能力
原来的龙珠处理器,但功能与外围设备的精简列表更加灵活的LCD控制器
放置在更小的封装。该处理器主要是针对需要更少的便携式消费类产品
外围设备和更灵活的LCD控制器。通过提供3.3V ,全静态操作效率100 TQFP和
144 MAPBGA封装, MC68EZ328
提供具有成本效益的性能,以满足广泛的
今天的便携式消费市场的需求。
68EC000 HCMOS
STATIC
CORE
8-/16-BIT
系统
68000 BUS
积分
模块( SIM28 )
接口
时钟SYNTHE-
与SIZER
RTC
功率控制
处理器
控制和
仿真&
引导
68EC000内部总线
打断
调节器
16-BIT
定时器
模块
DRAM控制器
液晶显示
调节器
SPI
PWM
UART
同
红外线
支持
图1. MC68EZ328框图
本文件包含的新产品信息。规格及信息
本文如有更改,恕不另行通知。
摩托罗拉公司, 2001年。保留所有权利。
1
主要特点
静态68EC000核处理器等同于MC68EC000微处理器
是MC68EZ328的主要特点如下:
—
与MC68000和MC68EC000完全兼容
—
32位内部地址总线
- 能够寻址最大4× 16MB的块,片选CSA的24位外部地址总线,
公务员事务局,并与芯片4× 4 MB块选择CSC , CSD
—
16位芯片MC68000的总线操作的数据总线
—
静态设计使得处理器的时钟被停止,以提供省电
—
在16.58 MHz的处理器时钟2.7 MIPS的性能,并在20 MHz处理器3.25 MIPS性能
时钟
—
外部M68000总线接口具有可选的总线宽度为8位和16位数据端口
系统集成模块( SIM28 - EZ ) ,集成了许多功能通常与外部阵列
逻辑,诸如:
—
系统配置,可编程地址映射
—
无缝连接SRAM , EPROM , FLASH存储器
—
与等待状态产生逻辑8个可编程芯片选择
—
4个可编程的中断I / O和键盘中断功能
—
5个通用可编程边沿/电/极性IRQ中断
—
其它可编程I / O,复用的外设功能多达47并行I / O
—
片上外围模块的可编程的中断向量响应
—
低功率模式控制
DRAM控制器
- 支持CAS先于RAS的刷新周期和自刷新模式的DRAM
—
支持8位/ 16位端口DRAM
—
EDO或LCDC访问自动快速页面模式
—
可编程的刷新率
—
最多支持2组的DRAM / EDO DRAM
—
可编程列地址的大小
UART
—
支持IrDA物理层协议高达115.2kbps的
—
8字节FIFO的Tx和12字节FIFO的接收
串行外设接口端口
—
16位可编程SPI支持外设
—
主模式支持
16位通用计数器/定时器
—
自动产生中断
—
在16.58 MHz的系统时钟60纳秒分辨率
2
MC68EZ328产品简介
—
定时器输入/输出引脚
实时时钟/采样定时器
—
对于RTC单独的电源
—
一个可编程报警
—
能够数到512天
—
采样定时器,可选频率( 4赫兹, 8HZ , 16HZ ,为32Hz , 64HZ , 128Hz , 256HZ , 512Hz ) ;
产生中断的数字化采样,或键盘去抖
LCD控制器
- 软件可编程的屏幕尺寸(最大640 * 512 ) ,支持单(非分割)单色
板
- 能够直接驱动流行的LCD驱动器/摩托罗拉,夏普,日立,东芝模块
等等
- 支持B / W, 4灰色和16灰度级显示
- 利用系统内存作为显示内存
- 采用8位PWM LCD对比度控制
脉冲宽度调制(PWM )模块
- 8位分辨率
- 5字节的FIFO提供性能更高的灵活性
- 声音和旋律产生
内置仿真功能
- 带片选的仿真调试监控专用存储空间
- 专用中断(中断级7) ICE
- 一个地址信号比较器和屏蔽一个控制信号比较支持
单个或多个硬件执行断点
- 一个断点指令插入单元
引导模式功能
- 允许用户通过UART系统和下载程序/数据初始化系统内存
- 接受执行命令来运行程序存储在系统内存
- 提供了一个8字节长的指令缓冲器为68000指令的存储和执行
电源管理
- 全静态HCMOS技术
- 使用32.768千赫/ 38.4 kHz晶振全变频控制可编程时钟合成器
- 低功率停机功能
- 模块可以单独关断
- 低功耗模式控制
操作从DC到16.58兆赫(处理器时钟)
的( 3.3 +/- 10 % )V工作电压
紧凑的100引脚和144引脚MAPBGA TQFP封装
主要特点
3
系统CON组fi guration
2
系统集成模块
该MC68EZ328系统集成模块( SIM28 -EZ )由几个函数控制
系统启动时,初始化,配置,以及外部总线具有最小的外部设备。该
存储器接口允许用户与广泛使用的SRAM和EPROM作为接口无缝地
以及FLASH存储器。与芯片选择逻辑的协助下,等待状态可以是可编程的。该
中断控制器接受并从内部模块和外部产生的解析优先
中断。它还处理了屏蔽和唤醒选择控制的功率控制。低功率
逻辑可以用来通过改变频率或停止CPU ,以控制CPU的功耗。在
此外, SIM28 -EZ是能够配置所述销,以允许用户选择任一专用的I / O或
并行I / O 。此功能有助于通过回收来增加可用的I / O端口的数量时的
专用功能不被使用。
2.1
系统CON组fi guration
该MC68EZ328系统配置逻辑包括一个系统控制寄存器(SCR ),它允许所述的
用户配置的主要功能如下操作:
系统状态和控制逻辑
总线错误发电控制
从用户程序访问保护模块控制寄存器
2.2
VCO / PLL时钟合成器
时钟合成器可与任何外部晶振或外部振荡器的参考操作,
使用内部锁相环(PLL)和压控振荡器(VCO) ,或外部时钟
可以直接在工作频率驱动时钟信号。
2.3
芯片选择逻辑
该MC68EZ328提供8个可编程通用的片选信号。对于给定的芯片级
选择模块,用户可以选择的芯片选择是否允许只读或读写
访问,是否DTACK是此片选自动生成的,经过多少等待状态
(从零至6 )的DTACK将生成。
2.4
外部总线接口
外部总线接口处理的信息的内部68EC000芯和之间的转移
存储器,外围设备,或在外部地址空间的其它处理单元。它由一个16位的
68000总线接口,用于内部和一个8位接口到外部。
2.5
中断控制器
中断控制器接受并优先内部和外部的中断请求,并产生一个
在CPU的中断响应周期向量号。中断嵌套还设置以使得
4
MC68EZ328产品简介
并行通用I / O端口
一个低优先级中断的中断服务程序可以被更高优先级的中断被暂停
请求。芯片上的中断控制器具有以下主要特点:
优先级的中断源(内部和外部)
一种全嵌套中断环境
可编程矢量生成
中断屏蔽
唤醒中断屏蔽
2.6
并行通用I / O端口
该MC68EZ328支持多达54位通用I / O端口,它可以被配置为中普通
通用I / O引脚或片上模块的专用外设接口引脚。每个端口引脚可
独立编程的通用I / O引脚,而其他引脚有关同一芯片上
外围设备可被用作专用引脚。即使所有的引脚为特定的外设配置为
通用的I / O ,外围仍将正常工作,虽然这只是在所述的情况下是有用
RTC和定时器模块。
2.7
低功耗停止逻辑
提供多种选项,省电可供选择:关闭不使用的外设,从而降低处理器的时钟
速度,禁用处理器干脆,或这些的组合。
唤醒从低功率模式可以通过产生一个中断时,中断控制器逻辑来实现
它贯穿处理器的低功耗的时期。可选的中断将导致唤醒的
68EC000核心。片上外设可以启动唤醒;例如,定时器可以被设置为唤醒
起来后,在一定经过时间,或外部事件的数量。
3
DRAM控制器
为了提供系统设计人员更多的灵活性, MC68EZ328支持无缝连接
8位或16位的DRAM 。这DRAM控制器最多支持DRAM / EDO DRAM的两家银行各
银行高达512kx8 , 256kx16,1Mx16 ,或8Mx8 。此外, CAS先于RAS的刷新周期和自我
刷新模式DRAM也支持。
4
UART和红外通讯支持
该UART正常波特率支持标准的异步串行通信和兼容
带有IrDA 1.0物理通信与高达115.2 Kbps的协议。
DRAM控制器
5
MC68EZ328P/D
第2版
,
10/2001
MC68EZ328
MC68EZ328 (龙珠 EZ )
集成的便携式系统处理器
产品简介
在龙珠家族的第二个成员,所述MC68EZ328 (图1中示出) ,继承的显示能力
原来的龙珠处理器,但功能与外围设备的精简列表更加灵活的LCD控制器
放置在更小的封装。该处理器主要是针对需要更少的便携式消费类产品
外围设备和更灵活的LCD控制器。通过提供3.3V ,全静态操作效率100 TQFP和
144 MAPBGA封装, MC68EZ328
提供具有成本效益的性能,以满足广泛的
今天的便携式消费市场的需求。
68EC000 HCMOS
STATIC
CORE
8-/16-BIT
系统
68000 BUS
积分
模块( SIM28 )
接口
时钟SYNTHE-
与SIZER
RTC
功率控制
处理器
控制和
仿真&
引导
68EC000内部总线
打断
调节器
16-BIT
定时器
模块
DRAM控制器
液晶显示
调节器
SPI
PWM
UART
同
红外线
支持
图1. MC68EZ328框图
本文件包含的新产品信息。规格及信息
本文如有更改,恕不另行通知。
摩托罗拉公司, 2001年。保留所有权利。
1
主要特点
静态68EC000核处理器等同于MC68EC000微处理器
是MC68EZ328的主要特点如下:
—
与MC68000和MC68EC000完全兼容
—
32位内部地址总线
- 能够寻址最大4× 16MB的块,片选CSA的24位外部地址总线,
公务员事务局,并与芯片4× 4 MB块选择CSC , CSD
—
16位芯片MC68000的总线操作的数据总线
—
静态设计使得处理器的时钟被停止,以提供省电
—
在16.58 MHz的处理器时钟2.7 MIPS的性能,并在20 MHz处理器3.25 MIPS性能
时钟
—
外部M68000总线接口具有可选的总线宽度为8位和16位数据端口
系统集成模块( SIM28 - EZ ) ,集成了许多功能通常与外部阵列
逻辑,诸如:
—
系统配置,可编程地址映射
—
无缝连接SRAM , EPROM , FLASH存储器
—
与等待状态产生逻辑8个可编程芯片选择
—
4个可编程的中断I / O和键盘中断功能
—
5个通用可编程边沿/电/极性IRQ中断
—
其它可编程I / O,复用的外设功能多达47并行I / O
—
片上外围模块的可编程的中断向量响应
—
低功率模式控制
DRAM控制器
- 支持CAS先于RAS的刷新周期和自刷新模式的DRAM
—
支持8位/ 16位端口DRAM
—
EDO或LCDC访问自动快速页面模式
—
可编程的刷新率
—
最多支持2组的DRAM / EDO DRAM
—
可编程列地址的大小
UART
—
支持IrDA物理层协议高达115.2kbps的
—
8字节FIFO的Tx和12字节FIFO的接收
串行外设接口端口
—
16位可编程SPI支持外设
—
主模式支持
16位通用计数器/定时器
—
自动产生中断
—
在16.58 MHz的系统时钟60纳秒分辨率
2
MC68EZ328产品简介
—
定时器输入/输出引脚
实时时钟/采样定时器
—
对于RTC单独的电源
—
一个可编程报警
—
能够数到512天
—
采样定时器,可选频率( 4赫兹, 8HZ , 16HZ ,为32Hz , 64HZ , 128Hz , 256HZ , 512Hz ) ;
产生中断的数字化采样,或键盘去抖
LCD控制器
- 软件可编程的屏幕尺寸(最大640 * 512 ) ,支持单(非分割)单色
板
- 能够直接驱动流行的LCD驱动器/摩托罗拉,夏普,日立,东芝模块
等等
- 支持B / W, 4灰色和16灰度级显示
- 利用系统内存作为显示内存
- 采用8位PWM LCD对比度控制
脉冲宽度调制(PWM )模块
- 8位分辨率
- 5字节的FIFO提供性能更高的灵活性
- 声音和旋律产生
内置仿真功能
- 带片选的仿真调试监控专用存储空间
- 专用中断(中断级7) ICE
- 一个地址信号比较器和屏蔽一个控制信号比较支持
单个或多个硬件执行断点
- 一个断点指令插入单元
引导模式功能
- 允许用户通过UART系统和下载程序/数据初始化系统内存
- 接受执行命令来运行程序存储在系统内存
- 提供了一个8字节长的指令缓冲器为68000指令的存储和执行
电源管理
- 全静态HCMOS技术
- 使用32.768千赫/ 38.4 kHz晶振全变频控制可编程时钟合成器
- 低功率停机功能
- 模块可以单独关断
- 低功耗模式控制
操作从DC到16.58兆赫(处理器时钟)
的( 3.3 +/- 10 % )V工作电压
紧凑的100引脚和144引脚MAPBGA TQFP封装
主要特点
3
系统CON组fi guration
2
系统集成模块
该MC68EZ328系统集成模块( SIM28 -EZ )由几个函数控制
系统启动时,初始化,配置,以及外部总线具有最小的外部设备。该
存储器接口允许用户与广泛使用的SRAM和EPROM作为接口无缝地
以及FLASH存储器。与芯片选择逻辑的协助下,等待状态可以是可编程的。该
中断控制器接受并从内部模块和外部产生的解析优先
中断。它还处理了屏蔽和唤醒选择控制的功率控制。低功率
逻辑可以用来通过改变频率或停止CPU ,以控制CPU的功耗。在
此外, SIM28 -EZ是能够配置所述销,以允许用户选择任一专用的I / O或
并行I / O 。此功能有助于通过回收来增加可用的I / O端口的数量时的
专用功能不被使用。
2.1
系统CON组fi guration
该MC68EZ328系统配置逻辑包括一个系统控制寄存器(SCR ),它允许所述的
用户配置的主要功能如下操作:
系统状态和控制逻辑
总线错误发电控制
从用户程序访问保护模块控制寄存器
2.2
VCO / PLL时钟合成器
时钟合成器可与任何外部晶振或外部振荡器的参考操作,
使用内部锁相环(PLL)和压控振荡器(VCO) ,或外部时钟
可以直接在工作频率驱动时钟信号。
2.3
芯片选择逻辑
该MC68EZ328提供8个可编程通用的片选信号。对于给定的芯片级
选择模块,用户可以选择的芯片选择是否允许只读或读写
访问,是否DTACK是此片选自动生成的,经过多少等待状态
(从零至6 )的DTACK将生成。
2.4
外部总线接口
外部总线接口处理的信息的内部68EC000芯和之间的转移
存储器,外围设备,或在外部地址空间的其它处理单元。它由一个16位的
68000总线接口,用于内部和一个8位接口到外部。
2.5
中断控制器
中断控制器接受并优先内部和外部的中断请求,并产生一个
在CPU的中断响应周期向量号。中断嵌套还设置以使得
4
MC68EZ328产品简介
并行通用I / O端口
一个低优先级中断的中断服务程序可以被更高优先级的中断被暂停
请求。芯片上的中断控制器具有以下主要特点:
优先级的中断源(内部和外部)
一种全嵌套中断环境
可编程矢量生成
中断屏蔽
唤醒中断屏蔽
2.6
并行通用I / O端口
该MC68EZ328支持多达54位通用I / O端口,它可以被配置为中普通
通用I / O引脚或片上模块的专用外设接口引脚。每个端口引脚可
独立编程的通用I / O引脚,而其他引脚有关同一芯片上
外围设备可被用作专用引脚。即使所有的引脚为特定的外设配置为
通用的I / O ,外围仍将正常工作,虽然这只是在所述的情况下是有用
RTC和定时器模块。
2.7
低功耗停止逻辑
提供多种选项,省电可供选择:关闭不使用的外设,从而降低处理器的时钟
速度,禁用处理器干脆,或这些的组合。
唤醒从低功率模式可以通过产生一个中断时,中断控制器逻辑来实现
它贯穿处理器的低功耗的时期。可选的中断将导致唤醒的
68EC000核心。片上外设可以启动唤醒;例如,定时器可以被设置为唤醒
起来后,在一定经过时间,或外部事件的数量。
3
DRAM控制器
为了提供系统设计人员更多的灵活性, MC68EZ328支持无缝连接
8位或16位的DRAM 。这DRAM控制器最多支持DRAM / EDO DRAM的两家银行各
银行高达512kx8 , 256kx16,1Mx16 ,或8Mx8 。此外, CAS先于RAS的刷新周期和自我
刷新模式DRAM也支持。
4
UART和红外通讯支持
该UART正常波特率支持标准的异步串行通信和兼容
带有IrDA 1.0物理通信与高达115.2 Kbps的协议。
DRAM控制器
5