超前信息
NTSC
数字视频编码器
HCMOS技术
该MC44722和MC44723的数字视频编码器( DVE ) 。
它们将ITU - 656分之601标准的4 : 2 : 2位Paralellel数据转换成
模拟复合视频, S- Video或Y / CB / CR在PAL和NTSC
格式。他们接受复用( ( CB , Y, CR ) Y)信号从
数字信号源,如MPEG解码器,并可以作为一个同步
发电机主。所有的视频处理,数字化完成,
无需外部调整。
专为数字卫星,有线数字电视解码器
和多媒体终端。
MC44722
MC44723
万维网操作( PAL - BDGHI , PAL -N , PAL -M , NTSC -M )
SMPTE
170M
/ ITU -
R 624
复合视频输出
可编程彩色副载波频率
模拟卧式,立式,骨架
or
综合
同步输出
同步提取从数字输入数据( SAV , EAV )
同步极性和水平相位控制
主机或从机同步(H /垂直同步,
H / FSYNC , ITU- R656奴隶)
手术
隔行或非隔行支持
625/50 525/60或ITU - 656分之601
8-bit
( ( CB , Y, CR )Y )数字输入
亮度2X /色度4倍过采样滤波
外部VBI信息数据输入
(如图文电视信息数据)
CVBS / YS / CS
or
Y / CB / CR
模拟输出通过
10-bit
数模转换器
轻松地通过串行总线编程(
I2C
or
SPI
公交车)
2硬件I2C芯片地址
闭路字幕
和
CGMS
信息数据的插入
MACROVISION版本。 7.01
防复制信号插入
(仅MC44722支持NTSC模式)
芯片
颜色 - 酒吧
发电机
+3.3V
电源或
+3.3V(Digital)/+5V(Analog)
电源
引脚兼容
MC44720FT
FT后缀
48 QFP
( 0.8mm间距)
该MC44722器件是由美国专利号4,631,603,4,577,216和4819098等保护
知识产权。在设备使用Macrovision的复制保护技术必须
授权由Macrovision并且仅适用于家庭和其它有限的付费观点仅使用,除非
Macrovision另有书面授权。逆向工程或反汇编是禁止的。
1号
MC44722 / 3版本0.23 3月24日/ 97
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
【端子接线图]
43
48
42
47
41
46
40
45
39
44
38
TP8
DVDD
DVSS
TP0
TP1
TP7
TP2
TP3
TP4
TP5
1
2
3
4
5
6
7
8
9
10
11
12
CVBS / CB
CVBS / CB
CVBS / CbVdd
Y
Y
YVDD
C /铬
C /铬
CVDD
DAVSS
IBIAS
PAL / NTSC
DAVDD
赤巴
SDA / SI
SCL / SCK
VReff
TEST
DVDD
DVSS
时钟
RESET
TP6
TP9
HSYNC
F /垂直同步
EXT
TVIN
DVIN0
37
36
35
34
33
32
31
30
29
28
27
26
25
MC44722
MC44723
DVIN1
DVIN2
DVIN3
DVIN4
DVIN5
DVIN6
DVIN7
18
13
19
SEL
SO
14
20
15
21
16
22
17
23
2号
24
MC44722 / 3版本0.23 3月24日/ 97
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
[引脚说明]
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25~32
33
34
35
36
37
38
39~41
42
43
44~48
名字
CVBS / CB
CVBS / CB
CVBS / CbVdd
Y
Y
YVDD
C /铬
C /铬
C / CrVdd
DAVSS
IBIAS
DAVDD
VReff
赤巴
TEST
SO
SDA / SI
SCL / SCK
SEL
DVSS
时钟
DVDD
RESET
PAL / NTSC
DVIN7~0
TVIN
EXT
F /垂直同步
HSYNC
TP9
TP8
TP7~5
DVSS
DVDD
TP4~0
I / O
O
O
O
O
O
O
O
说明
模拟复合视频信号输出或C b信号的输出电流驱动(正)
模拟复合视频信号输出或C b信号的输出电流驱动(负)
电源为CVBS / CB DAC电路
模拟亮度信号的输出电流驱动(正)
模拟亮度信号的输出电流驱动(负)
电源Y的DAC电路
模拟色度信号输出或Cr信号的输出电流驱动(正)
模拟色度信号输出或Cr信号的输出电流驱动(负)
电源的C /铬DAC电路
地面的DAC电路
参考电流为3的DAC
电源为DAC电路
基准满量程电压为3的DAC
I2C芯片地址选择{ 0 : 42 (十六进制) / 43 (十六进制) 1 : 1C (十六进制) / 1D (十六进制) }
TEST引脚(接地)
如果SPI模式下,串行数据输出/如果I2C模式下,连接到接地
串行数据输入,开漏输出/如果SPI模式下,串行数据输入
串行时钟
连接到接地/如果SPI模式下,该引脚为片选
地面数字电路
27MHz的时钟输入
电源为数字电路
复位信号,低电平有效
NTSC / PAL选择。该引脚活跃,只有复位时间。 ( NTSC制式: PAL低:高)
8位复用Y / CR / Cb的4 : 2 : 2的数据( CCIR REC656 )输入( 1 )
测试数据输入
CSYNC /帧同步输出或外部VBI信息输入
帧同步和垂直同步输入/输出
水平同步输入/输出
对于D / A转换器的测试
MUX开关的8位复用Y / CR / Cb的4 : 2 : 2的数据( CCIR REC656 )输入模式,或
测试数据输入/输出
8位复用4 : 2 : 2的数据( CCIR REC656 / 601 ),输入( 2 ) ,或复用铬/ CB数据
在16位的输入模式(CCIR REC656 / 601)的输入(MSB : TP7 ) ,或测试数据输入/输出
地面数字电路
电源为数字电路
8位复用4 : 2 : 2的数据( CCIR REC656 / 601 ),输入( 2 ) ,或复用铬/ CB数据
( CCIR REC656 / 601 ),输入16位输入模式( LSB : TP0 ) ,或测试数据输入/输出
I
Z( O)
I / O ( I)
I
(I)
I
I
I
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
号
3
MC44722 / 3版本0.23 3月24日/ 97
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
[框图]
F /垂直同步
赤巴
DVDD
DVDD
DVSS
DVSS
CGMS_gen
CC_gen
0
EXT
HSYNC
YVDD
Sync_generator
BG
复制
保护
公共汽车
CVBS / CbVdd
C / CrVdd
DAC
YOUT
YOUT
CVBSOUT / CB
CVBSOUT / CB
COUT /铬
COUT /铬
VReff
IBIAS
DAVDD
DAVSS
H,V
0
解复用
0
调制器
0
0
0
TP0~7
Cb
TVIN
时钟
RESET
PAL / NTSC
Cr
副载波
根
I2C / SPI
TEST
MC44722/3
SO
SEL
SCL / SCK
SDA / SI
TP0~9
TEST
I2C / SPI芯片地址
42/43(hex)
1C/1D(hex)
4号
MC44722 / 3版本0.23 3月24日/ 97
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
BIAS
DAC
DAC
DVIN
Y
0
OFF_SET
[功能说明]
时钟
27.0Mhz是必要的。在时钟信号,这个信号需要被激活之前,复位引脚拉高。
(参见图1和图2)
复位程序
RESET是电平敏感输入引脚。驱动复位引脚为低电平,导致DVE复位。在27MHz的DVE
时钟信号必须有效复位信号释放之前。解除复位将锁存PAL的状态/
NTSC , TVIN和SEL引脚。
在PAL / NTSC引脚决定的DVE控制寄存器的缺省值。默认寄存器
值已被选择,使标准的PAL或NTSC视频会立即出现在DAC输出
当一个有效的输入的数字视频数据流的存在。
有关SEL管脚的值决定了默认的串行通信模式。如果为低电平, DVE使用I2C总线
操作。如果高,在DVE使用4线SPI操作。
复位后, VBI信号(闭路字幕和CGMS )被禁用。
(见页---子地址寄存器的描述。 )
图1 : DVIN数据输入时序
输入时钟27MHz的
50%
TDS
输入数据
DVIN0~7
TDH
图2 :同步数据输出时序
27MHz的时钟
输出数据
TP0~8
输出数据
H / VF同步
Td
Td
5号
MC44722 / 3版本0.23 3月24日/ 97
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。