飞思卡尔半导体公司
技术参数
文档编号: MC34701
REV 7.0 , 8/2007
1.5A开关模式电源
供应与线性稳压器
在34701提供了有效供应飞思卡尔的手段
电源QUICC I ,II和飞思卡尔的其他家庭
微处理器和DSP 。在34701采用了高
性能开关稳压器,提供直接供应的
微处理器核心,以及一个低压差( LDO )线性稳压器
控制电路提供微处理器的I / O和总线电压。
开关调节器是一种高效率的同步降压
稳压器集成了N通道功率MOSFET提供
保护功能,并允许空间高效,紧凑的设计。
在34701集成了许多先进的功能;例如,精确
保持向上/向下电源定序,以确保正确的
操作和保护的CPU和电源系统。
特点
工作电压为2.8V至6.0V
高精度输出电压
快速瞬态响应
转换器的输出电流可达1.5A
欠压锁定和过电流保护
使能输入和可编程看门狗定时器
通过我的电压裕量
2
C总线
具有可编程上电延时复位
通过后缀代码EW指定的无铅封装
I
2
C是飞利浦公司的商标。
34701
电源
EW (无铅)后缀
98AARH99137A
32引脚SOICW
订购信息
设备
MCZ34701EW/R2
温度
范围(T
A
)
-40到85°C
包
32 SOICW
2.8 V至6.0 V输入
34701
VIN2
VBD
VBST
RT
VIN1
LDRV
CS
LDO
LFB
MPC8xxx
RST
BOOT
SW
VOUT
保护地
INV
VDDI
VBST
可调:
0.8 V至VIN -
降
PORESET
其他
电路
可调:
0.8 V至VIN -
降
VDDH ( I / O的)
ADDR
SDA
SCL
GND
EN1
EN2
CLKSYN
CLKSEL
可选
频率
VDDL (核心)
图1. 34701简化应用图
飞思卡尔半导体公司保留随时更改细节规格的权利,
视需要而定,以允许改善其产品的设计。
飞思卡尔半导体公司2007年版权所有。
引脚连接
引脚连接
频率
INV
V
OUT
V
IN2
V
IN2
SW
SW
GND
GND
保护地
保护地
VBD
VBST
BOOT
SDA
SCL
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
CLKSYN
CLKSEL
RST
RT
EN2
EN1
ADDR
GND
GND
V
DD1
V
IN1
LDRV
CS
LDO
LFB
LCMP
图3.引脚连接
表1中。
引脚功能说明
每个引脚的功能描述可以在找到
功能引脚说明
部分自
第16页。
针
1
引脚名称
频率
正式名称
振荡器频率
德网络nition
这种切换频率选择引脚可以通过连接外部调整
电阻RF的FREQ引脚。默认的开关频率( FREQ端保持开路或
绑VDDI )被设定为300kHz的。
降压控制器误差放大器的反相输入。
降压转换器的输出电压。开关稳压电源的输入引脚
顺序控制电路。
降压型稳压器的电源输入。漏高侧功率MOSFET的。
降压调节器的开关节点。该引脚被连接到电感器。
该IC的模拟地,热散热。
2
3
INV
VOUT
反相输入
输出电压
4, 5
6, 7
8, 9
24, 25
10, 11
12
13
VIN2
SW
GND
输入电压2
开关
地
保护地
VBD
VBST
电源地
提升排水
升压
降压型稳压电源地。
漏内部升压稳压器功率MOSFET 。
内部升压稳压器的输出电压。内部升压型稳压器提供20mA的
输出电流供给驱动电路的集成功率MOSFET和
外部N沟道功率线性稳压器MOSFET 。在VBST电压
脚是7.75V (标称值) 。
自举电容输入。
I
2
C总线引脚。串行数据。
I
2
C总线引脚。串行时钟。
线性稳压器补偿引脚。
线性稳压器的反馈引脚。
线性稳压电源时序控制电路的输入引脚。
14
15
16
17
18
19
BOOT
SDA
SCL
LCMP
LFB
LDO
引导
串行数据
串行时钟
线性补偿
线性反馈
线性稳压器
34701
模拟集成电路设备数据
飞思卡尔半导体公司
3
引脚连接
表1中。
引脚功能说明(续)
每个引脚的功能描述可以在找到
功能引脚说明
部分自
第16页。
针
20
引脚名称
CS
正式名称
电流检测
德网络nition
LDO的电流检测引脚。过电流保护的外部线性稳压器
功率MOSFET 。以上所述的LDO电流检测电阻RS上的电压降被检测
之间的CS和LDO引脚。 LDO的电流限制可以通过选择进行调整
的电流检测电阻RS的正确值。
外部通N沟道MOSFET的LDO栅极驱动。
输入电源引脚的集成电路。在IC的内部电路
通过此引脚提供。
内部电源电压。陶瓷的低ESR 1uF的6V X5R或X7R电容器
推荐使用。
I
2
C类地址的选择。该引脚可以悬空,连接到VDDI或接地
通过一个10kΩ电阻。
启用1输入。的逻辑状态的组合,使1和2启用
输入确定的操作模式,并在IC的电源排序的类型。
启用2输入。的逻辑状态的组合,使1和2启用
输入确定的操作模式,并在IC的电源排序的类型。
该引脚允许上电复位延时的编程通过外部手段
RC网络。
重置控制电路,显示器无论是开关稳压器和LDO反馈
电压。它是一个开放漏极输出,并具有被上拉至一定的电源电压
(例如, LDO的输出)通过一个外部电阻器。
该引脚设置CLKSYN引脚要么振荡器输出或输入同步
引脚。该CLKSEL引脚也用于I
2
C类地址的选择。
振荡器输出/同步输入引脚。
21
22
LDRV
VIN1
线性驱动器
输入电压1
23
VDDI
电源
26
ADDR
地址
27
EN1
启用1
28
EN2
启用2
29
RT
复位定时器
30
RST
复位输出
(低电平有效)
31
CLKSEL
时钟选择
32
CLKSYN
时钟同步
34701
4
模拟集成电路设备数据
飞思卡尔半导体公司
电气特性
最大额定值
电气特性
最大额定值
表2.最大额定值
所有电压都是相对于地,除非另有说明。超过这些额定值可能会导致故障或永久
损坏设备。
等级
电气额定值
电源电压
开关节点电压
降压稳压器自举输入电压( BOOT - SW)
升压型稳压器输出电压
升压型稳压器漏极电压
RST
漏极电压
符号
价值
单位
V
IN1
, V
IN2
V
SW
V
IN( BOOT )
V
BST
V
BD
V
RST
-0.3 7.0
-1.0 7.0
-0.3 8.5
-0.3 8.5
-0.3 9.5
-0.3 7.0
-0.3 7.0
-0.3 7.0
V
V
V
V
V
V
V
V
V
使能引脚电压在EN1 , EN2
逻辑引脚电压在SDA , SCL
模拟引脚电压
LDO , VOUT ,
RST
LDRV , LCMP , CS
引脚电压在CLKSEL , ADDR , RT ,频率, VDDI , CLKSYN , INV , LFB
ESD电压
(1)
人体模型
机器型号
V
EN
V
登录
V
OUT
V
LIN
V
逻辑
-0.3 7.0
-0.3 8.5
-0.3 3.6
V
V
V
ESD
±2000
±200
笔记
1. ESD1测试是按照人体模型进行(C
ZAP
= 100 pF的,R
ZAP
= 1500
),
ESD2测试是在执行
根据机器模型(C
ZAP
= 200 pF的,R
ZAP
= 0
),
而充电的设备型号。
34701
模拟集成电路设备数据
飞思卡尔半导体公司
5