由MC34115订购此文件/ D
MC34115
连续可变斜率
Δ调制器/解调器
提供了一种简化的方法以数字语音编码/解码,该
MC34115 CVSD被设计用于语音合成和商业电话
应用程序。单个IC提供了编码和解码功能。
编码和解码功能可选带数字输入
兼容的I2L利用 - 线性双极技术
无级变速
斜率增量
调制器/解调器
半导体
技术参数
CMOS兼容的数字输出
数字输入阈值可选( VCC / 2参考片上提供)
3位算法
16
1
P后缀
塑料包装
CASE 648
16
CVSD框图
编码/解码
15
模拟量输入
类似物
反馈
1
2
–
+
时钟
14
VCC
16
1
DW后缀
塑料包装
CASE 751G
(SO–16L)
数字13
数据输入
数字12
门槛
引脚连接
–
+
VTH
3–Bit
移位寄存器
Q Q Q Q Q Q
模拟输入( - ) 1
模拟反馈( + ) 2
音节过滤器3
增益控制4
逻辑
11巧合
产量
V / I
变流器
坡
极性
开关
IINT
6
滤波器
输入
(–)
8
VEE
参考输入( + ) 5
滤波器输入( - ) 6
模拟输出
3
4
音节过滤器
增益控制
IGC
VEE
7
8
( TOP VIEW )
16 VCC
15编码/解码
14个时钟
13数字数据输入( - )
12数字阈值
11重合输出
10 VCC / 2输出
9数字输出
数字输出
VCC / 2输出
9
10
IREF
IO
7
类似物
产量
VCC/2
REF
积分
扩音器
–
+
5
REF
输入
(+)
订购信息
设备
MC34115P
操作
温度范围
TA = 0°到+ 70°C
包
塑料DIP
SO–16L
REV 1
该器件包含144有源晶体管。
MC34115DW
摩托罗拉公司1996年
摩托罗拉模拟集成电路设备数据
1
MC34115
除非另有说明。 ) (注2)
等级
符号
VCC
VID
VTH
价值
单位
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
mA
°C
°C
°C
电源电压
-0.4至+18
±5.0
差分模拟输入电压
数字阈值电压
-0.4 VCC
-0.4至+18
-0.4至+18
逻辑输入电压
(时钟,数字数据编码/解码)
巧合的输出电压
音节滤波器输入电压
增益控制输入电压
参考输入电压
VCC / 2输出电流
VLOGIC
VO (CON)
VI (的Syl )
-0.4 VCC
-0.4 VCC
VI ( GC )
VI ( REF)
IREF
TA
TJ
VCC / 2 - 1.0 VCC
–25
工作环境温度范围
工作结温
存储温度范围
0至+70
+150
TSTG
-55到+125
注意:
ESD数据可应要求提供。
最大额定值
(参考VEE所有电压, TA = 25℃ ,
电气特性
( Vcc = 12V, VEE = GND ,TA = 0°至70℃ ,除非另有说明。 )
特征
电源电压范围(图1 )
电源电流(图1 )
(空闲信道)
VCC = 5.0 V
VCC = 15 V
时钟速率
增益控制电流范围(图2 )
模拟比较器的输入范围(引脚1和2 )
4.75 V
≤
VCC
≤
16.5 V
模拟输出范围(引脚7 )
4.75 V
≤
VCC
≤
16.5 V , IO =
±5.0
mA
输入偏置电流(图3 )
在比较活跃地区
模拟输入( I1 )
模拟反馈( I2 )
音节滤波器输入( I3 )
参考输入( I5 )
输入失调电流
在比较活跃地区
模拟量输入/模拟反馈
I1
- I2 (图3)
集成放大器
I5
- I6 (图4)
输入失调电压
V / I转换器(引脚3和4) (图5)
跨
的V / I转换器,0至3.0毫安
集成放大器, 0至+5.0 mA负载
符号
VCC
ICC
–
–
SR
IGCR
VI
VO
IIB
–
–
–
–
IIO
–
–
VIO
gm
0.1
1.0
0.3
10
–
–
–
0.15
0.02
2.0
0.8
0.2
10
mV
毫安/ MV
0.5
0.5
0.06
–0.06
2.5
2.5
0.5
–0.5
A
–
0.002
1.3
1.3
4.6
7.0
16 k
–
–
–
7.5
12
–
3.0
VCC - 1.3
VCC - 1.3
样本/秒
mA
VDC
VDC
A
民
4.75
典型值
12
最大
16.5
单位
VDC
mA
注意事项:
1.所有的传播延迟时间测量的50 %至50%的从时钟的负向(从VCC + 0.4V )的边缘。
2.设备不应该在这些值下操作。在“电气特性”提供了器件的实际工作情况。
3.动态总循环偏移( ΣVoffset )等于VIO (比较器) (图3)减去VIOX (图5) 。模拟的输入偏移电压
比较器的积分器的放大器,并且包括输入通过输入电阻偏置电流的影响。斜率极性开关
电流不匹配显示为跨越10千积分电阻的平均电压。的时钟频率为16kHz 。空闲信道
性能得到保证,如果这个动态总循环偏移小于一半在积分器输出电压的变化的期间1
时钟周期(斜坡步长) 。
2
摩托罗拉模拟集成电路设备数据
MC34115
电气特性(续)
( Vcc = 12V, VEE = GND ,TA = 0°至70℃ ,除非另有说明。 )
特征
传播延迟时间(注1 )
时钟触发到数字输出
CL = 25 pF到GND
时钟触发对重合输出
CL = 25 pF到GND , RL = 4.0 kΩ至VCC
巧合的输出电压 - 低逻辑阶段( IOL (CON) = 3.0 mA)的
巧合的输出漏电流 - 高逻辑状态( VOH = 15 V )
应用数码阈值电压范围(引脚12 )
数字阈值输入电流
1.2 V
≤
VTH
≤
VCC = 2.0 V
VIL适用于引脚13 , 14和15
VIH应用到引脚13 , 14和15
最大积分放大器的输出电流
VCC / 2发电机最大输出电流(仅源)
VCC / 2发电机输出阻抗( 0 -10毫安)
VCC / 2发电机公差( 4.75 V
≤
VCC
≤
16.5 V)
逻辑输入电压(引脚13 , 14和15 )
逻辑低状态
高逻辑状态
动态总循环失调电压(注3)(图3,图4和5)
IGC = 33
A,
VCC = 12 V
TA = 25°C
0°C
≤
TA
≤
+70°C
IGC = 33
A,
VCC = 5.0 V
TA = 25°C
0°C
≤
TA
≤
+70°C
数字式输出电压(引脚9 )
IOL = 3.6毫安
IOH = -0.35毫安
音节过滤器施加的电压(引脚3 ) (图2 )
积分电流(图2)
IGC = 12
A
IGC = 1.5毫安
IGC = 3.0毫安
动态集成电流匹配(图6) ( IGC = 1.5 mA)的
输入电流 - 高逻辑状态( VIH = 16.5 V )
数字数据输入
时钟输入
编码/解码输入
输入电流 - 逻辑低状态( VIL = 0 V)
数字数据输入
时钟输入
编码/解码输入
时钟输入, VIL = 0.4 V
符号
TPLH
的TPH1
TPLH
的TPH1
VOL (CON)
IOH (CON)
VTH
II (次)
–
–
IO
IREF
Zref
εr
VIL
VIH
ΣV
OFFSET
–
–
–
–
VOL
VOH
VI (的Syl )
I
INT
8.0
1.4
2.75
VO (大道)
IIH
–
–
–
IIL
–10
–360
–36
–72
–
–
–
–
–
–
–
–
–
–
–
5.0
5.0
5.0
A
–
10
1.5
3.0
±100
12
1.6
3.25
±300
–
VCC - 1.0
3.2
±2.5
±3.0
±4.0
±4.5
0.1
VCC - 0.2
–
±7.0
±10
±8.0
±12
VDC
0.4
–
VCC
VDC
A
mA
mA
mV
A
±5.0
–10
–
–
VEE
VTH + 0.4
–
–10
–
–
3.0
–
–
–
5.0
–50
–
–
6.0
±3.5
VTH - 0.4
16.5
mV
mA
mA
%
VDC
民
–
–
–
–
–
–
1.2
典型值
1.0
0.8
1.0
0.8
0.12
0.01
–
最大
3.0
3.0
3.5
2.5
0.25
0.5
VCC = 2.0
VDC
A
VDC
A
单位
s
注意事项:
1.所有的传播延迟时间测量的50 %至50%的从时钟的负向(从VCC + 0.4V )的边缘。
2.设备不应该在这些值下操作。在“电气特性”提供了器件的实际工作情况。
3.动态总循环偏移( ΣVoffset )等于VIO (比较器) (图3)减去VIOX (图5) 。模拟的输入偏移电压
比较器的积分器的放大器,并且包括输入通过输入电阻偏置电流的影响。斜率极性开关
电流不匹配显示为跨越10千积分电阻的平均电压。的时钟频率为16kHz 。空闲信道
性能得到保证,如果这个动态总循环偏移小于一半在积分器输出电压的变化的期间1
时钟周期(斜坡步长) 。
摩托罗拉模拟集成电路设备数据
3
MC34115
定义和功能引脚
引脚1 - 模拟输入
这是模拟比较器的反相输入端,其中
语音信号被施加。这可能是AC或DC耦合视
上的应用程序。如果在语音信号为电平移位到
内部参考电压,则之间的偏置电阻
管脚1和10被使用。电阻器被用于建立所述
参考作为新的直流平均值的交流耦合信号。
模拟比较器是专为低滞后
(通常小于0.1毫伏)和高增益(通常为70 dB为单位) 。
2脚 - 模拟反馈
这就是同相输入到模拟信号
比较器。在编码器中的应用,应该
连接到所述编码器电路的模拟输出。这
可以是引脚7或低通滤波器的输出连接到引脚7 。
在一个译码电路,引脚2不使用,可绑
VCC / 2在引脚10或地面。
模拟输入比较器具有2.5偏置电流
A
最大值,从而引脚1和2的驱动阻抗应
相等,以避免干扰的空闲信道特性
的编码器。
3脚 - 音节滤波器
这是在该点的音节滤波器的电压是
为了控制所述积分器步长返回到集成电路。
它是一个NPN输入到运算放大器。音节滤波器由
销11和3.典型的时间常数之间的RC网络
为6.0毫秒至50毫秒的值被用于在语音编解码器。
引脚4 - 增益控制输入
音节滤波器电压出现在音节的连拍
过滤器是VCC和引脚3的活性之间的电压
电压到电流( V-I )转换器驱动引脚4为相同的
电压通常为0.5 V / μs的压摆率。因此,目前
注入引脚4 ( IGC )是音节滤波器的电压除以
在Rx阻力。图7示出的关系
IGC ( x轴)和积分电流, IINT ( y轴) 。该
差异,这是在非常低的电流最显著,是
由于斜率极性开关使内的电路
修为低的总循环失调。在RX电阻则
变化以调整编解码器的环路增益,但应该没有
大于5.0 kΩ的保持稳定。
引脚5 - 参考输入
该引脚为积分放大器的非反相输入端。
它被用于引用该输出信号的直流电平。在一个
编码器电路,它必须引用相同的电压引脚1
并连接到引脚10 。
6脚 - 过滤器输入
这个反相运算放大器输入端,用于连接所述
积分器的外部元件。积分电流( IINT )
流入引脚6时,模拟输入(引脚1)高配
对于模拟反馈端(引脚2)在编码模式
或者,当数字数据输入端(引脚13 )为高,在解码
模式。对于相反的状态, IINT流出引脚6单
集成系统需要之间的电容器和电阻器
引脚6和7。多极结构都会有不同的
电路。引脚6和7之间的电阻应
通常为8.0 kΩ和13 kΩ的之间保持良好闲置
信道特性。
引脚7 - 模拟输出
这是积分运算放大器的输出。它能够驱动
a 600
负载引用到VCC / 2到6.0 dBm的和可
否则被视为与运算放大器的输出。引脚5,6和7
提供全面进入集成运算放大器的设计
集成滤波网络。的内部的压摆率
补偿集成运放通常是0.5 V / μs的。 7针
输出电流限制为电流流动中的两种极性
一般为30毫安。
引脚8 - VEE
该电路被设计成单或双工作
电源应用。销8总是连接到
最负电源。
引脚9 - 数字输出
数字输出提供了增量的结果
调制器的转换。摇晃VCC和VEE之间
是CMOS或TTL兼容。销9被反转相对于
引脚1和同相相对于针脚2,同步于
引脚14的典型10%至90%的上升和下降的下降沿
时间分别为250ns和50ns的为VCC = 12 V和
CL = 25 pF到地面。
引脚10 - VCC / 2输出
内部低阻抗的中间电源参考
为在单电源应用中使用。内部
调节器是一个电流源和必须被装入一个
电阻,以确保它的消耗电流的能力。如果6.0 dBmo信号
预计跨越600
输入偏置电阻,则10脚
必须下沉2.2 V / 600
= 3.66毫安。这是可能的,只有
引脚10来源3.66毫安成一个电阻正常,将
源峰值载荷下的差。参考负载
电阻选择相应。 A 0.1
F
旁路电容
从引脚10至VEE还建议。在VCC / 2
参考可输出10毫安的,并且可以被用来作为
在系统电路别处的参考。
引脚11 - 重合输出
巧合的输出将是低,只要内容
内部3位的移位寄存器为全1或全0 。引脚11是
一个集电极开路的NPN器件,并且需要一个上拉
电阻器。如果音节滤波器是具有相等的充
放电时间常数, RP的值应该是多少
比RS少。在需要不同充电系统
放电常数,充电常数是RSCS而
衰变常数( RS + RP) CS 。因此,较长的衰变
很容易实现的。所述NPN器件不应被要求
下沉大于3.0毫安。典型的10 %至90 %的上升和下降
时间为200 ns到100 ns的分别为RL = 4.0 kΩ到
12 V和CL = 25 pF到地面。
引脚12 - 数字阈值
此输入可将切换阈值销13,14和
15.它的目的是在不同的接口逻辑系列,以帮助
无需外部元件。通常,它被连接到VCC / 2
参考,在CMOS接口或可被偏压2二极管
上面滴VEE为TTL接口。
4
摩托罗拉模拟集成电路设备数据
MC34115
引脚13 - 数字输入数据
在一个解码应用中,数字数据流被施加
至引脚13,在一个编码器,其可以是未使用的,或者可以被用来
管脚15的控制是根据发送的信令消息
的反相输入相对于针脚9.当销9和13
连接时,一个双稳触发器形成并强制怠速
信道模式可以被传输。该数字数据输入
电平应保持为0.5
s
之前和之后的
时钟触发正确的时钟。
引脚14 - 时钟输入
时钟输入确定所述编解码器的数据速率
电路。一个16千比特的速率需要一个16 kHz的时钟。开关
在时钟输入的阈值是由引脚12的移位寄存器中设置
电路的时钟输入的下降沿切换。该
最小高电平时间时钟输入为300ns和最低
较低的时间是900纳秒。
引脚15 - 编码/解码
该引脚控制模拟输入连接
比较器和数字输入比较器的内部
移位寄存器。如果高时,模拟比较的结果将
可在引脚14。如果低读入寄存器上的下降沿,
数字输入状态将被输入。这允许使用该IC的
作为一个编码器/解码器或编解码器单无外部
件。此外,它允许非话音模式被强制
到通过引脚13的传输线中的编码器。
PIN 16 = VCC
电源范围为4.75 16.5 V之间
引脚VCC和VEE 。
图2. IGCR - 增益控制范围和IINT -
集成电流
VCC
ICC
1
1.0 k
2
60毫伏
+
–
5.0 k
4
0.1
5
10 k
10 k
6
0.05
7
10
我INT
11
A
6
0.05
7
10
数字
产量
(注1 )
0.1
注意事项:
1.数字输出=数字数据输入
2.对于静态测试,时钟仅需要
预处理,以获得适当的状态对于给定的输入。
图1.电源电流
VCC
1.0 k
16
10
F
0.1
1
16
10
F
0.1
15
+
IGC
VB
–
2
15
时钟
(注2 )
数字数据
输入
3
14
时钟
3
14
CVSD
MC34115
13
Rx
0.1
4
CVSD
MC34115
13
12
10 k
5
12
11
+
VB
GC
Rx
X
v
5.0 k
I
8
9
0.1
8
9
摩托罗拉模拟集成电路设备数据
5