飞思卡尔半导体公司
超前信息
文档编号: MC33937
修订版8.0 ,二千零十二分之八
第三阶段场效应
晶体管前级驱动
在33937A是一个场效应晶体管(FET)的预驱动器,设计
对于三相电动机控制和类似的应用。综合
集成电路(IC)采用SMARTMOS技术。
该芯片包含三个高侧FET前置驱动器和三个低侧
FET前置驱动器。三个外部自举电容提供门
收费高侧FET的。
通过6个直接输入控制信号,在该IC的接口为MCU
SPI端口的设备安装和异步复位,使能和
中断信号。这两个5.0和3.0 V逻辑电平输入被接受
并提供5.0 V逻辑电平输出。
特点
完全从8.0到指定的40 V占地面积12和24 V汽车
系统
扩展工作范围从6.0至58 V占地面积12和42 V
系统
与保护大于1.0的栅极驱动能力
防止反向电荷注入CGD和CGS
外部FET
包括一个电荷泵来支持在低电池充满FET驱动器
电压
死区时间可通过SPI端口编程
通过安全的SPI命令启用同步输出能力
33937A
三相预驱动器
EK后缀(无铅)
98ASA99334D
54引脚SOICW -EP
订购信息
设备
(添加R2的后缀
磁带和卷轴)
MC33937APEK
温度
范围(T
A
)
-40至135
C
包
54 SOICW -EP
见MC33937版本6.0 MCZ33937EK
特定连接的阳离子。
V
SYS
VPUMP
泵
VPWR
VLS
VDD
VSS
3
3
3
33937
VSUP
PA_HS_G
PB_HS_G
PC_HS_G
PA_HS_S
PB_HS_S
PC_HS_S
MCU
OR
DSP
Px_HS
Px_LS
PHASEx
CS
SI
SCLK
SO
RST
INT
EN1
EN2
GND
PA_LS_G
PB_LS_G
PC_LS_G
Px_LS_S
AMP_P
AMP_N
AMP_OUT
R
SEN
图1. 33937A简化应用图
*本文件包含一个新的产品的特定信息。
规格书中信息如有变更,恕不另行通知。
飞思卡尔半导体公司, 2011年-2012年。版权所有。
引脚连接
引脚连接
PHASEA
保护地
EN1
EN2
RST
N / C
泵
VPUMP
VSUP
PHASEB
PhaseC
PA_HS
PA_LS
VDD
PB_HS
PB_LS
INT
CS
SI
SCLK
SO
PC_LS
PC_HS
AMP_OUT
AMP_N
AMP_P
OC_OUT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
.35
34
33
32
31
30
29
28
透明
顶视图
VPWR
N / C
N / C
VLS
N / C
N / C
PA_BOOT
PA_HS_G
PA_HS_S
PA_LS_G
PA_LS_S
PB_BOOT
PB_HS_G
PB_HS_S
PB_LS_G
PB_LS_S
PC_BOOT
PC_HS_G
PC_HS_S
PC_LS_G
PC_LS_S
N / C
VLS_CAP
GND1
GND0
VSS
OC_TH
图3. 33937A引脚连接
表1. 33937A引脚定义
每个引脚的功能描述可以在找到
功能引脚说明
部分自
第20页。
针
1
2
3
4
5
6, 33, 49,
50, 52, 53
7
8
9
10
11
引脚名称
PHASEA
保护地
EN1
EN2
RST
N / C
泵
VPUMP
VSUP
PHASEB
PhaseC
引脚功能
数字输出
地
数字输入
数字输入
数字输入
–
动力传动
OUT
电源输入
模拟量输入
数字输出
数字输出
正式名称
A相
电源地
启用1
启用2
RESET
无连接
泵
电压泵
电源电压
B相
阶段C
德网络nition
图腾柱输出相位比较器。该输出为低电平时,
电压上PA_HS_S (高压侧FET的源)是V小于50%
SUP
电源地的电荷泵
逻辑输入信号必须为高电平(相与EN2 ),以使任何栅极驱动
输出。
逻辑输入信号必须为高电平(相与EN1 ),以使任何栅极驱动
产量
复位输入
不要连接这两个引脚
电荷泵输出
电荷泵电源
电源电压给负载。该引脚被连接到公共
外部高压侧FET的漏极
图腾柱输出B相比较。该输出为低电平时,
电压上PB_HS_S (高压侧FET的源)是V小于50%
SUP
图腾柱输出C相比较。该输出为低电平时,
电压上PC_HS_S (高压侧FET的源)是V小于50%
SUP
33937A
模拟集成电路设备数据
飞思卡尔半导体公司
3
引脚连接
表1. 33937A引脚定义(续)
每个引脚的功能描述可以在找到
功能引脚说明
部分自
第20页。
针
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30, 31
32
34
35
36
37
38
39
40
41
42
43
44
引脚名称
PA_HS
PA_LS
VDD
PB_HS
PB_LS
INT
CS
SI
SCLK
SO
PC_LS
PC_HS
AMP_OUT
AMP_N
AMP_P
OC_OUT
OC_TH
VSS
GND
VLS_CAP
PC_LS_S
PC_LS_G
PC_HS_S
PC_HS_G
PC_BOOT
PB_LS_S
PB_LS_G
PB_HS_S
PB_HS_G
PB_BOOT
PA_LS_S
引脚功能
数字输入
数字输入
模拟输出
数字输入
数字输入
数字输出
数字输入
数字输入
数字输入
数字输出
数字输入
数字输入
模拟输出
模拟量输入
模拟量输入
数字输出
正式名称
相高侧
相低压侧
VDD稳压器
B相高压侧
B相低压侧
打断
芯片选择
在串行
串行时钟
串行输出
C相低压侧
C相高压侧
扩增fi er输出
放大器的反相
放大器的非反相
过电流输出
德网络nition
低电平输入逻辑信号使A相高压侧驱动器
高电平输入逻辑信号使能为A相低侧驱动器
VDD稳压器输出电容连接。
低电平输入逻辑信号使的B相高压侧驱动器
高电平输入逻辑信号使能为B相低侧驱动器
中断输出引脚
片选输入。这帧SPI命令,使SPI端口
输入数据的SPI端口。主频在SCLK , MSB的下降沿第一
时钟SPI端口,通常为3.0兆赫
输出数据的SPI端口。三态,直到CS变低
高电平输入逻辑信号使能为C相低压侧驱动
低电平输入逻辑信号使对C相高压侧驱动器
电流检测放大器的输出
电流 - 读出放大器的反相输入端
电流感测放大器的非反相输入端
图腾柱的数字过流比较器的输出
模拟输入过电流阈值的过电流检测器的阈值
地
地
逻辑接口和电源电压源供电的接地参考
地
基板和ESD参考,连接到VSS
额外的输出电容VLS调节器连接,提供低
阻抗源供应低侧栅极驱动器
对于C相低压侧FET的源极连接
模拟输出VLS稳压器输出
电容
电源输入
C相低压侧
来源
对于C相低压侧功率输出C相低压侧栅极栅极驱动输出
DRIVE
电源输入
电源输出
模拟量输入
电源输入
C相高压侧
来源
C相高压侧
栅极驱动器
C相自举
B相低压侧
来源
对于C相高侧FET的源极连接
栅极驱动输出C相高侧FET
自举电容器C相
对于B相低边FET的源极连接
电源输出B相低侧栅极栅极驱动输出B相低压侧
DRIVE
电源输入
电源输出
模拟量输入
电源输入
B相高压侧
来源
B相高压侧
栅极驱动器
B相自举
相低压侧
来源
对于B相高侧FET的源极连接
栅极驱动输出B相高压侧
自举电容的B相
相对于低端FET的源极连接
33937A
4
模拟集成电路设备数据
飞思卡尔半导体公司