摩托罗拉
半导体技术资料
订购此文件
通过MC14LC5540TS / D
MC14LC5540
技术摘要
ADPCM编解码器
该技术总结提供了MC14LC5540的简要说明
ADPCM编解码器。一个完整的数据手册的MC14LC5540可用,
可以从您当地的摩托罗拉销售办事处订购。数据书号是
MC145540/D.
该MC14LC5540 ADPCM编解码器是一种单芯片实现的PCM的
编解码滤波器和一个ADPCM编码器/解码器,并且因此提供了一种
为需要的数字化和压缩应用的高效解决方案
话音频带信号。该设备被设计为工作在宽电压
范围内, 2.7至5.25 V ,正因为如此,是理想的电池供电以及交流
供电的应用。该MC14LC5540的ADPCM编码解码器还包括一个串行
控制端口和内部控制和状态寄存器允许microcom-
计算机行使许多内置功能。
基于ADPCM编解码器被设计来满足的32kbps ADPCM的一致性
的CCITT建议G.721-1988和ANSI T1.301要求。它
也符合ANSI T1.303和CCITT建议G.723-1988 24 kbps的
ADPCM的操作,并且为16kbps ADPCM标准, CCITT Recommen-
dation G.726 。该器件还满足了在PCM一致性规范
CCITT G.714建议。
单2.7至5.25 V电源
43毫瓦,省电15典型2.7 V功率耗散
W
差分模拟电路设计的低噪声
完整的木律和A律压扩PCM编解码器,过滤器
ADPCM代码转换器64 ,32, 24 ,和16 kbps的数据速率
通用可编程双音发生器
可编程增益发送,接收增益和侧音增益
低噪声,高增益,为三端输入运算放大器
麦克风接口
推挽式, 300
使用外部增益和电源驱动器调整为接收器
接口
推挽式, 300
对于振铃接口辅助输出驱动器
电压稳压型电荷泵来驱动模拟电路的低
电压应用
接收突发噪声检测算法
订购完整的文档作为MC145540 / D
设备支持MC145537EVK ADPCM编解码器评估套件
28
1
P后缀
塑料DIP
CASE 710
28
1
DW后缀
SOG套餐
CASE 751F
傅后缀
TQFP
CASE 873A
32
1
订购信息
MC14LC5540P
塑料DIP
MC14LC5540DW SOG套餐
MC14LC5540FU TQFP
本文件包含有关正在开发中的产品信息。摩托罗拉保留不另行通知变更或终止本产品的权利。
REV 2
6/97
TN97060200
摩托罗拉1997年公司
摩托罗拉
MC14LC5540
1
引脚说明
电源引脚
VSS
负电源
( PDIP , SOG - 22引脚; TQFP引脚21 )
这是最负的电源,通常是
连接到0V。
VEXT
外接电源输入
( PDIP , SOG - 9针; TQFP引脚7 )
这款电源的输入引脚必须与2.70之间
5.25 V内部,它被连接到VDSP的输入
电压调节器, 5伏稳压电荷泵和所有
数字I / O,包括串行控制端口和ADPCM
串行数据端口。该引脚也被连接到模拟输出
把驱动程序( PO + , PO- , AXO +和AXO- ) 。该引脚应
去耦至VSS与0.1
F
陶瓷电容器。这
引脚内部连接到VDD和VDSP引脚时,
该设备被断电。
VDSP
数字信号处理器电源输出
( PDIP , SOG - 8引脚; TQFP引脚5 )
该引脚被连接到芯片上VDSP的输出
电压调节器,它提供正电压到
DSP电路和ADPCM编码的其他数字块
编解码器。该引脚应去耦至VSS与0.1
F
陶瓷电容器。该引脚不能被用于电
外部负载。该引脚内部连接到VEXT
在掉电引脚留住记忆。
VDD
正电源输入/输出
( PDIP , SOG , TQFP引脚28 )
这是在芯片上电压调节的正输出
电荷泵和正电源输入到模拟
记录设备的各个部分。根据电源电压
用,该引脚可以在两个不同的能操作一个功能
阿婷模式:
1.当V EXT从稳压5 V ( ± 5 % )提供
电源, V DD是一个输入,并应在外部
连接到V EXT 。电荷泵电容C1应
不被使用,并且电荷泵应被禁用
BR0 (b2)中。在这种情况下, V EXT和V DD可以共享相同的
0.1
F
陶瓷去耦电容到VSS。
2.当V EXT从2.70加到5.25 V ,如
电池供电的应用中,电荷泵应
被使用。在这种情况下, V DD是该芯片上的输出
电压稳压电荷泵和必须的
不
CON组
连接至V EXT 。 V DD去耦到V SS带
1.0
F
陶瓷电容器。该引脚不能被用于
在这种操作模式下供电的外部负载。该引脚
在内部连接到V EXT引脚当充电
泵关闭或该设备被断电。
VAG
模拟地输出
( PDIP , SOG - 4针; TQFP引脚32 )
此输出引脚提供一个中间电源模拟地稳压
ulated到2.4V。所有的模拟信号处理此装置内
被引用到这个引脚。该引脚应去耦至VSS
用0.01
F
陶瓷电容器。如果音频信号是
处理是参照VSS ,那么特殊的预防措施
必须利用以避免VSS和VAG销之间的噪声。
请参阅应用信息本文档中
更多的信息。在VAG引脚变为高阻
在模拟掉电模式时。
C1–, C1+
电荷泵电容引脚
( PDIP , SOG , TQFP - 23引脚和24 )
这些电容器连接到内部电压
稳压电荷泵产生VDD电源电压
年龄。 A 0.1
F
电容应放置在它们之间
销。注意,如果外部VDD提供,该电容器
不应该在所述电路。
模拟接口引脚
TG
发送增益
( PDIP , SOG引脚1 ; TQFP引脚29 )
这是的发射增益的输出设定操作
放大器和输入到发射带通滤波器。这
运算放大器能够驱动一个2 k负载到VAG引脚。
当TI-和TI +被连接到VDD时, TG的运算放大器是
断电和TG的引脚变成高阻
输入到发射滤波器。在此引脚的所有信号为参考
转制为VAG引脚。该引脚为高阻抗时,
设备是在模拟掉电模式。该运算放大器
本站由VDD引脚。
TI
传输模拟输入(反相)
( PDIP , SOG - 2脚; TQFP引脚30 )
这是的发射增益的反相输入端设置OP-
erational放大器。增益设置电阻通常是CON-
从这个引脚TG从这个引脚的模拟连接的
信号源。在TI +和TI-的共模范围
引脚为1.0 V,至VDD - 2 V在此引脚与TI +
至VDD将会把该放大器的输出( TG)在高阻抗
ANCE状态,从而使TG引脚作为一个高im-
pedance输入到发射滤波器。
TI +
传输模拟输入(非反相)
( PDIP , SOG - 3脚; TQFP引脚31 )
这是发送的输入增益的非反相输入端
设置运算放大器。该引脚可容纳一个differ-
无穷区间为单端电路的输入增益设置运
功放。这允许被引用到VSS的输入信号
引脚为电平移位到VAG引脚的最小噪声。
该管脚可被连接到所述的VAG销为一反相
如果输入信号是已经为参考放大器配置
转制为VAG引脚。在TI +的共模范围
和TI-引脚为1.0 V至VDD - 2 V.此引脚连接
和TI-至VDD将会把该放大器的输出( TG )在
摩托罗拉
MC14LC5540
3
高阻抗状态,从而使TG引脚以用作
高阻抗输入到发射滤波器。
RO
接收模拟输出
( PDIP , SOG - 5脚; TQFP引脚1 )
这是接收平滑的非反相输出
从数字 - 模拟转换器进行过滤。该输出
能够驱动一个2 k负载到1.575 V峰值参考的
在VAG引脚。该引脚可直流参考无论是VAG
销或半VEXT的由BR2 (B7)的电压。该引脚为高电平
阻抗时,该设备是在模拟掉电
模式。该引脚是当它被启用,除了高阻抗
为模拟信号输出。
AXO-
辅助音频输出功率(反相)
( PDIP , SOG - 6脚; TQFP引脚3 )
这是辅助功率输出的反相输出
驱动程序。辅助电源驱动器能够差异的
驾驶300
负载。该功率放大器的供电
VEXT其输出可以在0.5 V VSS和摆动
VEXT 。该引脚可直流参考无论是VAG引脚或
半VEXT的由BR2 (B7)的电压。该引脚为高阻抗
ANCE在掉电。该引脚为除高阻抗
当启用它为模拟信号输出。
AXO +
辅助音频功率输出(非反相)
( PDIP , SOG - 7脚; TQFP引脚4 )
这是辅助功率输出的非反相输出
把驱动程序。辅助电源驱动器能够differen-的
tially驾驶300
负载。该功率放大器供电
从VEXT其输出可以在0.5 V VSS和摆动
VEXT 。该引脚可直流参考无论是VAG引脚或
半VEXT的由BR2 (B7)的电压。该引脚为高阻抗
ANCE在掉电。该引脚为除高阻抗
当启用它为模拟信号输出。
PI
电源放大器器输入
( PDIP , SOG - 10引脚; TQFP引脚8 )
这是反相输入到PO-放大器。非
反相输入端的PO-放大器可直流参考
任一所述的VAG销或半VEXT的由BR2 (B7)的电压。
该PI和PO-引脚用来与外部电阻器
反相运算放大器电路的增益设置PO +的增益和
PO-推挽功率放大输出。连接到PI
VDD将关闭这些放大器和PO +和PO-
输出将是高阻抗。
PO
功率放大器的输出(反相)
( PDIP , SOG - 11脚; TQFP引脚9 )
这是用于将反相放大器的功率输出
提供反馈信号给PI销设置的增益
推挽功率放大输出。该功率放大器
动力从VEXT ,其输出可在0.5 V至摆动
的VSS和VEXT 。此应当注意设置增益时
该放大器。此引脚能够驱动300
负载
PO +电源电压无关。该PO +和PO-输出
看跌期权是差分(推挽式),并能够驱动的
300
负载到3.15 V峰值,这是6.3伏峰 - 峰
当标称5 V电源用于VEXT 。偏置
该引脚电压与参考信号可能是DC为参考
转制要么VAG的销或半VEXT的由电压
BR2 (的b7 ) 。低阻抗负载必须是PO +之间
PO- 。该引脚为高阻抗时,该设备是在
模拟掉电模式。该引脚为高阻抗EX-
概念时启用它为模拟信号输出。
PO +
功放输出(非反相)
( PDIP , SOG - 12脚; TQFP引脚10 )
这是在非反相功率放大器的输出是一个
反相版本的信号中的PO- 。该功率放大器
动力从VEXT ,其输出可在0.5 V至摆动
的VSS和VEXT 。此引脚能够驱动300
负载
到宝。该引脚可直流参考无论是VAG引脚
或半VEXT的由BR2的一个电压(的b7 ) 。该引脚为高电平
阻抗时,该设备是在模拟掉电
模式。看
PI
和
PO
了解更多信息。该引脚为高电平
当启用它模拟信号输出阻抗除外
放。
ADPCM / PCM串行接口引脚
FST
帧同步,传输
( PDIP , SOG - 18引脚; TQFP引脚16 )
当在长帧同步或短帧同步使用
模式下,该引脚接受一个8 kHz的时钟同步
串行ADPCM数据的输出在DT引脚。
BCLKT
位时钟,发送
( PDIP , SOG - 19引脚; TQFP引脚17 )
当在长帧同步或短帧同步使用
模式下,该引脚接受来自64位任意时钟频率
5120千赫。
DT
数据传输( PDIP , SOG - 20引脚; TQFP引脚18 )
这个引脚通过FST和BCLKT控制,高im-
pedance输出数据时除外。
SPC
信号处理器时钟
( PDIP , SOG - 21引脚; TQFP引脚19 )
该输入需要20.48至24.32 MHz的时钟信号
作为DSP引擎的主时钟。内部设备
分下来这个时钟产生256 kHz的时钟再
由PCM编码解码quired 。最高人民法院时钟应该是一个多
PLE 256千赫。 (该时钟可用于有选择地指定
更高的频率;与工厂联系获取更多信息。 )
DR
数据接收( PDIP , SOG , TQFP - 25脚)
ADPCM数据将要被解码被施加到该输入端,
其中同步运行与FSR和BCLKR进入
在一个串行格式的数据。
MC14LC5540
4
摩托罗拉
BCLKR
位时钟,接收( PDIP , SOG , TQFP引脚26 )
当在长帧同步或短帧同步使用
模式下,该引脚接受来自64位任意时钟频率
5120千赫。该管脚可被用于施加外部
256 kHz时钟测序的模拟信号处理
这个装置的功能。此选择由在SCP端口
BR0 (的b7 ) 。
FSR
帧同步,接收( PDIP , SOG , TQFP引脚27 )
当在长帧同步或短帧同步使用
模式下,该引脚接受一个8 kHz的时钟同步
在DR引脚串行ADPCM数据的输入。 FSR就可以工作
吃了异步FST在长帧同步或短
帧同步模式。
串行控制端口接口引脚
PDI / RESET
关断输入/复位
( PDIP , SOG - 13脚; TQFP引脚11 )
应用于此输入为逻辑0强制器件进入低
功耗模式。该引脚上的原因上升沿
电源恢复和ADPCM复位状态(指定
在标准)来强制执行。
SCPEN
串行控制端口使能输入
( PDIP , SOG - 14引脚; TQFP引脚12 )
该引脚,保持低时,选择串行控制端口
(SCP ),用于控制和状态信息传送到
进出MC14LC5540 ADPCM编解码器的。该引脚应
保持为低电平,总的SCPCLK信号的16个周期中
为了使信息待转移进或出的
MC14LC5540 ADPCM编解码器。的时序关系BE-
吐温SCPEN和SCPCLK示于图6至图9 。
SCPClk
串行控制端口时钟输入
( PDIP , SOG - 15针; TQFP - 13脚)
这个输入到该设备被用于控制的速率
传输数据移入和移出的SCP接口的。数据
移入MC14LC5540 ADPCM编解码器从SCP接收
在SCPCLK的上升沿。数据被移出的DE-的
副SCP上的Tx上SCPCLK的下降沿。 SCPCLK可以
是任何频率从0到4.096兆赫。一个SCP交易
发生在SCPEN被拉低。需要注意的是SCPCLK
被忽略时SCPEN为高(即,它可以是连续的或
它可以在突发模式操作) 。
SCP TX
串行控制端口发送输出
( PDIP , SOG - 16引脚; TQFP引脚14 )
SCP的Tx用于输出控制和状态信息
从MC14LC5540 ADPCM编解码器。数据被移出
SCP的Tx上SCPCLK的下降沿,最显著
位在前。
SCP RX
串行控制端口接收输入
( PDIP , SOG - 17引脚; TQFP引脚15 )
SCP接收用于输入控制信息和状态信息,以
在MC14LC5540 ADPCM编解码器。数据移入
设备上SCPCLK的上升沿。 SCP接收被忽略时,
数据正在转向SCP的Tx出来,或当SCPEN是
高。
摩托罗拉
MC14LC5540
5
摩托罗拉
半导体技术资料
订购此文件
通过MC14LC5540TS / D
MC14LC5540
技术摘要
ADPCM编解码器
该技术总结提供了MC14LC5540的简要说明
ADPCM编解码器。一个完整的数据手册的MC14LC5540可用,
可以从您当地的摩托罗拉销售办事处订购。数据书号是
MC145540/D.
该MC14LC5540 ADPCM编解码器是一种单芯片实现的PCM的
编解码滤波器和一个ADPCM编码器/解码器,并且因此提供了一种
为需要的数字化和压缩应用的高效解决方案
话音频带信号。该设备被设计为工作在宽电压
范围内, 2.7至5.25 V ,正因为如此,是理想的电池供电以及交流
供电的应用。该MC14LC5540的ADPCM编码解码器还包括一个串行
控制端口和内部控制和状态寄存器允许microcom-
计算机行使许多内置功能。
基于ADPCM编解码器被设计来满足的32kbps ADPCM的一致性
的CCITT建议G.721-1988和ANSI T1.301要求。它
也符合ANSI T1.303和CCITT建议G.723-1988 24 kbps的
ADPCM的操作,并且为16kbps ADPCM标准, CCITT Recommen-
dation G.726 。该器件还满足了在PCM一致性规范
CCITT G.714建议。
单2.7至5.25 V电源
43毫瓦,省电15典型2.7 V功率耗散
W
差分模拟电路设计的低噪声
完整的木律和A律压扩PCM编解码器,过滤器
ADPCM代码转换器64 ,32, 24 ,和16 kbps的数据速率
通用可编程双音发生器
可编程增益发送,接收增益和侧音增益
低噪声,高增益,为三端输入运算放大器
麦克风接口
推挽式, 300
使用外部增益和电源驱动器调整为接收器
接口
推挽式, 300
对于振铃接口辅助输出驱动器
电压稳压型电荷泵来驱动模拟电路的低
电压应用
接收突发噪声检测算法
订购完整的文档作为MC145540 / D
设备支持MC145537EVK ADPCM编解码器评估套件
28
1
P后缀
塑料DIP
CASE 710
28
1
DW后缀
SOG套餐
CASE 751F
傅后缀
TQFP
CASE 873A
32
1
订购信息
MC14LC5540P
塑料DIP
MC14LC5540DW SOG套餐
MC14LC5540FU TQFP
本文件包含有关正在开发中的产品信息。摩托罗拉保留不另行通知变更或终止本产品的权利。
REV 2
6/97
TN97060200
摩托罗拉1997年公司
摩托罗拉
MC14LC5540
1
引脚说明
电源引脚
VSS
负电源
( PDIP , SOG - 22引脚; TQFP引脚21 )
这是最负的电源,通常是
连接到0V。
VEXT
外接电源输入
( PDIP , SOG - 9针; TQFP引脚7 )
这款电源的输入引脚必须与2.70之间
5.25 V内部,它被连接到VDSP的输入
电压调节器, 5伏稳压电荷泵和所有
数字I / O,包括串行控制端口和ADPCM
串行数据端口。该引脚也被连接到模拟输出
把驱动程序( PO + , PO- , AXO +和AXO- ) 。该引脚应
去耦至VSS与0.1
F
陶瓷电容器。这
引脚内部连接到VDD和VDSP引脚时,
该设备被断电。
VDSP
数字信号处理器电源输出
( PDIP , SOG - 8引脚; TQFP引脚5 )
该引脚被连接到芯片上VDSP的输出
电压调节器,它提供正电压到
DSP电路和ADPCM编码的其他数字块
编解码器。该引脚应去耦至VSS与0.1
F
陶瓷电容器。该引脚不能被用于电
外部负载。该引脚内部连接到VEXT
在掉电引脚留住记忆。
VDD
正电源输入/输出
( PDIP , SOG , TQFP引脚28 )
这是在芯片上电压调节的正输出
电荷泵和正电源输入到模拟
记录设备的各个部分。根据电源电压
用,该引脚可以在两个不同的能操作一个功能
阿婷模式:
1.当V EXT从稳压5 V ( ± 5 % )提供
电源, V DD是一个输入,并应在外部
连接到V EXT 。电荷泵电容C1应
不被使用,并且电荷泵应被禁用
BR0 (b2)中。在这种情况下, V EXT和V DD可以共享相同的
0.1
F
陶瓷去耦电容到VSS。
2.当V EXT从2.70加到5.25 V ,如
电池供电的应用中,电荷泵应
被使用。在这种情况下, V DD是该芯片上的输出
电压稳压电荷泵和必须的
不
CON组
连接至V EXT 。 V DD去耦到V SS带
1.0
F
陶瓷电容器。该引脚不能被用于
在这种操作模式下供电的外部负载。该引脚
在内部连接到V EXT引脚当充电
泵关闭或该设备被断电。
VAG
模拟地输出
( PDIP , SOG - 4针; TQFP引脚32 )
此输出引脚提供一个中间电源模拟地稳压
ulated到2.4V。所有的模拟信号处理此装置内
被引用到这个引脚。该引脚应去耦至VSS
用0.01
F
陶瓷电容器。如果音频信号是
处理是参照VSS ,那么特殊的预防措施
必须利用以避免VSS和VAG销之间的噪声。
请参阅应用信息本文档中
更多的信息。在VAG引脚变为高阻
在模拟掉电模式时。
C1–, C1+
电荷泵电容引脚
( PDIP , SOG , TQFP - 23引脚和24 )
这些电容器连接到内部电压
稳压电荷泵产生VDD电源电压
年龄。 A 0.1
F
电容应放置在它们之间
销。注意,如果外部VDD提供,该电容器
不应该在所述电路。
模拟接口引脚
TG
发送增益
( PDIP , SOG引脚1 ; TQFP引脚29 )
这是的发射增益的输出设定操作
放大器和输入到发射带通滤波器。这
运算放大器能够驱动一个2 k负载到VAG引脚。
当TI-和TI +被连接到VDD时, TG的运算放大器是
断电和TG的引脚变成高阻
输入到发射滤波器。在此引脚的所有信号为参考
转制为VAG引脚。该引脚为高阻抗时,
设备是在模拟掉电模式。该运算放大器
本站由VDD引脚。
TI
传输模拟输入(反相)
( PDIP , SOG - 2脚; TQFP引脚30 )
这是的发射增益的反相输入端设置OP-
erational放大器。增益设置电阻通常是CON-
从这个引脚TG从这个引脚的模拟连接的
信号源。在TI +和TI-的共模范围
引脚为1.0 V,至VDD - 2 V在此引脚与TI +
至VDD将会把该放大器的输出( TG)在高阻抗
ANCE状态,从而使TG引脚作为一个高im-
pedance输入到发射滤波器。
TI +
传输模拟输入(非反相)
( PDIP , SOG - 3脚; TQFP引脚31 )
这是发送的输入增益的非反相输入端
设置运算放大器。该引脚可容纳一个differ-
无穷区间为单端电路的输入增益设置运
功放。这允许被引用到VSS的输入信号
引脚为电平移位到VAG引脚的最小噪声。
该管脚可被连接到所述的VAG销为一反相
如果输入信号是已经为参考放大器配置
转制为VAG引脚。在TI +的共模范围
和TI-引脚为1.0 V至VDD - 2 V.此引脚连接
和TI-至VDD将会把该放大器的输出( TG )在
摩托罗拉
MC14LC5540
3
高阻抗状态,从而使TG引脚以用作
高阻抗输入到发射滤波器。
RO
接收模拟输出
( PDIP , SOG - 5脚; TQFP引脚1 )
这是接收平滑的非反相输出
从数字 - 模拟转换器进行过滤。该输出
能够驱动一个2 k负载到1.575 V峰值参考的
在VAG引脚。该引脚可直流参考无论是VAG
销或半VEXT的由BR2 (B7)的电压。该引脚为高电平
阻抗时,该设备是在模拟掉电
模式。该引脚是当它被启用,除了高阻抗
为模拟信号输出。
AXO-
辅助音频输出功率(反相)
( PDIP , SOG - 6脚; TQFP引脚3 )
这是辅助功率输出的反相输出
驱动程序。辅助电源驱动器能够差异的
驾驶300
负载。该功率放大器的供电
VEXT其输出可以在0.5 V VSS和摆动
VEXT 。该引脚可直流参考无论是VAG引脚或
半VEXT的由BR2 (B7)的电压。该引脚为高阻抗
ANCE在掉电。该引脚为除高阻抗
当启用它为模拟信号输出。
AXO +
辅助音频功率输出(非反相)
( PDIP , SOG - 7脚; TQFP引脚4 )
这是辅助功率输出的非反相输出
把驱动程序。辅助电源驱动器能够differen-的
tially驾驶300
负载。该功率放大器供电
从VEXT其输出可以在0.5 V VSS和摆动
VEXT 。该引脚可直流参考无论是VAG引脚或
半VEXT的由BR2 (B7)的电压。该引脚为高阻抗
ANCE在掉电。该引脚为除高阻抗
当启用它为模拟信号输出。
PI
电源放大器器输入
( PDIP , SOG - 10引脚; TQFP引脚8 )
这是反相输入到PO-放大器。非
反相输入端的PO-放大器可直流参考
任一所述的VAG销或半VEXT的由BR2 (B7)的电压。
该PI和PO-引脚用来与外部电阻器
反相运算放大器电路的增益设置PO +的增益和
PO-推挽功率放大输出。连接到PI
VDD将关闭这些放大器和PO +和PO-
输出将是高阻抗。
PO
功率放大器的输出(反相)
( PDIP , SOG - 11脚; TQFP引脚9 )
这是用于将反相放大器的功率输出
提供反馈信号给PI销设置的增益
推挽功率放大输出。该功率放大器
动力从VEXT ,其输出可在0.5 V至摆动
的VSS和VEXT 。此应当注意设置增益时
该放大器。此引脚能够驱动300
负载
PO +电源电压无关。该PO +和PO-输出
看跌期权是差分(推挽式),并能够驱动的
300
负载到3.15 V峰值,这是6.3伏峰 - 峰
当标称5 V电源用于VEXT 。偏置
该引脚电压与参考信号可能是DC为参考
转制要么VAG的销或半VEXT的由电压
BR2 (的b7 ) 。低阻抗负载必须是PO +之间
PO- 。该引脚为高阻抗时,该设备是在
模拟掉电模式。该引脚为高阻抗EX-
概念时启用它为模拟信号输出。
PO +
功放输出(非反相)
( PDIP , SOG - 12脚; TQFP引脚10 )
这是在非反相功率放大器的输出是一个
反相版本的信号中的PO- 。该功率放大器
动力从VEXT ,其输出可在0.5 V至摆动
的VSS和VEXT 。此引脚能够驱动300
负载
到宝。该引脚可直流参考无论是VAG引脚
或半VEXT的由BR2的一个电压(的b7 ) 。该引脚为高电平
阻抗时,该设备是在模拟掉电
模式。看
PI
和
PO
了解更多信息。该引脚为高电平
当启用它模拟信号输出阻抗除外
放。
ADPCM / PCM串行接口引脚
FST
帧同步,传输
( PDIP , SOG - 18引脚; TQFP引脚16 )
当在长帧同步或短帧同步使用
模式下,该引脚接受一个8 kHz的时钟同步
串行ADPCM数据的输出在DT引脚。
BCLKT
位时钟,发送
( PDIP , SOG - 19引脚; TQFP引脚17 )
当在长帧同步或短帧同步使用
模式下,该引脚接受来自64位任意时钟频率
5120千赫。
DT
数据传输( PDIP , SOG - 20引脚; TQFP引脚18 )
这个引脚通过FST和BCLKT控制,高im-
pedance输出数据时除外。
SPC
信号处理器时钟
( PDIP , SOG - 21引脚; TQFP引脚19 )
该输入需要20.48至24.32 MHz的时钟信号
作为DSP引擎的主时钟。内部设备
分下来这个时钟产生256 kHz的时钟再
由PCM编码解码quired 。最高人民法院时钟应该是一个多
PLE 256千赫。 (该时钟可用于有选择地指定
更高的频率;与工厂联系获取更多信息。 )
DR
数据接收( PDIP , SOG , TQFP - 25脚)
ADPCM数据将要被解码被施加到该输入端,
其中同步运行与FSR和BCLKR进入
在一个串行格式的数据。
MC14LC5540
4
摩托罗拉
BCLKR
位时钟,接收( PDIP , SOG , TQFP引脚26 )
当在长帧同步或短帧同步使用
模式下,该引脚接受来自64位任意时钟频率
5120千赫。该管脚可被用于施加外部
256 kHz时钟测序的模拟信号处理
这个装置的功能。此选择由在SCP端口
BR0 (的b7 ) 。
FSR
帧同步,接收( PDIP , SOG , TQFP引脚27 )
当在长帧同步或短帧同步使用
模式下,该引脚接受一个8 kHz的时钟同步
在DR引脚串行ADPCM数据的输入。 FSR就可以工作
吃了异步FST在长帧同步或短
帧同步模式。
串行控制端口接口引脚
PDI / RESET
关断输入/复位
( PDIP , SOG - 13脚; TQFP引脚11 )
应用于此输入为逻辑0强制器件进入低
功耗模式。该引脚上的原因上升沿
电源恢复和ADPCM复位状态(指定
在标准)来强制执行。
SCPEN
串行控制端口使能输入
( PDIP , SOG - 14引脚; TQFP引脚12 )
该引脚,保持低时,选择串行控制端口
(SCP ),用于控制和状态信息传送到
进出MC14LC5540 ADPCM编解码器的。该引脚应
保持为低电平,总的SCPCLK信号的16个周期中
为了使信息待转移进或出的
MC14LC5540 ADPCM编解码器。的时序关系BE-
吐温SCPEN和SCPCLK示于图6至图9 。
SCPClk
串行控制端口时钟输入
( PDIP , SOG - 15针; TQFP - 13脚)
这个输入到该设备被用于控制的速率
传输数据移入和移出的SCP接口的。数据
移入MC14LC5540 ADPCM编解码器从SCP接收
在SCPCLK的上升沿。数据被移出的DE-的
副SCP上的Tx上SCPCLK的下降沿。 SCPCLK可以
是任何频率从0到4.096兆赫。一个SCP交易
发生在SCPEN被拉低。需要注意的是SCPCLK
被忽略时SCPEN为高(即,它可以是连续的或
它可以在突发模式操作) 。
SCP TX
串行控制端口发送输出
( PDIP , SOG - 16引脚; TQFP引脚14 )
SCP的Tx用于输出控制和状态信息
从MC14LC5540 ADPCM编解码器。数据被移出
SCP的Tx上SCPCLK的下降沿,最显著
位在前。
SCP RX
串行控制端口接收输入
( PDIP , SOG - 17引脚; TQFP引脚15 )
SCP接收用于输入控制信息和状态信息,以
在MC14LC5540 ADPCM编解码器。数据移入
设备上SCPCLK的上升沿。 SCP接收被忽略时,
数据正在转向SCP的Tx出来,或当SCPEN是
高。
摩托罗拉
MC14LC5540
5