摩托罗拉
半导体技术资料
订购此文件
由MC145421 / D
ISDN通用数字环路
II收发器
( UDLT II )
该MC145421 MC145425和UDLTs是高速数据收发器
能提供160 kbps的全双工数据通信超过26 AWG的
而更大的双绞线长度可达1公里。这些设备主要是
在数字用户话音和数据电话系统中使用。此外,该
设备满足并超越数据传输速率的CCITT建议
在一对双绞线ISDNs 。该器件采用512千波特MDPSK爆
调制技术以提供160 kbps的全双工数据传输速率。
在160 kbps的速率通过四个渠道提供。有2个B信道
这是个64 Kbps 。此外,还有两个D通道,这些通道
每个16 kbps的。
该MC145421 MC145425和UDLTs是专为向上兼容
与现有的MC145422和MC145426 80 kbps的UDLTs ,以及compa-
tibility与现有的和不断变化的电话交换机的硬件和软件
架构。
该MC145421 (主) UDLT是专为使用的电话交换机
线卡而MC145425 (从) UDLT是远程的设计使用
数字telset或数据终端。
采用CMOS技术,以利用其成熟的
功能复杂的模拟和数字功能的LSI
提供同步全双工160 kbps的语音和数据
在2B + 2D格式的ISDN通信的兼容性
提供了CCITT基本访问数据传输速率( 2B + D)的ISDNs
在一对双绞线可达1公里
兼容现有的和不断变化的电话交换机体系结构和
呼叫信令方案
协议无关
单+ 5V电源供电
MC145421EVK是可用
24
MC145421
MC145425
1
P后缀
塑料包装
CASE 709
24
1
DW后缀
SOG套餐
CASE 751F
订购信息
MC145421P
MC145425P
塑料包装
塑料包装
MC145421DW SOG套餐
MC145425DW SOG套餐
16 kbps的D1
16 kbps的D2
64 kbps的B1
64 kbps的B2
双绞线
线
≤
1公里
主
ISDN UDLT
160 kbps的全双工
数据传输
SLAVE
ISDN UDLT
16 kbps的D1
16 kbps的D2
64 kbps的B1
64 kbps的B2
REV 2 (替换ADI1251 )
9/95
摩托罗拉公司1995年
摩托罗拉
MC145421MC145425
1
绝对最大额定值
(电压参考VSS )
等级
直流电源电压
电压的任何引脚到VSS
直流电流,任意引脚(不包括VDD ,
VSS )
工作温度
储存温度
符号
VDD - VSS
V
I
TA
TSTG
价值
- 0.5 6.5
- 0.5 VDD + 0.5
±
10
- 40至+ 85
- 85 + 150
单位
V
V
mA
°C
°C
该器件包含电路保护
输入不受损坏,由于高静
电压或电场;然而,它是
注意,正常的采取预防措施
避免任何电压的应用高于
最大额定电压,以这种高阻抗
ANCE电路。对于正确的操作它,建议
谁料到VIN和VOUT被限制在
范围VSS
≤
( VIN或VOUT )
≤
VDD 。可靠性
操作增强,如果未使用的输入是
绑定到适当的逻辑电平(例如,
VSS或VDD) 。
民
4.5
—
—
—
0.128
0.016
—
典型值
5.0
8.0
—
8.192
—
—
512
最大
5.5
—
0.25
8.29
4.1
4.1
—
单位
V
千赫
%
兆赫
兆赫
兆赫
千赫
推荐工作条件
(大= - 40至+ 85°C )
参数
直流电源电压
帧率MC145421 (见注)
MC145421 / 25帧滑移率(见注)
CCI时钟频率
TDC / RDC数据时钟(硕士)
DCLK
调制波特率( CCI / 16 )
引脚
VDD
微星
—
—
—
—
LO1 , LO2
注:从站的晶振频率除以1024除以必须等于主人的MSI频率
±
为0.25% ,以获得最佳的操作。此外,该
8.192 MHz的输入在主用1024除以必须在主人的8 kHz的MSI时钟频率的0.048 % 。
数字特性
( VDD = 5V , TA = - 40至+ 85°C )
参数
输入高电平
输入低电平
输入电流, VDD
输入电流(数字引脚)
输入电容
输出高电流(除的Tx Master和Slave ,和PD上的从站)
TX输出大电流
PD (从)输出高电流(见注)
输出低电流(除的Tx Master和Slave ,并从PD上)
TX输出低电流
PD (从)输出低电流(见注)
TX三态阻抗
XTL输出高电流
XTL输出低电流
VOH = 4.6
VOH = 2.5
VOH = 4.6
VOH = 2.5
VOH = 4.6
VOH = 2.5
VOL = 0.4
VOL = 0.8
VOL = 0.4
VOL = 0.8
VOL = 0.4
民
3.5
—
—
—
—
– 1.7
– 0.36
– 3.4
– 0.7
—
0.36
0.8
1.7
3.5
30
100
—
最大
—
1.5
15
5
10
—
—
—
—
– 90
—
—
—
—
60
—
– 450
单位
V
V
mA
A
pF
mA
mA
A
mA
mA
A
k
A
A
VOH = 0.4
450
—
注:为了过驱动PD的从低电平到3.5V,或高电平至1.5V ,至少需要
±
800
A
驱动能力。
模拟特性
(VDD = 5V, TA = 070 ℃)下
参数
调制差分幅度RL = 880
( LO1 - LO2 )
调制差分直流偏置
Vref的电压(通常9/20
S
( VDD - VSS ) )
PCM音频电平
解调器的输入幅度
解调器输入阻抗(李为Vref )
民
4.6
—
2.0
– 22
50
75
最大
—
40
2.5
– 18
—
300
单位
V峰值
mV
V
DBM
mV峰
k
MC145421MC145425
4
摩托罗拉
MC145421 MASTER引脚说明
VDD
正电源(引脚24 )
最积极的电源引脚,通常+ 5 V带
对于VSS 。
VSS
负电源(引脚1 )
最负电源引脚和逻辑接地,通常
0 V.
VREF
参考输出(模拟地) (引脚2 )
该引脚是内部参考电源的输出和
应绕过VDD和VSS 0.1
F
电容器。
该引脚通常用作模拟参考地
该设备的从输入脉冲串的变压器耦合
线。无需外部直流负载应放在该引脚。
LI
线路输入(引脚3 )
该引脚为输入到解调器,用于输入
阵阵。输入具有内部240
电阻连接到
VREF引脚,所以外部电容或线路变压器可能
用于耦合的输入信号的设备,没有直流偏移。
LO1 , LO2
线路驱动器输出(引脚23 , 22 )
这些推挽输出驱动双绞线transmis-
与512 kHz的锡安行修改DPSK ( MDPSK )每个突发
125
s,
换句话说,在8 kHz的速率。如果不调节
行了,这些引脚被驱动为高电平状态 -
是相同的电位,它们创建一个交流短。当
用于与馈电电阻器,适当的线路端接
灰被保持。
SE
信号使能输入(引脚11 )
在该引脚上的负跳变时,内部
锁店LB和PD的状态,只要SE举行
低。在此期间,在VD , DO1 , DO2 ,并输出
驱动到高阻抗状态。当SE为高电平时,所有的
引脚功能正常。
LB
环回控制(引脚4 )
该引脚上的低电平绑内部调制器输出
内部解调器的输入,该循环在整个脉冲串
用于测试目的。在环回操作,李
输入被忽略, LO1和LO2驱动程序驱动
有效高电平。该引脚的状态在内部锁存
如果SE引脚保持低电平。此功能仅激活时,
PD输入为高。
PD
关断输入(引脚12 )
在保持低的ISDN UDLT断电,除
电路,该电路是必需的,以解调一个输入脉冲串
并输出VD ,B和D信道的数据位。当PD为
带来了高, ISDN UDLT通电。然后,它开始
每次发射微星期间从设备,在短期内
后的MSI的上升沿。如果该引脚的状态被锁存
在SE引脚保持低电平。
VD
有效的数据输出(引脚5 )
高水平的该引脚上表示有效行transmis-
锡安已解调。有效的传输是突发
通过适当的同步和不存在来确定
检测到的误码。性病改变上的上升沿状态
MSI当PD为高电平。当PD为低电平, VD在改变状态
一个传输的解调的末端破裂,不
再次更改直到三微星上升沿时有发生,在
这一次它变为低电平,或直到一个下一个解调
爆裂。性病是一个标准的B系列CMOS输出和高
阻抗时, SE为低。
微星
主同步输入(引脚16 )
此引脚是主, 8 kHz的帧参考输入。该
微星负荷B和D信道数据的上升沿其中有
前一帧到调制器中输入了仲
化设备,并启动突发到出站
双绞线电缆。微星的上升沿还启动
在解调后的B和D信道的数据的缓冲
前一帧。微星应大约主导
边缘与TDC / RDC数据时钟输入引脚对齐。
CCI
高速时钟输入端(引脚17 )
一个8.192 MHz的时钟应该被提供到该输入端。该
8.192 MHz的输入应为50 %的占空比。然而,它可以
自由运行相对于其他所有的时钟,而不表现
退化。
D1I , D2I
D通道信令位输入(引脚6,7)
这些输入是16 kbps的串行数据输入端。二位
应移入每个利培之间的这些投入
荷兰国际集团微星帧的参考时钟的边沿。的第一个位
每个D通道的时钟插入一个中间的缓冲区
第一下降的DCLK的以下MSI的上升沿边缘。
各D信道的第二位被时钟的下一个
在DCLK的负跳变。如果进一步DCLK的负
沿出现,新的信息就会串行输出到缓冲的
尔取代以前的数据中的一个位的时间。缓冲
D信道数据位脉冲串到从设备上的下一个
微星帧的参考时钟的上升沿。
D1O ,重水
D通道信号输出(引脚9 , 10 )
这些串行输出提供16 kbps的D信道信号 -
安泰从传入的脉冲串信息。两个数据位应
可以同步输出每一个输出的上升沿之间
微星帧参考时钟的边缘。的上升沿
微星产生各D信道的第一个比特在它的各自的
引脚。电路,然后搜索一个负的D信道时钟
边缘。这告诉了D信道数据移位寄存器产生
上的下一个上升沿,第二D信道位
DCLK 。另外在DCLK的上升沿再循环
D信道输出缓冲信息。
摩托罗拉
MC145421MC145425
5