飞思卡尔半导体公司
技术参数
MC100ES6139
REV 3 , 06/2005
3.3 V ECL / PECL / HSTL / LVDS
÷2/4,
÷4/5/6
时钟发生芯片
该MC100ES6139是一种低歪斜
÷2/4, ÷4/5/6
时钟发生芯片设计
明确的低偏移时钟产生应用程序。内部分频器是
同步到彼此,因此,公共输出边缘都精确
对齐。该设备可以通过一个差分或单端ECL或驱动,
如果为正电源的使用, LVPECL输入信号。此外,通过使用
在V
BB
输出,正弦源可以是交流耦合到器件中。如果单
端输入将要使用的,在V
BB
输出应连接到CLK输入
并通过绕过一个0.01到地
F
电容。
公共使能(EN )是同步的,使得内部分隔只会
启用/禁用时,内部时钟已处于低状态。这
避免了对内部时钟产生欠幅时钟脉冲的任何机会,当
设备启用/禁用的可与异步控制发生。该
内部使触发器的时钟输入时钟的下降沿,所以
所有相关产品的技术指标都参考时钟的下降沿
输入。
在启动时,内部触发器将获得一个随机的状态;因此,为
它利用多个ES6139s系统,主复位( MR)输入必须是
断言,保证同步。对于只使用一个ES6139系统,
MR引脚不必行使的内部分频器设计保证
之间的同步
÷2/4
和
÷4/5/6
单个设备的输出。所有
V
CC
和V
EE
引脚必须外接电源供电,以保证
正确的操作。
该100ES系列包含温度补偿。
特点
最大频率>1.0 GHz的典型
50 ps的输出至输出偏斜
PECL模式经营范围: V
CC
= 3.135 V至3.8 V与V
EE
= 0 V
ECL模式工作范围: V
CC
= 0 V与V
EE
= -3.135 V至-3.8 V
打开输入默认状态
同步启用/禁用
主复位为多个芯片同步
V
BB
产量
LVDS和HSTL输入兼容
20引脚无铅封装
MC100ES6139
DT后缀
20引脚TSSOP封装
CASE 948E -03
EJ后缀
20引脚TSSOP封装
无铅封装
CASE 948E -03
订购信息
设备
MC100ES6139DT
MC100ES6139DTR2
MC100ES6139EJ
MC100ES6139EJR2
包
TSSOP-20
TSSOP-20
TSSOP -20 (无铅)
TSSOP -20 (无铅)
飞思卡尔半导体公司2005年版权所有。
CLK
Q (÷2)
Q (÷4)
Q (÷5)
Q (÷6)
图3.时序图
CLK
t
RR
RESET
Q( ÷N )
图4.时序图
表3,属性
特征
内部输入下拉电阻
内部输入上拉电阻
ESD保护
人体模型
机器型号
带电器件模型
价值
75 k
75 k
& GT ; 4千伏
& GT ; 200 V
& GT ; 2千伏
符合或超过JEDEC规格EIA / JESD78 IC闭锁测试
MC100ES6139
高级时钟驱动器设备数据
飞思卡尔半导体公司
3
表4.最大额定值
(1)
符号
V
CC
V
EE
V
I
I
OUT
I
BB
TA
T
英镑
θ
JA
参数
PECL模式电源
ECL模式电源
PECL模输入电压
ECL模输入电压
输出电流
V
BB
吸入/源
工作温度范围
存储温度范围
热阻(结到环境)
0 LFPM
500 LFPM
20 TSSOP
20 TSSOP
条件1
V
EE
= 0 V
V
CC
= 0 V
V
EE
= 0 V
V
CC
= 0 V
连续
浪涌
V
I
≤
V
CC
V
I
≥
V
EE
条件2
等级
3.9
–3.9
3.9
–3.9
50
100
± 0.5
-40至+85
-65到+150
74
64
单位
V
V
V
V
mA
mA
mA
°C
°C
° C / W
° C / W
1.最大额定值超出了可能发生的设备损坏这些值。
表5. DC特性
(V
CC
= 0 V, V
EE
= -3.8 V至-3.135 V或V
CC
= 3.135 V至3.8 V ,V
EE
= 0 V)
(1)
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
BB
V
PP
V
CMR
I
IH
I
IL
特征
电源电流
输出高电压
(2)
输出低电压
(2)
输入高电压(单端)
输入低电压(单端)
输出参考电压
差分输入电压
(3)
差分交叉点电压
(4)
输入高电流
输入低电平电流
0.5
–40°C
民
典型值
35
最大
60
民
0 ° C至85°C
典型值
35
最大
60
V
CC
–750
V
CC
–880
V
CC
–1475
V
CC
–1200
1.3
V
CC
–1.1
150
0.5
单位
mA
mV
mV
mV
mV
mV
V
V
A
A
V
CC
–1150 V
CC
–1020 V
CC
–800 V
CC
–1200 V
CC
–970
V
CC
–1165
V
CC
–1810
V
CC
–1400
0.12
V
EE
+0.2
V
CC
–880 V
CC
–1165
V
CC
–1475 V
CC
–1810
V
CC
–1200 V
CC
–1400
1.3
V
CC
–1.1
150
0.12
V
EE
+0.2
V
CC
–1950 V
CC
–1620 V
CC
–1250 V
CC
–2000 V
CC
–1680 V
CC
–1300
1. MC100ES6139电路设计,以满足上表所示的DC规格热平衡建立后。
该电路是在一个测试插座或安装在印刷电路板和横向气流大于500 LFPM被保持。
2.所有装载50
到V
CC
-2.0伏。
3. V
PP
(直流) ,以维持装置的功能所需要的最小差分输入电压摆幅。
4. V
CMR
(直流)的差分输入信号的交叉点。当交叉点是V内获得功能性操作
CMR
(DC)的
在V范围内的输入摆幅的谎言
PP
(DC)的规范。
MC100ES6139
4
高级时钟驱动器设备数据
飞思卡尔半导体公司
表6. AC特性
(V
CC
= 0 V, V
EE
= -3.8 V至-3.135 V或V
CC
= 3.135 V至3.8 V ,V
EE
= 0 V)
(1)
符号
f
最大
t
PLH
,
t
PHL
t
RR
t
s
t
h
t
PW
t
SKEW
特征
最大频率
传播延迟
复位恢复
建立时间
保持时间
EN , CLK
DIVSEL , CLK
CLK , EN
CLK , DIVSEL
MR
CLK ,Q (DIFF )
MR ,Q
550
400
200
200
400
100
200
550
100
120
180
50
140
450
100
50
300
1
200
V
EE
+0.2
50
1200
200
–40°C
民
典型值
>1
850
850
550
400
200
200
400
100
200
550
100
120
180
50
140
450
100
50
300
1
1200
200
最大
民
25°C
典型值
>1
850
850
550
400
200
200
400
100
200
550
100
120
180
50
140
450
100
50
300
1
1200
V
CC
–1.2
300
最大
民
85°C
典型值
>1
850
850
最大
单位
GHz的
ps
ps
ps
ps
ps
ps
最小脉冲宽度
在设备倾斜
Q, Q
Q,Q @同频
设备到设备斜
(2)
( RSM 1σ )
t
抖动
周期到周期抖动
V
PP
V
CMR
t
r
t
f
ps
mV
V
ps
输入电压摆幅(差分)
差分交叉点电压
输出上升/下降时间
(20% – 80%)
Q, Q
V
CC
–1.2 V
EE
+0.2
300
50
V
CC
–1.2 V
EE
+0.2
300
50
1.使用一个750毫伏源, 50%占空比的时钟源进行测定。所有装载50
到V
CC
–2.0 V.
2.斜测量在相同的输出转换之间。占空比歪斜只为当延迟是微分运算定义
从输入到输出的交叉点的交叉点测定。
Q
司机
设备
Q
50
50
D
接收器
设备
D
V
TT
V
TT
= V
CC
–- 2.0 V
图5.典型的终端的输出驱动器和设备评估
MC100ES6139
高级时钟驱动器设备数据
飞思卡尔半导体公司
5