MC100E210
5V的电致化学发光双1 : 4,1: 5
差分扇出缓冲器
该MC100E210是一款低电压,低偏移的双差分ECL
扇出缓冲器设计时考虑到时钟分配。该装置
设有2扇出缓冲器,以1: 4和1:5的缓冲液中,在单个芯片上。该
器件具有全差分时钟路径既减少设备和
系统偏差。双缓冲器允许两个信号通过扇出
一个芯片上,从而减少了两个基本的歪斜
从一个部件到部件的信号偏斜降到一个输出到输出歪斜。这
相比,使用两个功能降低的歪斜由4倍
LVE111的来完成相同的任务。
从终端只有一个输出的最低TPD延迟时间的结果
从终止对,最大的TPD延迟时间结果所有
输出对。这种转变是约10-20 PS的TPD 。之间的偏移
装置内的任何两个输出对通常为约25纳秒。如果其他
输出对未封端的,最低的TPD延迟时间的结果
来自两个输出对与该偏移通常是25纳秒。当所有
输出被终止,那么最大的TPD (延迟时间)发生,并且所有
输出显示在同一10-20 PS增加脱附,所以
任何两个输出对之间的相对偏差仍然大约25纳秒。
有关使用PECL的更多信息,设计者应该参考
应用笔记AN1406 / D 。
在V
BB
销,内部产生的电源电压,可用于本
唯一设备。对于单端输入的条件下,未使用的差分
输入端被连接到V
BB
作为切换基准电压。 V
BB
还可以
rebias AC耦合输入。在使用时,去耦V
BB
和V
CC
通过
0.01
mF
电容和限制电流源或下沉到0.5毫安。当
不使用时, V
BB
应由开放。
双差分扇出缓冲器
200 ps的部件到部件歪斜
50 ps的典型输出至输出偏斜
低压ECL / PECL兼容
100系列包含温度补偿
28引脚PLCC封装
PECL模式经营范围: V
CC
= 4.2 V至5.7 V与V
EE
= 0 V
NECL模式经营范围: V
CC
= 0 V与V
EE
= -4.2 V至-5.7 V
内部输入75千瓦的下拉电阻
Q输出将默认低,输入开路或在V
EE
ESD保护:人体模型; >2千伏,
机器型号; >200 V
符合或超过JEDEC规格EIA / JESD78 IC闭锁测试
湿度敏感度等级1
有关其他信息,请参见应用笔记AND8003 / D
可燃性等级: UL 94 V - 0 @ 0.125英寸,
氧指数:28 34
晶体管数量= 179设备
http://onsemi.com
记号
图
1 28
MC100E210FN
AWLYYWW
PLCC28
FN后缀
CASE 776
A
WL
YY
WW
=大会地点
=晶圆地段
=年
=工作周
*有关更多信息,请参阅应用笔记
AND8002/D
订购信息
设备
MC100E210FN
MC100E210FNR2
包
PLCC28
航运
37单位/铁
PLCC -28 500带卷&
。有关磁带和卷轴规格,
包括部分方向和磁带大小,请
请参阅我们的磁带和卷轴包装规格
宣传册, BRD8011 / D 。
半导体元件工业有限责任公司, 2003
1
2003年10月 - 第2版
出版订单号:
MC100E210/D
MC100E210
PECL DC特性
V
CCx中
= 5.0 V; V
EE
= 0.0 V(注2 )
40°C
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
BB
V
IHCMR
I
IH
I
IL
注意:
特征
电源电流
输出高电压(注3 )
输出低电压(注3 )
输入高电压(单端)
输入低电压(单端)
输出电压参考值
输入高电压共模
范围(差分) (注4 )
输入高电流
输入低电平电流
0.5
0.3
3915
3170
3835
3190
3.62
2.7
3995
3305
3975
3355
民
典型值
最大
55
4120
3445
4120
3525
3.74
4.6
150
0.5
0.25
3975
3190
3835
3190
3.62
2.7
4050
3255
3975
3355
民
25°C
典型值
最大
55
4120
3380
4120
3525
3.74
4.6
150
0.5
0.2
3975
3190
3835
3190
3.62
2.7
4050
3260
3975
3355
民
85°C
典型值
最大
65
4120
3380
4120
3525
3.74
4.6
150
单位
mA
mV
mV
mV
mV
V
V
mA
mA
装置被设计成满足在上表中所示的直流特定网络连接的阳离子,热平衡已经建立之后。该
电路是在一个测试插座或安装在印刷电路板和大于500 LFPM保持横向气流。
2.输入和输出参数发生变化1 : 1与V
CC
. V
EE
可以改变-0.46 V / 0.8 V.
3.输出通过一个50终止
W
电阻TO V
CC
- 2伏。
4. V
IHCMR
分变化1: 1结合V
EE
,最大变化1 : 1与V
CC
.
NECL直流特性
V
CCx中
= 0.0 V; V
EE
= -5.0 V(注5 )
40°C
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
BB
V
IHCMR
I
IH
I
IL
注意:
特征
电源电流
输出高电压(注6 )
输出低电压(注6 )
输入高电压(单端)
输入低电压(单端)
输出电压参考值
输入高电压共模
范围(差分配置) (注7 )
输入高电流
输入低电平电流
0.5
0.3
1085
1830
1165
1810
1.38
2.3
1005
1695
1025
1645
民
典型值
最大
55
880
1555
880
1475
1.26
0.4
150
0.5
0.25
1025
1810
1165
1810
1.38
2.3
950
1745
1025
1645
民
25°C
典型值
最大
55
880
1620
880
1475
1.26
0.4
150
0.5
0.2
1025
1810
1165
1810
1.38
2.3
950
1740
1025
1645
民
85°C
典型值
最大
65
880
1620
880
1475
1.26
0.4
150
单位
mA
mV
mV
mV
mV
V
V
mA
mA
装置被设计成满足在上表中所示的直流特定网络连接的阳离子,热平衡已经建立之后。该
电路是在一个测试插座或安装在印刷电路板和大于500 LFPM保持横向气流。
5.输入和输出参数的变化1: 1结合V
CC
. V
EE
可以改变-0.46 V / 0.8 V.
6.输出通过一个50终止
W
电阻TO V
CC
- 2伏。
7. V
IHCMR
分变化1: 1结合V
EE
,最大变化1 : 1与V
CC
.
http://onsemi.com
3
MC100E210
AC特性
V
CCx中
= 5.0 V; V
EE
= 0.0 V或V
CCx中
= 0.0 V; V
EE
= -5.0 V(注8 )
40°C
符号
f
最大
t
PLH
t
PHL
t
SKEW
特征
最大切换频率
传播延迟到输出
IN(差分) (注9 )
IN(单端) (注10 )
QA到QB
QA到QA, QB到QB
部分到部分偏移(差) (注11 )
随机时钟抖动( RMS)
输入电压摆幅(差分配置)
(注12 )
输出上升/下降时间( 20 % -80 % )
500
200
600
在智能设备倾斜
475
400
50
50
<1
500
200
600
民
典型值
700
675
700
75
75
200
500
450
50
30
<1
500
200
600
最大
民
25°C
典型值
700
700
750
75
50
200
500
450
50
30
<1
最大
民
85°C
典型值
700
700
750
75
50
200
ps
最大
单位
兆赫
ps
t
抖动
V
PP
t
r
/ t
f
ps
mV
ps
8. V
EE
可以改变-0.46 V / 0.8 V.
9.差分传播延迟被定义为从所述差动输入信号的交叉点的延迟的交叉点
差分输出信号。
10.单端传输延迟被定义为从输入信号到输出信号的50%的点的50%的点的延迟。
11.内装置歪斜被定义为任何两个相似的延迟路径之间的单个设备中的最坏情况下的差别。
12. V
PP
(分钟)被定义为最小的输入差分电压,这将导致没有增加的传播延迟。在V
PP
(分钟)是交流有限
为E210为差分输入低至50 mV的仍然会产生完全ECL电平的输出。
http://onsemi.com
4
MC100E210
Q
司机
设备
Q
50
W
50
W
D
接收器
设备
D
V TT
V
TT
= V
CC
2.0 V
图1.典型的终端的输出驱动器和设备评估
(参见应用笔记AND8020 - 终止ECL逻辑器件)
应用笔记的资源引用
AN1404
AN1405
AN1406
AN1503
AN1504
AN1568
AN1596
AN1650
AN1672
AND8001
AND8002
AND8020
在非标V ECLinPS电路性能
IH
水平
ECL时钟分配技术
与PECL ( ECL在+ 5.0V)设计
ECLinPS的I / O SPICE建模工具
亚稳态和ECLinPS系列
接口之间LVDS和ECL
ECLinPS精简版译者ELT家庭SPICE I / O模型套件
用线或关系在ECLinPS设计
该ECL翻译指南
奇数计数器设计
标志和日期代码
终止ECL逻辑器件
http://onsemi.com
5