富士通半导体
数据表
DS07-16310-1E
32位微控制器
CMOS
FR30系列
MB91F127/F128
s
描述
该模型中,设计的32位RISC CPU ( FR30系列)的基础上,是一个标准的单芯片微控制器
带有内置I / O资源和总线控制功能。的功能是适用于内置的控制,需要
高速CPU处理。
MB91F127包括内置的256千字节的闪存和内置RAM 14千字节。 MB91F128包括510千字节
内置闪存存储器和14 KB的内置RAM 。
最适合用于要求高级别CPU的处理能力的应用程序的设备的规格,
如导航系统,高性能传真机和打印机控制器。
s
特点
FR- CPU
32位RISC ( FR30 ) ,加载/存储体系结构,5-步骤管道
工作频率:内部25 MHz的
通用寄存器: 32位×16个寄存器
16位固定长度指令(元) , 1个指令/周期1
内存到内存的传输,位处理和桶形移位指令:指令适用于内置
控制
(续)
s
包
100引脚塑料LQFP
(FPT-100P-M05)
MB91F127/F128
功能进入/退出指令,多数据加载/存储指令寄存器中的数据:高级语言兼容
说明
注册互锁功能:汇编语言的简单介绍
与延迟槽分支指令:在分支过程减少开销
内置乘法器/支持的指令级
32位有符号乘法: 5次
符号16位乘法: 3次
中断(保存的PC和PS ) : 6个周期, 16个优先级
总线接口
最大的25 MHz的内部操作速度
25位的地址总线(32 MB的空间)
16位地址输出, 8位/ 16位的数据输入/输出
基本总线周期: 2个时钟周期
芯片选择输出可指定在最小64字节的步骤: 6输出
自动等待周期:可指定灵活地从0循环到7个周期的每个区域
支持时分输入/输出接口的地址/数据(仅适用于区域1 )
可作为输入/输出端口未分配的数据/地址端
支持小端模式(从区域1中选择一个区域,区域5 )
DMAC ( DMA控制器)
8个通道
转移因子:内置的资源,中断请求
传送顺序:步骤转移/块传送/突发性传输/连续传输
传送数据长度:可选择在8位,16位和32位
暂停允许用中断请求
UART
3个通道
全双工双缓冲器
数据长度: 7至9位(无奇偶校验),6到8位(奇偶校验)
异步(启动 - 停止同步)或CLK同步通信可选
多处理器模式
内置用作波特率发生器的16位定时器(U -定时器) :生成任意波特率
外部时钟可以作为一个传输时钟
错误检测:奇偶校验,帧和溢出
A / D转换器(顺序换能器)
8 /10- bit分辨率, 8通道
顺序比较和转换器:在25 MHz时, 5.2
s
内置采样和保持电路
转换模式:可选择单间的转换,扫描转换,并重复转换
激活:可选中软件,外部触发,并内置定时器
重载定时器
16位定时器:3通道
内部时钟: 2个时钟周期分辨率,除32年2月8日分和外部时钟可选
(续)
2
MB91F127/F128
(续)
等间隔计时器
16位定时器:3通道( U-定时器)
PPG定时器:4通道
16位OCU : 4通道, ICU : 4路,自由运行定时器:1通道
看门狗定时器:1通道
快闪记忆体510 KB
510 KB的FLASH ROM :读/写/擦除被允许用相同的功率
内置的RAM 14 KB
D-BUS RAM 12 KB , C总线RAM 2 KB
比特搜索模块
那间“1”和“0”的变化,搜索在一个周期内的一个字的最高位的第一位的位置。
中断控制器
外部中断输入:正常中断× 6 ( INT0到INT5 )
内部中断的因素: UART , DMAC , A / D,重装定时器, UTIMER ,延时中断, PPG , ICU和OCU
优先级可编程的( 16级)
重置因素
上电复位/看门狗定时器/软件复位/外部复位
低功耗模式下
睡眠/停止模式
时钟控制
内置的PLL电路,其中1 -乘法可选择和2-乘法
杠杆功能:工作时钟频率是自由和独立地可指定为CPU和
外设。
钟表齿轮是可选择的中间1/1, 1/2,1/4和1/8 (或中间1/2,1/4 , 1/8和1/16) 。
周边作业的上限为25兆赫。
OTHERS
封装: LQFP -100
CMOS技术: 0.35
m
电源电压: 3.3 V± 0.3 V
s
系列CON组fi guration
型号名称
概要
FL灰内存
D- RAM总线
C- RAM总线
MB91F127
量产
256 KB
12 KB
2 KB
MB91F128
量产
510 KB
12 KB
2 KB
MB91FV129
产品评测
510 KB
16 KB
2 KB
3
MB91F127/F128
s
引脚说明
注意,在表中的数字是不寄托在一个包号码。
输入/输出
号
引脚名称
描述
电路类型
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
D16/P20
D17/P21
D18/P22
D19/P23
D20/P24
D21/P25
D22/P26
D23/P27
D24/P30
D25/P31
D26/P32
D27/P33
D28/P34
D29/P35
D30/P36
D31/P37
A00/P40
A01/P41
A02/P42
A03/P43
A04/P44
A05/P45
A06/P46
A07/P47
A08/P50
A09/P51
A10/P52
A11/P53
A12/P54
A13/P55
A14/P56
A15/P57
A16/P60
A17/P61
A18/P62
A19/P63
A20/P64
A21/P65
A22/P66/IN2
A23/P67/IN3
D
位16到外部数据总线的位23 。
该终端可作为通用I / O端口(通过P20
P27 )当在8位或单中指定的外部总线宽度
芯片模式。
D
位24到外部数据总线的位31 。
该终端可作为通用I / O端口( P30通过
P37 )时不使用的端子。
D
00位通过外部地址总线15位。
该终端可作为通用I / O端口( P40通过
P47和P57通过P50 ),当终端不被用作
地址总线。
D
位16经过外部地址总线位23 。
该终端可作为通用I / O端口( P60通过
P67 ),当终端不被用作地址总线。
[ IN2 , IN3 ] :输入捕捉的输入端子。
该功能被激活时,输入捕捉运行。
(续)
5
富士通半导体
数据表
DS07-16310-1E
32位微控制器
CMOS
FR30系列
MB91F127/F128
s
描述
该模型中,设计的32位RISC CPU ( FR30系列)的基础上,是一个标准的单芯片微控制器
带有内置I / O资源和总线控制功能。的功能是适用于内置的控制,需要
高速CPU处理。
MB91F127包括内置的256千字节的闪存和内置RAM 14千字节。 MB91F128包括510千字节
内置闪存存储器和14 KB的内置RAM 。
最适合用于要求高级别CPU的处理能力的应用程序的设备的规格,
如导航系统,高性能传真机和打印机控制器。
s
特点
FR- CPU
32位RISC ( FR30 ) ,加载/存储体系结构,5-步骤管道
工作频率:内部25 MHz的
通用寄存器: 32位×16个寄存器
16位固定长度指令(元) , 1个指令/周期1
内存到内存的传输,位处理和桶形移位指令:指令适用于内置
控制
(续)
s
包
100引脚塑料LQFP
(FPT-100P-M05)
MB91F127/F128
功能进入/退出指令,多数据加载/存储指令寄存器中的数据:高级语言兼容
说明
注册互锁功能:汇编语言的简单介绍
与延迟槽分支指令:在分支过程减少开销
内置乘法器/支持的指令级
32位有符号乘法: 5次
符号16位乘法: 3次
中断(保存的PC和PS ) : 6个周期, 16个优先级
总线接口
最大的25 MHz的内部操作速度
25位的地址总线(32 MB的空间)
16位地址输出, 8位/ 16位的数据输入/输出
基本总线周期: 2个时钟周期
芯片选择输出可指定在最小64字节的步骤: 6输出
自动等待周期:可指定灵活地从0循环到7个周期的每个区域
支持时分输入/输出接口的地址/数据(仅适用于区域1 )
可作为输入/输出端口未分配的数据/地址端
支持小端模式(从区域1中选择一个区域,区域5 )
DMAC ( DMA控制器)
8个通道
转移因子:内置的资源,中断请求
传送顺序:步骤转移/块传送/突发性传输/连续传输
传送数据长度:可选择在8位,16位和32位
暂停允许用中断请求
UART
3个通道
全双工双缓冲器
数据长度: 7至9位(无奇偶校验),6到8位(奇偶校验)
异步(启动 - 停止同步)或CLK同步通信可选
多处理器模式
内置用作波特率发生器的16位定时器(U -定时器) :生成任意波特率
外部时钟可以作为一个传输时钟
错误检测:奇偶校验,帧和溢出
A / D转换器(顺序换能器)
8 /10- bit分辨率, 8通道
顺序比较和转换器:在25 MHz时, 5.2
s
内置采样和保持电路
转换模式:可选择单间的转换,扫描转换,并重复转换
激活:可选中软件,外部触发,并内置定时器
重载定时器
16位定时器:3通道
内部时钟: 2个时钟周期分辨率,除32年2月8日分和外部时钟可选
(续)
2
MB91F127/F128
(续)
等间隔计时器
16位定时器:3通道( U-定时器)
PPG定时器:4通道
16位OCU : 4通道, ICU : 4路,自由运行定时器:1通道
看门狗定时器:1通道
快闪记忆体510 KB
510 KB的FLASH ROM :读/写/擦除被允许用相同的功率
内置的RAM 14 KB
D-BUS RAM 12 KB , C总线RAM 2 KB
比特搜索模块
那间“1”和“0”的变化,搜索在一个周期内的一个字的最高位的第一位的位置。
中断控制器
外部中断输入:正常中断× 6 ( INT0到INT5 )
内部中断的因素: UART , DMAC , A / D,重装定时器, UTIMER ,延时中断, PPG , ICU和OCU
优先级可编程的( 16级)
重置因素
上电复位/看门狗定时器/软件复位/外部复位
低功耗模式下
睡眠/停止模式
时钟控制
内置的PLL电路,其中1 -乘法可选择和2-乘法
杠杆功能:工作时钟频率是自由和独立地可指定为CPU和
外设。
钟表齿轮是可选择的中间1/1, 1/2,1/4和1/8 (或中间1/2,1/4 , 1/8和1/16) 。
周边作业的上限为25兆赫。
OTHERS
封装: LQFP -100
CMOS技术: 0.35
m
电源电压: 3.3 V± 0.3 V
s
系列CON组fi guration
型号名称
概要
FL灰内存
D- RAM总线
C- RAM总线
MB91F127
量产
256 KB
12 KB
2 KB
MB91F128
量产
510 KB
12 KB
2 KB
MB91FV129
产品评测
510 KB
16 KB
2 KB
3
MB91F127/F128
s
引脚说明
注意,在表中的数字是不寄托在一个包号码。
输入/输出
号
引脚名称
描述
电路类型
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
D16/P20
D17/P21
D18/P22
D19/P23
D20/P24
D21/P25
D22/P26
D23/P27
D24/P30
D25/P31
D26/P32
D27/P33
D28/P34
D29/P35
D30/P36
D31/P37
A00/P40
A01/P41
A02/P42
A03/P43
A04/P44
A05/P45
A06/P46
A07/P47
A08/P50
A09/P51
A10/P52
A11/P53
A12/P54
A13/P55
A14/P56
A15/P57
A16/P60
A17/P61
A18/P62
A19/P63
A20/P64
A21/P65
A22/P66/IN2
A23/P67/IN3
D
位16到外部数据总线的位23 。
该终端可作为通用I / O端口(通过P20
P27 )当在8位或单中指定的外部总线宽度
芯片模式。
D
位24到外部数据总线的位31 。
该终端可作为通用I / O端口( P30通过
P37 )时不使用的端子。
D
00位通过外部地址总线15位。
该终端可作为通用I / O端口( P40通过
P47和P57通过P50 ),当终端不被用作
地址总线。
D
位16经过外部地址总线位23 。
该终端可作为通用I / O端口( P60通过
P67 ),当终端不被用作地址总线。
[ IN2 , IN3 ] :输入捕捉的输入端子。
该功能被激活时,输入捕捉运行。
(续)
5