富士通半导体
数据表
DS04-28216-2E
ASSP视频应用
CMOS
8位100 MSPS A / D转换器
MB40C328
s
描述
MB40C328是采用高速的CMOS技术的高速A / D转换。
s
特点
决议
:
线性误差
:
最大转化率
:
电源电压
:
数字输入/输出电压范围:
模拟输入电压范围
:
模拟量输入电容
:
功耗
:
附加功能
:
8位
±0.40%
(标准)
100 MSPS (最小值)
3.3 V单(标准)
CMOS电平兼容
0 3.0 V( 2 Vp-p的)
22 pF的(标准)
210毫瓦(标准)
参考电压发生器电路: V
REFT
= 3.0 V, V
REFB
= 1.0 V
高阻抗输出,电源关闭功能
1 : 2解复用输出使能( RESET操作使能)
1/2 deviding时钟输出
在50兆赫(两相CLK )启用跨取样( CLKA , CLKB )
: LQFP48 ( 7毫米
×
7毫米,引线间距0.5mm)的
包
s
包
48引脚塑料LQFP
(FPT-48P-M05)
MB40C328
s
引脚说明
PIN号
3, 9, 13, 45
16, 27, 43
4, 7, 12, 44
18, 32, 41
33至40
19至26
11
14
10
15
28
29
31
30
42
17
8
2
1
48
46
47
6
5
符号
AV
DD
DV
DD
AV
SS
DV
SS
D
A7
到D
A0
D
B7
到D
B0
CE
OE
CKSEL
DSEL
RESET
CLK
CLKA
CLKB
CLKOA
CLKOB
V
INA
V
R1
V
R2
V
R3
V
RT
V
REFT
V
RB
V
REFB
模拟电源( +3.3 V)
数字电源( +3.3 V)
模拟电源接地引脚( 0 V )
数字电源接地引脚( 0 V )
数字输出引脚(端口A )D
A7
: MSB ,D
A0
: LSB
数字输出引脚(端口B )D
B7
: MSB ,D
B0
: LSB
掉电在CE输入“H” (内部上拉电阻)
数字输出(两个端口A , B)和时钟输出( CLKOA , CLKOB )高
在OE输入“H”阻抗。
操作设定输入引脚的状态(参照
s
模式设置)
分频电路的复位输入引脚(见
s
时序图2,3)
时钟输入引脚(最多100兆赫)
一架CH时钟输入引脚(最多50兆赫)
B通道时钟输入引脚(最多50兆赫)
时钟输出引脚(见
s
时序图1 4 )
时钟输出引脚(见
s
时序图1 4 )
模拟输入引脚
输入电压范围为V
RT
到V
RB
( 0 V至3.0 V : 2 Vp-p的)
参考电压的1/4输出引脚(添加0.1
F
为AV
SS
)
值1/2的电压输出引脚(添加0.1
F
为AV
SS
)
参考3/4电压输出引脚(添加0.1
F
为AV
SS
)
在顶侧参考电压输入引脚
参考电压输出引脚
=
通过连接到V
RT
, 0.9
×
AV
DD
( 3 V)的生成。
在底部的参考电压输入引脚
参考电压输出引脚
通过连接到V
RB
, 0.3
×
AV
DD
( 1 V)的生成。
=
描述
括号内的值是标准。
s
使用注意事项
请务必接地AV的销
DD
, DV
DD
, V
RT
, V
RB
, V
R1
, V
R2
和V
R3
通过高频电容。
将高频电容器尽可能接近到销。
为了避免产生不希望的,由于内部逻辑的不确定性目前, CE设置为“H”的电
并输入刚刚手术后超过5个时钟脉冲( CE : “H”
→
“L”).
3
MB40C328
s
绝对最大额定值
参数
电源电压
符号
AV
DD
, DV
DD
V
INA
, V
RT
, V
RB
,
V
REFT
, V
REFB
,
V
R1
, V
R2
, V
R3
, CE,
CKSEL
输入/输出电压
D
A0
到D
A7
, D
B0
到D
B7
,
CLKOA , CLKOB ,
CLKA , CLKB ,
CLK , DSEL , OE ,
RESET
T
英镑
等级
分钟。
–0.3
–0.3
马克斯。
+4.0
AV
DD
+0.3*
单位
V
V
–0.3
DV
DD
+0.3*
V
储存温度
*:不超过4.0 V.
–55
+125
°C
警告:在半导体器件上的应用应力(电压,电流可能会损坏,
温度等)超过绝对最大额定值。不要超过这些额定值。
5