任何对LVDS双路,2 x 2
交叉点开关
引脚说明
针
1, 12,
20, 25
2
名字
GND
地
LVDS / HSTL ( MAX9392 )或LVPECL / CML ( MAX9393 )同相输入。内部128kΩ电阻到V
CC
拉
输入高电平时未连接( MAX9392 ) 。内部和68kΩ电阻到GND拉输入低电平时,
未连接( MAX9393 ) 。
LVDS / HSTL ( MAX9392 )或LVPECL / CML ( MAX9393 )反相输入端。内部128kΩ电阻到V
CC
拉
输入高电平时未连接( MAX9392 ) 。内部和68kΩ电阻到GND拉输入低电平时,
未连接( MAX9393 ) 。
输入选择B0输出。选择差分输入重现于B0的差分输出。连
BSEL0到GND或悬空以选择INB0 ( INB0 )组输入。连接BSEL0到V
CC
选择INB1
( INB1 )设置的输入。内部435kΩ电阻拉BSEL0低时不连接。
电源输入。绕过每个V
CC
到GND与0.1μF和0.01μF的陶瓷电容。同时安装旁通
电容尽可能靠近器件成为可能,与最接近设备的0.01μF的电容器。
LVDS / HSTL ( MAX9392 )或LVPECL / CML ( MAX9393 )同相输入。内部128kΩ电阻到V
CC
拉
输入高电平时未连接( MAX9392 ) 。内部和68kΩ电阻到GND拉输入低电平时,
未连接( MAX9393 ) 。
LVDS / HSTL ( MAX9392 )或LVPECL / CML ( MAX9393 )反相输入端。内部128kΩ电阻到V
CC
拉
输入高电平时未连接( MAX9392 ) 。内部和68kΩ电阻到GND拉输入低电平时,
未连接( MAX9393 ) 。
输入选择B1输出。选择差分输入重现于B1的差分输出。连
BSEL1到GND或悬空以选择INB0 ( INB0 )组输入。连接BSEL1到V
CC
选择INB1
( INB1 )设置的输入。内部435kΩ电阻拉BSEL1低时不连接。
B1输出使能。驱动ENB1高,令B1 LVDS输出。内部435kΩ电阻拉ENB1低
当悬空。
B1 LVDS反相输出。连接OUTB1之间,一个100Ω的终端电阻
OUTB1
在接收器
投入,以确保正确的操作。
B1 LVDS同相输出。连接OUTB1之间,一个100Ω的终端电阻
OUTB1
在接收器
投入,以确保正确的操作。
B0输出使能。驱动ENB0高,令B0 LVDS输出。内部435kΩ电阻拉ENB0低
当悬空。
B0 LVDS反相输出。连接OUTB0之间,一个100Ω的终端电阻
OUTB0
在接收器
投入,以确保正确的操作。
B0 LVDS同相输出。连接OUTB0之间,一个100Ω的终端电阻
OUTB0
在接收器
投入,以确保正确的操作。
功能
MAX9392/MAX9393
INB0
3
INB0
4
5, 16,
24, 29
6
BSEL0
V
CC
INB1
7
INB1
8
BSEL1
9
10
11
13
14
15
ENB1
OUTB1
OUTB1
ENB0
OUTB0
OUTB0
_______________________________________________________________________________________
5