19-1991 ;冯0 ; 4/01
KIT
ATION
EVALU
BLE
AVAILA
四路LVDS线路驱动器
特点
o
引脚兼容于DS90LV031A
o
保证800Mbps的数据速率
o
250PS的最大脉冲偏差
o
符合TIA / EIA- 644 LVDS标准
o
+ 3.3V单电源
o
16引脚TSSOP和SO封装
概述
在MAX9124四通道低电压差分信号
( LVDS )线路驱动器非常适合于要求高的应用
数据速率,低功耗和低噪音。该MAX9124是
保证速度高达传输数据到800Mbps的
( 400MHz的)在近似的受控阻抗媒体
三方共同100Ω 。传输介质可以是印刷
电路(PC )板走线,背板或电缆。
在MAX9124接收四路LVTTL / LVCMOS输入电平
并将其转换为LVDS输出信号。此外,
在MAX9124能够设置所有四个输出到了
通过两个高阻抗状态使能输入, EN和
EN ,
因而下降器件的超低功耗状态
的16MW (典型值)时为高阻抗。该使能
共同所有四个发射机。输出符合
ANSI TIA / EIA- 644 LVDS标准。
在MAX9124工作在+ 3.3V单电源供电,
工作在-40 ° C至+ 85° C温度范围。它是可用
采用16引脚TSSOP和SO封装。参考MAX9125 /
MAX9126数据资料四路LVDS线接收器。
MAX9124
订购信息
部分
MAX9124EUE
MAX9124ESE
TEMP 。 RANGE
-40 ° C至+ 85°C
-40 ° C至+ 85°C
PIN- PACKAGE
16 TSSOP
16 SO
应用
数码复合机
激光打印机
手机基地
站
/插复用器
数字交叉连接
DSLAM设备
网
交换机/路由器
背板
互联
时钟分配
典型应用电路
LVDS信号
MAX9126
MAX9124
T
X
115
R
X
引脚配置
顶视图
IN1 1
OUT1 + 2
OUT1- 3
EN 4
5 OUT2-
OUT2 + 6
IN2 7
GND 8
16 V
CC
15 IN4
14 OUT4 +
LVTTL / LVCMOS
数据输入
T
X
115
R
X
LVTTL / LVCMOS
数据输出
T
X
115
R
X
MAX9124
13 OUT4-
12 EN
11 OUT3-
10 OUT3 +
9
IN3
100Ω屏蔽双绞线电缆或微带PCB走线
T
X
115
R
X
TSSOP / SO
*未来产品 - 联络厂方。
________________________________________________________________
Maxim Integrated Products版权所有
1
对于定价,交付和订购信息,请联系美信/达拉斯直接!在
1-888-629-4642 ,或访问Maxim的网站www.maxim-ic.com 。
四路LVDS线路驱动器
MAX9124
绝对最大额定值
V
CC
到GND ................................................ ...........- 0.3V至+ 4.0V
IN_ , EN ,
EN
到GND ....................................- 0.3V至(V
CC
+ 0.3V)
OUT_ + , OUT_-到GND ..........................................- 0.3V至+ 3.9V
短路持续时间( OUT_ + , OUT_- ) .....................连续
连续功率耗散(T
A
= +70°C)
16引脚TSSOP (减免9.4mW / ° C以上+ 70 ° C) ......... 755mW
16引脚SO (减免8.7MW / ° C以上+ 70 ° C) ................ 696mW
存储温度范围.............................- 65 ° C至+ 150°C
最高结温..................................... + 150°C
工作温度范围...........................- 40 ° C至+ 85°C
焊接温度(焊接, 10秒) ............... + 300℃
ESD保护
人体模型, OUT_ + , OUT_- .............................. ± 6kV的
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些仅仅是极限参数和功能
该设备在这些或超出了规范的业务部门所标明的任何其他条件,操作不暗示。接触
绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= + 3.0V至+ 3.6V ,R
L
= 100 ±1%, T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,T
A
= + 25 ° C,除非另有
说明。 )(注1,2 )
参数
LVDS输出( OUT_ + , OUT_- )
差分输出电压
变化的V震级
OD
互补输出之间
国
失调电压
变化的V震级
OS
互补输出之间
国
输出高电压
输出低电压
差分输出短路
电流(注3)
输出短路电流
输出高阻抗电流
关闭电源输出电流
输入( IN_ , EN ,
EN )
高电平输入电压
低电平输入电压
输入电流
电源电流
空载电流
加载电源电流
残疾人电源电流
I
CC
I
CCL
I
CCZ
R
L
=
∞,
IN_ = V
CC
或者为0,所有的通道
R
L
= 100Ω , IN_ = V
CC
或者为0,所有的通道
残疾人, IN_ = V
CC
或者为0,所有的通道,
EN = 0时
EN
= V
CC
9.2
22.7
4.9
11
30
6
mA
mA
mA
V
IH
V
IL
I
IN
IN_ , EN ,
EN
= 0或V
CC
2.0
GND
-20
V
CC
0.8
20
V
V
A
V
OD
V
OD
V
OS
V
OS
V
OH
V
OL
I
OSD
I
OS
I
OZ
I
关闭
启用,V
OD
= 0
OUT_ + = 0 ,在IN_ = V
CC
或OUT_- = 0在IN_
= 0 ,使
EN =低,
EN
=高, OUT_ + = 0或V
CC
,
OUT_- = 0或V
CC
, R
L
=
∞
V
CC
= 0或开路, OUT_ + = 0或3.6V , OUT_-
= 0或3.6V ,R
L
=
∞
-10
-10
-3.8
0.90
-9
-9
10
10
图1
图1
图1
图1
1.125
250
368
1
1.25
4
450
25
1.375
25
1.6
mV
mV
V
mV
V
V
mA
mA
A
A
符号
条件
民
典型值
最大
单位
2
_______________________________________________________________________________________
四路LVDS线路驱动器
开关特性
(V
CC
= + 3.0V至+ 3.6V ,R
L
= 100 ±1%, C
L
= 10pF的,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,T
A
= + 25 ° C,除非
另有说明。 )(注4, 5,6 )
参数
差分传输延迟
前高后低
差分传输延迟
从低到高
差分脉冲偏移(注7 )
差分通道到通道
歪斜(注8 )
微分部分到部分斜
(注9 )
微分部分到部分斜
(注10 )
上升时间
下降时间
禁止时间高到Z
禁止时间低到Z
启用时间Z到高
启用时间Z到低
最大工作频率
(注11 )
符号
t
PHLD
t
PLHD
t
SKD1
t
SKD2
t
SKD3
t
SKD4
t
TLH
t
THL
t
PHZ
t
PLZ
t
PZH
t
PZL
f
最大
条件
图2和图3
图2和图3
图2和图3
图2和图3
图2和图3
图2和图3
图2和图3
图2和图3
图4和图5
图4和图5
图4和图5
图4和图5
400
0.1
0.1
0.35
0.35
民
0.8
0.8
典型值
1.42
1.44
0.02
最大
2.0
2.0
0.25
0.35
0.8
1.2
0.7
0.7
5
5
5
5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
兆赫
MAX9124
注1 :
最高和最低极限温度过高是由设计和特性保证。设备经过100%测试
在T
A
= +25°C.
注2 :
电流到器件中是正的,并且电流从器件中是负的。所有电压以地为参考,除非
V
OD
.
注3 :
通过相关数据的保证。
注4 :
AC参数,通过设计和特性保证。
注5 :
C
L
包括探头和夹具电容。
注6 :
信号发生器的条件进行动态测试: V
OL
= 0, V
OH
= 3V中,f = 100MHz时,占空比为50% ,R
O
= 50, t
R
≤
为1ns ,T
F
≤
为1ns (0%至100%)。
注7 :
t
SKD1
是差分传播延迟的大小的差别。吨
SKD1
= |t
PHLD
- t
PLHD
|.
注8 :
t
SKD2
为t的幅度差
PHLD
或T
PLHD
一个信道,将n的
PHLD
或T
PLHD
在相同的另一信道的
装置。
注9 :
t
SKD3
是设备之间的差异传播延迟在同一V的幅度差
CC
并在5℃
的对方。
注10 :
t
SKD4
时的任何差分传播延迟的装置之间的幅度差工作在额定电源
和温度的范围内。
注11 :
f
最大
信号发生器条件: V
OL
= 0, V
OH
= 3V中,f = 400MHz的, 50%的占空比,R
O
= 50, t
R
≤
为1ns ,T
F
≤
为1ns (0%至
100%)。发射机输出标准:占空比= 45 %55 % ,V
OD
≥
250mV.
_______________________________________________________________________________________
3
四路LVDS线路驱动器
MAX9124
典型工作特性
(T
A
= +25°C)
单端输出电压
和负载电阻
(R
L
= 50Ω至400Ω )
MAX9124 TOC01
单端输出电压( V)
1.70
1.50
1.30
1.10
0.90
0.70
0.50
0.30
50
100
150
200
250
300
350
OUT_-
V
CC
= +3.6V
_V
CC
= +3.0V
OUT_ +
单端输出电压( V)
1.90
2.40
2.20
2.00
1.80
1.60
1.40
1.20
1.00
0.80
0.60
0.40
0.20
0
0
D
OUT
+
V
CC
= +3.6V
_V
CC
= +3.0V
D
OUT
-
1000 2000 3000 4000 5000 6000 7000
R
L
()
400
R
L
()
引脚说明
针
1, 7, 9, 15
2, 6, 10, 14
3, 5, 11, 13
4, 12
8
16
名字
IN-
OUT_ +
OUT_-
EN ,
EN
GND
V
CC
LVTTL / LVCMOS驱动器输入
同相LVDS驱动器输出
反相LVDS驱动器输出
驱动使能输入。该驱动程序被禁用,并且在高阻抗当EN为低,
EN
为高。
对于EN其他组合和
EN ,
输出是活动的。
地
电源输入。绕道V
CC
到GND与0.1μF和0.001μF的陶瓷电容。
功能
4
_______________________________________________________________________________________
MAX9124 toc02
2.10
单端输出电压与
负载电阻
(R
L
= 0 7kΩ )
四路LVDS线路驱动器
详细说明
该LVDS接口标准是一种信令方法
用于点对点通信过一个反面
由定义受控阻抗介质
ANSI / TIA / EIA-644和IEEE 1596.3标准。该
LVDS标准使用较低的电压摆幅比其他
公共通信标准,实现较高
数据传输速率降低的功率消耗,同时
减少EMI辐射和系统的敏感性
噪声。
该MAX9124是800Mbps的四通道差分LVDS
驱动器,其被设计用于高速,点至点,
和低功耗应用。该器件接受
LVTTL / LVCMOS输入电平,并将其转换为
LVDS输出信号。
该MAX9124产生2.5毫安到4.0毫安输出电流
租用电流导引结构。这个电流 -
方向盘的方法诱导少地反弹,无
直通电流,提高噪声容限和系
统的速度性能。驱动器输出短
电路的电流限制,并且进入一个高阻抗状态
当设备未加电或处于关闭状态。
在MAX9124的电流导引结构
需要一个电阻负载来终止信号和
完成传送循环。因为该装置
开关电流和电压没有,实际输出电压
年龄摆动被终止的值确定
电阻器在LVDS接收器的输入。逻辑状态
由电流流过的方向确定
的端接电阻器。与典型的3.7毫安输出
电流, MAX9124产生的输出电压
370mV驱动100Ω负载时。
MAX9124
表1.输入/输出功能表
使
EN
L
EN
H
输入
IN-
X
L
H
Z
L
H
输出
OUT_ +
OUT_ -
Z
H
L
所有其他组合
使能输入
靠近器件成为可能,与价值较小
最接近V的电容
CC
.
差分线
输出跟踪特性影响的表现
在MAX9124 。使用受控阻抗传输线来
匹配的走线阻抗的传输介质。
消除反射,确保噪声作为夫妻
通过运行差分线对的共模
并拢。通过匹配电减少歪斜
长的痕迹。过度歪斜可导致
退化的磁场抵消的。
保持的距离之间的差分线对
避免差分阻抗的不连续性。避免
90 °的转弯和减少通孔的数量,以进一步
避免阻抗不连续性。
电缆和连接器
传输介质应具有标称差动
阻抗为100Ω 。为了最大限度地减少阻抗disconti-
nuities ,使用的电缆和连接器已匹配
差分阻抗。
避免使用非平衡线,如带状或
简单的同轴电缆。平衡电缆,如绞
对,提供出色的信号质量,而且往往产生
更少的EMI ,由于取消的影响。平衡电缆
易于拾取噪声作为普通模式,该模式是
由LVDS接收器拒绝。
终止
因为MAX9124是电流导引装置,无
没有终止,将产生的输出电压
电阻器。终端电阻应符合昼夜温差
传输线的髓鞘阻抗。产量
电压电平取决于该终止的值
电阻器。在MAX9124是用于点至点的优化
有100Ω终端电阻在接收器接口
输入。端接电阻值的范围
90Ω和132Ω之间,取决于characteris-
传输介质的抽动阻抗。
电路板布局
对于LVDS应用,四层的PCB,亲
志愿组织分离电源,地, LVDS信号,并输入
信号被推荐。隔离LVTTL / LVCMOS
且彼此LVDS信号,以防止耦合。
芯片信息
晶体管数量: 2007
过程: CMOS
应用信息
电源旁路
绕道V
CC
高频,表面贴装
陶瓷0.1μF和0.001μF电容并联的
_______________________________________________________________________________________
5