19-2215 ;冯0 ; 11/01
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
概述
该MAX3892串行器是理想的转换4比特
宽, 622Mbps的并行数据至2.5Gbps串行数据
DWDM和SONET / SDH应用。 A 4
4位的FIFO
允许并行输出之间的任何静态延迟
时钟和并行输入时钟。延迟变化到一个
单位间隔(UI),在复位后是允许的。完全集成
锁相环(PLL)合成一个内部
从622MHz 2.5GHz的串行时钟, 155.5MHz ,
77.8MHz ,或38.9MHz参考时钟。可选择的
双VCO允许优异的抖动性能,在两者
SONET和前向纠错(FEC )的数据速率。
采用3.3V单电源供电,这款设备
接受低电压差分信号(LVDS)时钟
和数据输入,用于高速数字接口
电路,并提供了电流模式逻辑(CML )的串行
数据和时钟输出。环回的数据输出为亲
单元提供了方便系统的诊断测试。该
MAX3892在扩展级温度可
范围(-40 ° C至+ 85°C ),采用44引脚QFN封装。
o
+ 3.3V单电源
o
455mW功耗
o
1.4ps
RMS
最大抖动生成
o
4
4位FIFO输入缓冲器
o
622Mbps的/ 666Mbps并行至2.5Gbps / 2.7Gbps的
串行转换
o
622MHz / 667MHz的或311MHz / 333MHz的时钟输入
o
片上时钟合成器
o
多时钟参考频率:
( 622.08MHz的, 155.52MHz , 77.76MHz , 38.88MHz )或
( 666.51MHz , 166.63MHz , 83.31MHz , 41.66MHz )
o
LVDS并行时钟和数据输入
o
CML串行数据和时钟输出
o
其他CML输出的系统环回
检测
特点
MAX3892
应用
SONET / SDH OC- 48传输系统
WDM应答
添加/插复用器
茂密的数字交叉连接
背板互连
订购信息
部分
MAX3892EGH
TEMP 。 RANGE
-40 ° C至+ 85°C
PIN- PACKAGE
44 QFN -EP *
* EP
=裸焊盘
典型应用电路
LVPECL
100
C
Z
V
CC
V
CC
RCLK-
LVDS
PDI0+
PDI0-
SONET / SDH的
成帧器
RCLK + FIL
V
CC
CLKSET模式RATESET
SDO +
SDO-
CML
MAX3273
CML
SCLKO +
SCLKO-
SLBEN
激光
司机
TTL
CML
PDI3+
PDI3-
MAX3892
LVDS
PCLKI +
PCLKI-
LVDS
PCLKO +
PCLKO-
RESET
FIFOERROR
SLBPD
SLBO +
SLBO-
MAX3882
可选
为
系统
环回
TEST
1:4解串器
与CDR
大声笑
未来产品
这个符号表现的传输
线的特性阻抗Z
O
= 50.
________________________________________________________________
Maxim Integrated Products版权所有
1
对于定价,交付和订购信息,请联系美信/达拉斯直接!在
1-888-629-4642 ,或访问Maxim的网站www.maxim-ic.com 。
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
MAX3892
绝对最大额定值
电源电压V
CC
, VCCO , VCCVCO .....................- 0.5V至+ 5V
所有的输入和FIL .......................................- 0.5V至(V
CC
+ 0.5V)
LVDS输出电压( PCLKO ± ) ................- 0.5V至(V
CC
+ 0.5V)
CML输出电流( ± SDO , SCLKO ± , SLBO ± ) ................ 22毫安
连续功率耗散(T
A
= +85°C)
44引脚QFN (减免25mW的/ ° C以上+ 85°C ) ............ 1625mW
工作温度范围...........................- 40 ° C至+ 85°C
存储温度范围.............................- 55 ° C至+ 150°C
焊接温度(焊接, 10秒) ............... + 300℃
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些仅仅是极限参数和功能
该设备在这些或超出了规范的业务部门所标明的任何其他条件,操作不暗示。接触
绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V , LVDS差分负载= 100Ω± 1 % ,T
A
= +25°C,
除非另有说明。 ) (注1)
参数
电源电流
输入电压范围
差分输入电压
输入共模电流
阈值迟滞
差分输入电阻
R
IN
83
V
CC
-
1.16
V
CC
-
1.81
V
CC
- 1.3
>1.0
300
V
OH
V
OL
|V
OD
|
|V
OD
|
1.125
|V
OS
|
0.925
250
400
25
1.275
25
1900
1.475
LVPECL输入规范
( RCLK ± )
输入高电压
输入低电压
输入偏置电压
单端输入电阻
差分输入电压摆幅
LVDS输出特性
( PCLKO ± )
输出高电压
输出低电压
差分输出电压
变化的幅度
差分输出电压。
互补的国家
胶印输出电压
改变输出的幅度
偏置电压互补
国
V
V
mV
mV
V
mV
V
IH
V
IL
V
CC
-
0.88
V
CC
-
1.48
V
V
V
k
MVP -P
符号
I
CC
V
I
|V
ID
|
LVDS输入V
OS
= 1.2V
(注2 )
0
100
61
45
100
117
条件
民
典型值
138
最大
190
2400
单位
mA
mV
mV
A
mV
LVDS输入规范
(PDI [3..0] ± , PCLKI ±)
2
_______________________________________________________________________________________
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
直流电气特性(续)
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V , LVDS差分负载= 100Ω± 1 % ,T
A
= +25°C,
除非另有说明。 ) (注1)
参数
差分输出电阻
输出电流
输出电流
迪FF erential输出
差分输出电阻
输出共模电压
输入高电压
输入低电压
输入高电流
输入低电平电流
输出高电压
输出低电压
输入电流
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
I
OH
= 20A
I
OL
= 1毫安
输入= 0或V
CC
-500
-30
-50
2.4
R
L
= 50Ω到V
CC
2.0
0.8
+10
+10
V
CC
0.4
+500
LVTTL规格
( RESET , RATESET , SLBEN , SLBPD FIFOERROR ,
大声笑)
V
V
A
A
V
V
A
短接在一起
接地短路
R
L
= 100Ω差分
640
83
800
100
V
CC
- 0.2
符号
条件
民
80
典型值
最大
140
12
40
1000
117
单位
mA
mA
MVP -P
V
MAX3892
CML输出规格
( SDO ± , SCLKO ± , SLBO ± )
编程输入量
( CLKSET , MODE )
AC电气特性
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,差分LVDS负载= 100Ω± 1 % , CML负荷=
50 ±1%, T
A
= + 25 ℃,除非另有说明。 ) (注3)
参数
符号
条件
RATESET = GND
RATESET = V
CC
MODE = OPEN或V
CC
MODE =短期或为30kΩ到GND
t
SU
t
H
(注4 )
(注4 )
-94
300
民
典型值
622
666
622
311
最大
单位
并行输入规格
( PDI ± , PCLKI ± )
并行输入数据速率
并行输入时钟速率
并行输入建立时间
并行输入保持时间
并行时钟输出上升/下降
时间
并行时钟输出占空比
串行输出规格
( SDO ± , SCLKO ± )
串行输出数据速率
串行数据输出上升/下降时间
串行输出时钟到数据延时
t
r
, t
f
t
CLK -Q
RATESET = GND
RATESET = V
CC
20 %至80%
(注5 )
-25
2.488
2.666
80
25
Gbps的
ps
ps
Mbps的
兆赫
ps
ps
并行时钟输出特性
( PCLKO ± )
t
r
, t
f
20 %至80%
100
46
200
54
ps
%
_______________________________________________________________________________________
3
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
MAX3892
AC电气特性(续)
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,差分LVDS负载= 100Ω± 1 % , CML负荷=
50 ±1%, T
A
= + 25 ℃,除非另有说明。 ) (注3)
参数
串行时钟输出抖动
GENERATION
串行数据输出随机抖动
串行数据输出确定性
抖动
符号
JG
RJ
DJ
(注7 )
(注6 )
条件
民
典型值
1.2
最大
1.4
1.4
19
单位
ps
RMS
ps
RMS
ps
p-p
参考时钟输入规格
( RCLK )
参考时钟频率
公差
参考时钟输入占空比
复位输入
( RESET )
FIFO的最小脉冲宽度
RESET
PCLKI之间的容忍漂移
和PCLKO复位后
UI是PCLKO期
UI是PCLKO期
4
±1
UI
UI
±100
30
70
PPM
%
注1 :
注2 :
注3 :
注4 :
规格在-40 ° C的设计和特性保证。
测量SLBO / CLK622和SCLK输出禁用和CML输出打开。
AC特点是通过设计和特性保证。
在622MHz时钟模式下,并行数据由622MHz / 666MHz的并行时钟输入的上升沿移入。在
311MHz的时钟模式,将并行数据的时钟在时钟的上升沿和下降沿两者。并行输入
建立和保持由60ps的时间的增加,如果占空比是在48 %至在311MHz模式52% (图1) 。
注5 :
相对于SCLKO的下降沿。
注6 :
测量带宽为BW = 12kHz至20MHz 。
注7 :
确定性抖动包括图案有关的抖动和脉冲宽度失真。使用2测
7
- 1 PRBS模式
96个连续相同数字。
4
_______________________________________________________________________________________
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
典型工作特性
(V
CC
= + 3.3V ,负载CML交流耦合至50Ω± 1 % ,T
A
= + 25 ℃,除非另有说明。 )
电源电流与温度的关系
MAX3892 TOC01
MAX3892
电气眼图
MAX3892 toc02
电源抖动产生
与纹波频率
35
抖动产生( PS
p-p
)
30
25
20
15
10
5
50mVp-p
100mVp-p
MAX3892 toc03
170
165
160
电源电流(mA )
155
150
145
140
135
130
125
120
-40
-20
0
20
40
60
80
40
模式2
13
-1 PRBS
数据速率= 2.5Gbps的
100
50ps/div
0
10
100
1k
10k
脉动频率(Hz)
温度(℃)
抖动产生 - 电源
噪声幅值( BW = 2MHz的)
MAX3892 toc04
串行数据输出抖动
MAX3892 toc05
5.0
4.5
抖动产生( PS
RMS
)
4.0
3.5
3.0
2.5
2.0
1.5
1.0
0.5
0
0
50
100
150
200
f
RCLK
= 622MHz
250
噪声幅值(VP -P )
5ps/div
总宽带均方根抖动= 1.3ps
峰到峰抖动= 15.8ps
引脚说明
针
1, 16, 22, 27,
33, 44
2, 5, 8, 11
3
4
6
7
名字
GND
VCCO
SCLKO-
SCLKO +
SDO-
SDO +
供应地
电源电压为输出+ 3.3V 。加入不久的这些引脚的旁路电容连接到前
在V
CC
电源层。
负串行时钟输出, CML 2.488GHz或2.666GHz
积极的串行时钟输出, CML 2.488GHz或2.666GHz
消极的串行数据输出, CML 2.488Gbps速率或2.666Gbps
积极的串行数据输出, CML 2.488Gbps速率或2.666Gbps
功能
_______________________________________________________________________________________
5
19-2215 ;第六版; 10/07
KIT
ATION
EVALU
E
BL
AVAILA
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
概述
该MAX3892串行器是理想的转换4比特
宽, 622Mbps的并行数据至2.5Gbps串行数据
DWDM和SONET / SDH应用。 A 4
4位的FIFO
允许并行输出之间的任何静态延迟
时钟和并行输入时钟。延迟变化到一个
单位间隔(UI),在复位后是允许的。完全集成
锁相环(PLL)合成一个内部
从622MHz 2.5GHz的串行时钟, 155.5MHz ,
77.8MHz ,或38.9MHz参考时钟。可选择的
双VCO允许优异的抖动性能,在两者
SONET和前向纠错(FEC )的数据速率。
采用3.3V单电源供电,这款设备
接受低电压差分信号(LVDS)时钟和
数据输入与高速数字接口circuit-
RY ,并提供电流模式逻辑( CML )的串行数据
和时钟输出。提供回传数据输出
以方便系统的诊断测试。该MAX3892是
可在扩展级温度范围( -40 ° C至
+ 85°C ),采用44引脚QFN和TQFN封装。
+ 3.3V单电源
455mW功耗
1.4ps
RMS
最大抖动生成
4
4位FIFO输入缓冲器
622Mbps的/ 666Mbps并行至2.5Gbps / 2.7Gbps的
串行转换
622MHz / 667MHz的或311MHz / 333MHz的时钟输入
片上时钟合成器
多时钟参考频率:
( 622.08MHz的, 155.52MHz , 77.76MHz , 38.88MHz )或
( 666.51MHz , 166.63MHz , 83.31MHz , 41.66MHz )
LVDS并行时钟和数据输入
CML串行数据和时钟输出
其他CML输出的系统环回
检测
特点
MAX3892
应用
SONET / SDH OC- 48传输系统
WDM应答
添加/插复用器
茂密的数字交叉连接
背板互连
部分
MAX3892EGH
订购信息
温度
范围
-40 ° C至+ 85°C
PIN的
包
44 QFN
44 TQFN
PKG
CODE
G4477-3
T4477-3
MAX3892ETH + -40 ° C至+ 85°C
+表示
无铅封装。
典型应用电路
LVPECL
100Ω
VCCVCO
C
Z
V
CC
RCLK-
LVDS
PDI0+
PDI0-
SONET / SDH的
成帧器
RCLK + FIL
VCCVCO
CLKSET模式RATESET
SDO +
SDO-
CML
MAX3273
CML
SCLKO +
SCLKO-
SLBEN
激光
司机
TTL
CML
PDI3+
PDI3-
MAX3892
LVDS
PCLKI +
PCLKI-
LVDS
PCLKO +
PCLKO-
RESET
FIFOERROR
SLBPD
SLBO +
SLBO-
MAX3882
可选
为
系统
环回
TEST
1:4解串器
与CDR
大声笑
这个符号表现的传输
线的特性阻抗Z
O
= 50Ω.
________________________________________________________________
Maxim Integrated Products版权所有
1
对于定价,交付和订购信息,请联系马克西姆直接在1-888-629-4642 ,
或访问Maxim的网站www.maxim-ic.com 。
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
MAX3892
绝对最大额定值
电源电压V
CC
, VCCO , VCCVCO .....................- 0.5V至+ 5V
所有的输入和FIL .......................................- 0.5V至(V
CC
+ 0.5V)
LVDS输出电压( PCLKO ± ) ................- 0.5V至(V
CC
+ 0.5V)
CML输出电流( ± SDO , SCLKO ± , SLBO ± ) ................ 22毫安
连续功率耗散(T
A
= +85°C)
44引脚QFN (减免25mW的/ ° C以上+ 85°C ) ............ 1625mW
工作温度范围...........................- 40 ° C至+ 85°C
存储温度范围.............................- 55 ° C至+ 150°C
焊接温度(焊接, 10秒) ............... + 300℃
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些仅仅是极限参数和功能
该设备在这些或超出了规范的业务部门所标明的任何其他条件,操作不暗示。接触
绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V , LVDS差分负载= 100Ω± 1 % ,T
A
= +25°C,
除非另有说明。 ) (注1)
参数
电源电流
输入电压范围
差分输入电压
输入共模电流
阈值迟滞
差分输入电阻
R
IN
83
V
CC
-
1.16
V
CC
-
1.81
V
CC
- 1.3
>1.0
300
V
OH
V
OL
|V
OD
|
Δ|V
OD
|
1.125
Δ|V
OS
|
0.925
250
400
25
1.275
25
1900
1.475
LVPECL输入规范
( RCLK ± )
输入高电压
输入低电压
输入偏置电压
单端输入电阻
差分输入电压摆幅
LVDS输出特性
( PCLKO ± )
输出高电压
输出低电压
差分输出电压
变化的幅度
差分输出电压。
互补的国家
胶印输出电压
改变输出的幅度
偏置电压互补
国
V
V
mV
mV
V
mV
V
IH
V
IL
V
CC
-
0.88
V
CC
-
1.48
V
V
V
kΩ
mV
P-P
符号
I
CC
V
I
|V
ID
|
LVDS输入V
OS
= 1.2V
(注2 )
0
100
61
45
100
117
条件
民
典型值
138
最大
190
2400
单位
mA
mV
mV
A
mV
Ω
LVDS输入规范
(PDI [3..0] ± , PCLKI ±)
2
_______________________________________________________________________________________
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
直流电气特性(续)
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V , LVDS差分负载= 100Ω± 1 % ,T
A
= +25°C,
除非另有说明。 ) (注1)
参数
差分输出电阻
输出电流
输出电流
迪FF erential输出
差分输出电阻
输出共模电压
输入高电压
输入低电压
输入高电流
输入低电平电流
输出高电压
输出低电压
输入电流
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
I
OH
= 20A
I
OL
= 1毫安
输入= 0或V
CC
-500
-30
-50
2.4
R
L
= 50Ω到V
CC
2.0
0.8
+10
+10
V
CC
0.4
+500
LVTTL规格
( RESET , RATESET , SLBEN , SLBPD FIFOERROR ,
大声笑)
V
V
A
A
V
V
A
短接在一起
接地短路
R
L
= 100Ω差分
640
83
800
100
V
CC
- 0.2
符号
条件
民
80
典型值
最大
140
12
40
1000
117
单位
Ω
mA
mA
mV
P-P
Ω
V
MAX3892
CML输出规格
( SDO ± , SCLKO ± , SLBO ± )
编程输入量
( CLKSET , MODE )
AC电气特性
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,差分LVDS负载= 100Ω± 1 % , CML负荷=
50Ω ±1%, T
A
= + 25 ℃,除非另有说明。 ) (注3)
参数
符号
条件
RATESET = GND
RATESET = V
CC
MODE = OPEN或V
CC
MODE =短期或为30kΩ到GND
t
SU
t
H
(注4 )
(注4 )
-94
300
民
典型值
622
666
622
311
最大
单位
并行输入规格
( PDI ± , PCLKI ± )
并行输入数据速率
并行输入时钟速率
并行输入建立时间
并行输入保持时间
并行时钟输出上升/下降
时间
并行时钟输出占空比
串行输出规格
( SDO ± , SCLKO ± )
串行输出数据速率
串行数据输出上升/下降时间
串行输出时钟到数据延时
t
r
, t
f
t
CLK -Q
RATESET = GND
RATESET = V
CC
20 %至80%
(注5 )
-25
2.488
2.666
80
25
Gbps的
ps
ps
Mbps的
兆赫
ps
ps
并行时钟输出特性
( PCLKO ± )
t
r
, t
f
20 %至80%
100
46
200
54
ps
%
_______________________________________________________________________________________
3
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
MAX3892
AC电气特性(续)
(V
CC
= + 3.0V至+ 3.6V ,T
A
= -40 ° C至+ 85°C 。典型值是在V
CC
= + 3.3V ,差分LVDS负载= 100Ω± 1 % , CML负荷=
50Ω ±1%, T
A
= + 25 ℃,除非另有说明。 ) (注3)
参数
串行时钟输出抖动
GENERATION
串行数据输出随机抖动
串行数据输出确定性
抖动
符号
JG
RJ
DJ
(注6及7 )
(注7 )
(注8)
条件
民
典型值
1.0
最大
1.4
1.4
19
单位
ps
RMS
ps
RMS
ps
P-P
参考时钟输入规格
( RCLK )
参考时钟频率
公差
参考时钟输入占空比
复位输入
( RESET )
FIFO的最小脉冲宽度
RESET
PCLKI之间的容忍漂移
和PCLKO复位后
UI是PCLKO期
UI是PCLKO期
4
±1
UI
UI
±100
30
70
PPM
%
注1 :
注2 :
注3 :
注4 :
注5 :
注6 :
注7 :
注8 :
规格在-40 ° C的设计和特性保证。
测量SLBO / CLK622和SCLK输出禁用和CML输出打开。
AC特点是通过设计和特性保证。
在622MHz时钟模式下,并行数据由622MHz / 666MHz的并行时钟输入的上升沿移入。在
311MHz的时钟模式,将并行数据的时钟在时钟的上升沿和下降沿两者。并行输入
建立和保持由60ps的时间的增加,如果占空比是在48 %至在311MHz模式52% (图1) 。
相对于SCLKO的下降沿。
测量带宽为BW = 12kHz至20MHz 。
测量模式00001111 , RCLK为PCLKI / PDI [ 3 : 0 ]期约40ps的。见
抖动生成与RCLK到
PCLK / PDI [ 3 : 0 ]相
剧情中
典型工作特性
部分。
确定性抖动包括图案有关的抖动和脉冲宽度失真。使用2测
7
- 1 PRBS模式
96个连续相同数字。
4
_______________________________________________________________________________________
+ 3.3V , 2.5Gbps的/ 2.7Gbps的, SDH / SONET 4 : 1
串行器,带有时钟合成
典型工作特性
(V
CC
= + 3.3V ,负载CML交流耦合至50Ω± 1 % ,T
A
= + 25 ℃,除非另有说明。 )
电源电流与温度的关系
MAX3892 TOC01
MAX3892
电气眼图
MAX3892 toc02
电源抖动产生
与纹波频率
35
抖动产生( PS
P-P
)
30
25
20
15
10
5
0
50mV
P-P
100mV
P-P
MAX3892 toc03
170
165
160
电源电流(mA )
155
150
145
140
135
130
125
120
-40
-20
0
20
40
60
80
40
模式2
13
-1 PRBS
数据速率= 2.5Gbps的
100
50ps/div
10
100
1k
10k
温度(℃)
纹波频率(kHz )
抖动产生 - 电源
噪声幅值( BW = 2MHz的)
MAX3892 toc04
抖动产生
与RCLK到PCLKI / PDI [ 3 : 0 ]相
MAX3892 toc05
串行数据输出抖动
MAX3892 toc06
5.0
4.5
抖动产生( PS
RMS
)
4.0
3.5
3.0
2.5
2.0
1.5
1.0
0.5
0
0
50
100
150
200
1.4
PATTERN = 00001111
1.2
抖动产生( PS
RMS
)
1.0
0.8
0.6
0.4
0.2
0
f
RCLK
= 622MHz
250
0
50
100 150 200 250 300 350 400
噪声幅值(V
P-P
)
RCLK于: PCLKI / PDI [3:0 ]相位( ps的)
5ps/div
总宽带均方根抖动= 1.3ps
峰到峰抖动= 15.8ps
引脚说明
针
1, 16, 22, 27,
33, 44
2, 5, 8, 11
3
4
6
7
名字
GND
VCCO
SCLKO-
SCLKO +
SDO-
SDO +
供应地
电源电压为输出+ 3.3V 。加入不久的这些引脚的旁路电容连接到前
在V
CC
电源层。
负串行时钟输出, CML 2.488GHz或2.666GHz
积极的串行时钟输出, CML 2.488GHz或2.666GHz
消极的串行数据输出, CML 2.488Gbps速率或2.666Gbps
积极的串行数据输出, CML 2.488Gbps速率或2.666Gbps
功能
_______________________________________________________________________________________
5