M80287
80位HMOS
NUMERIC处理器扩展
军事
Y
高性能80位内部
架构
实施建议IEEE浮点数
点标准754
扩展M80286 10数据类型到
包括32位64 80位浮点
32位64位整数和18位BCD
操作数
目标代码兼容M8087
内置的异常处理
在工作实际和保护
模式M80286系统
采用40引脚CERDIP封装
Y
Y
保护模式下运行完全
符合M80286存储器
管理和保护
机制
直接扩展M80286 10指令
设置为三角函数对数
指数和算术指令
对所有数据类型
8× 80位独立寻址
数字寄存器堆栈
6 8 10兆赫
军用温度范围
b
55 ℃
a
125 C (T
C
)
Y
Y
Y
Y
Y
Y
Y
Y
Y
英特尔M80287是一个扩展M80286 10 architec-高性能Numerics的处理器扩展
浮点扩展的整数和BCD数据类型的M80286 20计算系统TURE ( M80286
和M80287 )完全符合所提出的IEEE浮点标准使用Numerics的导向架构设计师用手工
tecture的M80287增加了超过50助记符来的M80286 20指令集使M80286 20
高性能数字处理的M80287是N沟道耗竭实现完整的解决方案
化负载硅栅技术( HMOS ),并封装在一个40引脚的陶瓷封装的M80286 20
与M80286 20和M8088兼容的目标代码20英特尔HMOS III过程中提供卓越的
耐辐射与辐射的严格要求的应用
HMOS是英特尔公司的专利方法
271029 – 1
图1 M80287框图
271029 –2
记
N c个引脚不能连接
图2 M80287引脚
CON组fi guration
1990年12月
订单号271029-005
M80287
表1 M80287引脚说明
符号
CLK
TYPE
I
名称和功能
时钟输入
该时钟提供用于内部M80287的基本定时
操作特别MOS电平输入所需的M82284和M8284A
CLK的输出是兼容于该输入
时钟模式信号
指示CLK输入是否是由3分
或直接使用高输入会选择后一种选择该输入可能
连接到V
CC
或V
SS
酌情此输入必须是高或
前RESET变低低20 CLK周期
系统复位
使M80287立即终止其目前的
活动并进入休眠状态RESET要求是高的多
超过400 M80287 CLK周期为正确初始化的HIGH- LOW
转变必须发生不早于50
ms
经过V
CC
和CLK满足他们的
D C和C规格
数据
16位双向数据总线输入到这些引脚可以应用
异步的M80287时钟
忙碌状态
由M80287认定,以表明它当前
执行命令
错误状态
反映了状态字,该信号的ES位
表明一个屏蔽的错误条件存在
处理器扩展的数据通道运算元传输
请求
这个输出一个高电平表明M80287准备
数据传输PEREQ将在PEACK或在断言被禁用
两者如果没有更多的转移支付,需要先发生实际的数据传输
处理器扩展的数据通道运算元传输
应答
确认请求信号( PEREQ )一直
认识将导致请求( PEREQ )将在万一有撤销
有没有需要PEACK更多的转移可以是异步的
M80287钟
数字处理器读取
支持从M80287传输数据
该输入可以是异步的M80287时钟
数字处理器写
使得数据传输到M80287
该输入可以是异步的M80287时钟
NUMERIC处理器选择
表明CPU正在执行
这些信号的ESCAPE指令并发断言(即NPS1是
LOW和NPS2为HIGH )使M80287来执行浮点
说明不会发生涉及M80287数据传输,除非
设备通过这些线路选择这些输入可以是异步的
M80287钟
命令行
这些连同选择输入允许CPU直接
将发生的M80287无操作的运行,如果这些信号都
高这些输入可以是异步的M80287时钟
CPU时钟
该输入提供了一个采样沿为M80287的投入
S1 S0的COD INTA就绪和HLDA它必须连接到所述
M80286 CLK输入
状态
这些投入使M80287监控的执行
由M80286它们必须连接至ESCAPE指令
相应M80286引脚
持有确认
该输入通知M80287 M80286的时候
控制本地总线它必须连接到所述M80286 HLDA输出
准备
一个总线周期的结束是由该输入必须是信号
连接到M80286 READY输入
地
系统接地两个引脚都必须连接到接地
动力
a
5V电源
CKM
I
RESET
I
D15 –D0
忙
错误
PEREQ
I O
O
O
O
PEACK
I
NPRD
NPWR
NPS1 NPS2
I
I
I
CMD0 CMD1
I
CLK286
I
S1 S0
COD INTA
HLDA
准备
V
SS
V
CC
2
I
I
I
I
I
M80287
一旦在保护模式下所有的内存引用
对于Numerics的数据或状态信息听从
M80286的内存管理和保护规定
给M80286的充分保护扩展
CPU在保护模式下M80286 20 Numerics的
软件也与完全兼容
M8086 20及M8088 20
在M80287有两种操作模式类似于
该M80286两种模式复位时M80287是
在实地址模式,可以被放置在
通过执行受保护的虚拟地址模式
SETPM ESC指令中的M80287不能
切换回实地址模式,除了通过
RESET
In
该
实
地址
模式
该
M80286 M80287是完全兼容的软件
与M8086 M8087和M8088 M8087
一旦在保护模式下所有的内存引用
对于Numerics的数据或状态信息听从
M80286的内存管理和保护规定
给M80286的充分保护扩展
CPU在保护模式下M80286 M80287 NU-
merics软件也与完全兼容
M8086 M8087和M8088 M8087
功能说明
该M80287数字处理器扩展( NPX )
提供算术指令用于各种NU-
在M80286 20系统聚体的数据类型,也exe-
cutes众多内置超越函数
(例如切线和日志功能)的M80287 exe-
cutes并行指令与M80286它EF -
fectively扩展的寄存器和指令集
一个M80286 10系统中的现有M80286数据
类型并增加了一些新的数据类型,以及图 -
URE 3给出的程序可见寄存器模式
该M80286 20本质上M80287可
作为一个额外的资源或一个扩展
在M80286 10 ,可以用来作为一个单一的统一的
系统M80286 20
在M80287有两种操作模式类似于
该M80286两种模式,当复位M80287是
实地址模式,可以被放置在亲
通过执行tected虚拟地址模式
SETPM ESC指令中的M80287不能
切换回实地址模式,除了通过
重置在实地址模式的M80286 20
完全软件与M8086 88 20兼容
271029 –3
图3 M80286 20建筑
3
M80287
A C特性
(对指定工作条件)
时序要求
AC时序参照的是0 8V和2 0V点上的信号,除非另有说明
符号
T
CLCL
参数
CLK周期
CKM
e
1
CKM
e
0
CLK低的时间
CKM
e
1
CKM
e
0
CLK高电平时间
CKM
e
1
CKM
e
0
6兆赫
8兆赫
10兆赫
-6 -6最小最大最小-8 -8 -10最大最小-10最大
165
62 5
100
15
50
20
500
166
343
146
230
151
10
10
75
30
95
0
130
85
250
50
b
30
单元点评
125
50
68
15
43
20
500
166
343
146
230
151
10
10
100
40
53
11
28
18
500
166
343
146
230
151
10
10
ns
ns
NS在0 8V
NS在0 6V
NS在2 0V
NS在3 6V
NS 1 0V至6V 3
如果CKM
e
1
NS 3 6V至1 0V
如果CKM
e
1
ns
ns
NS在0 8V
ns
ns
NS在0 8V
NS在2 0V
ns
ns
ns
ns
ns
ns
ns
ns
T
CLCH
T
CHCl 3
T
CH1CH2
CLK上升时间
T
CL2CL1
CLK下降时间
T
DVWH
T
WHDX
T
WLWH
T
RLRH
T
AVRL
T
AVWL
T
MHRL
T
KLKH
T
KHKL
T
KHCH
T
的CHK1
T
WHAX
T
RHAX
T
KLCL
T
IVCL
T
CLIH
T
RSCL
T
CLRS
数据建立到NPWR无效
从NPWR非活动数据保持
NPWR NPRD活动时间
命令有效期至NPWR或
NPRD活动
从PEREQ最小延迟
要积极主动NPRD
PEAK活动时间
PEAK非活动时间
PEAK无效于NPWR
NPRD无效
NPWR NPRD为无效
PEAK无效
从NPWR命令保持
NPRD无效
PEAK智能安装程序NPWR
NPRD活动
NPWR NPRD RESET
到CLK建立时间
NPWR NPRD RESET
从CLK保持时间
复位到CLK建立时间
从CLK保持时间复位
75
18
90
0
130
85
250
40
b
30
75
18
90
0
100
60
200
40
b
30
30
50
70
45
20
20
30
40
70
45
20
20
22
40
53
37
20
20
记
T
ja
e
41 C宽
T
jc
e
14 C宽
5