三菱
数字
ASSP \u003e
三菱
数字
ASSP \u003e
M66242P/FP
M66242P/FP
4通道12位PWM发生器
4通道12位PWM发生器
描述
M66242集成电路有四个12位PWM (脉冲宽度
调制)电路,其通过使用CMOS建
(互补金属氧化物半导体)工艺。
该IC通过调整成为“H”宽度控制PWM波形
根据来自微控制器发送的串行数据(微控制器单元)
或其他设备。每个通道可独立CON-
控制。
高分辨率的数字 - 模拟转换器,可以形成eas-
随手连接一个低通滤波电路来的输出管脚
该电路。
特点
内置4个12位的高分辨率脉宽调制
电路
易数模转换 - 快速输出波形
平滑
通过控制可能为1.22mV每步(V
CC
=5V)
串行数据输入
“H”电平宽度设定类型
4个独立控制的通道
所有4个通道通过复位输入复位(R )高阻抗台站
土族复位后
所有4个通道通过输出控制输入控制( OC )
设置生效后,持续周期结束
输入: TTL电平
输出: CMOS三态输出
输出电流I
O
=
±4mA
V
CC
=5V
±
10%
框图(每个通道)
引脚配置(顶视图)
片选CS
R
RESET
写控制WR
串行数据输入端S
IN
写时钟S
CLK
输出控制OC
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
CC
PWM1
PWM2
产量
PWM3
PWM4
X
OUT
时钟输出
X
IN
时钟输入
外形14P4
14P2N-A
应用
在电视机和音响系统的模拟信号控制
灯具,加热器和马达控制
对于软件伺服家电和工业马
奇内里
M66242P/FP
14 V
CC
高字节
注册
S
IN
4
S
CLK
5
输入
注册
8-BIT
PWM电路
PWM
注册
12-bit
PWM电路
4-bit-rate
倍增器
13 PWM1
CS 1
WR 3
R 2
OC 6
控制
电路
低字节
注册
12 PWM2
11 PWM3
10 PWM4
1/2
分频器
其它通道
振荡
电路
8 X
IN
9 X
OUT
7 GND
1
三菱
数字
ASSP \u003e
M66242P/FP
4通道12位PWM发生器
功能
每个通道的PWM输出波形是由控制
通过串行数据正在从MCU或其他设备PWM数据
输入端S
IN
.
12位PWM数据被输入高位8之间被分割
位(高位一个字节)和低4位。
的低4位数据是结合命令的数据,如
信道指定和输入8位数据(低字节) 。
低字节应该先写入,然后在上
字节。即使只有高字节将被改变,重写
从下一个字节。
PWM波形的变化,根据新的设定
从下一个周期。
PWM波形的一个周期( 4096区划; 12位分辨率
灰)被分成16个(2
4
)第万吨。每款
由256 (2
8
; 8位分辨率)的最低位
τ
(=2/
f
XIN
**).
一个小节吨由一个8位的PWM波形的(基本
波形) 。此波形的“H”的宽度被确定AC-
盘带的高8位PWM数据。一个周期有16个
小节吨,每一个都具有这样的基本波形。中
其中,那些由4比特率倍增器指定
被调节为具有“H”的宽度,它是长度由
τ.
该
低4位PWM数据被用来指定那些小节
TIONS (T
m
) 。其他款的波形仍然非
改变了。
一个PWM波形( 12位分辨率)是两个组合
类型的波形;这些都是“H”的宽度不同,如DE-
上面的刻划。
当输出的控制输入OC为“H”时,每一个的输出
信道变为从下一个周期的高阻抗。
当复位输入端R为“ L”时,每信道圈的输出
高阻抗只要持续周期完成时,
与所有通道的PWM数据被复位。如果R输入改变
从“ L”变为“ H”时,在下一个周期开始但是,输出
渠道仍然是高阻抗。
以使输出,输入重写数据的每个信道。
**)f
XIN
:时钟X
IN
重复频率
引脚说明
针
R
CS
WR
S
IN
S
CLK
OC
PWM1~PWM4
X
IN
X
OUT
名字
复位输入
片选输入
写控制输入
串行数据输入
写时钟输入
输出控制输入
PWM输出1通4
时钟输入
时钟输出
输入/输出
输入
输入
输入
输入
输入
输入
产量
输入
产量
功能
“L” :所有4个通道置于高阻抗状态。
“L”:与单片机通讯成为可能。 WR ,S
IN
和S
CLK
投入
使能状态。
“L” :串行数据写入。
“L” - 到 - “H”优势:存储在高字节和低字节写入的数据。
输入来自MCU的8位串行数据同步的时钟脉冲。
输入同步时钟脉冲的8位串行数据的写入。
“H” :所有4个通道把高阻抗状态。
输出的PWM波形。 ( CMOS三态输出)
由时钟信号产生电路产生的输入/输出信号。振荡
频率是通过连接之间的陶瓷或石英谐振器确定
X
IN
和X
OUT
。内部时钟的频率( PWM时序时钟)信号是
从时钟输入X的2分频的频率输入
IN
。当外部
时钟信号时,时钟发生器连接到X
IN
脚离开X
OUT
开。
2
三菱
数字
ASSP \u003e
M66242P/FP
4通道12位PWM发生器
( 1 )高字节电阻
b7
b6
b5
b4
b3
b2
b1
b0
( 2 )低字节电阻
PWM输出“H”宽度设置位
(高8位: B11直通B4 )
b7
b6
b5
b4
b3
b2
b1
b0
写数据的指定位
只有低字节: 0
1 :两个下部和上部的字节
PWM输出选择位
00 : 1的PWM
01 : PWM 2
10 : PWM 3
11 : PWM 4
输出控制选择位
0 :禁止输出
(位B7 B4和B0被忽略。 )
1 :输出使能
PWM输出“H”宽度设置位
(低4位: B3至B0 )
图。 1高字节和低字节反抗者化妆
表1模式选择
模式
PWM数据设置
( OUTPUT ENABLE )
低4位的数据设置
的12位数据设置
输出禁用
输入的串行数据
低字节数据
b7 b6 b5 b4 1 b2
b7 b6
X X
b5
X
b4 1 b2
X 0 B2
b1 0
高字节数据
––––
b1 1 b7 b6 b5 b4 b3 b2 b1 b1
B1 X
––––
表2模式的低4位和子是谁的“ H”宽度增加
PWM寄存器
b3-b0
0000
0001
0010
0100
1000
1111
小节吨
m
其H宽度
增加
τ
( m = 0的直通15)
无
m=8
m=4, 12
m=2, 6, 10, 14
m=1, 3, 5, 7, 9, 11, 13, 15
m=1~15 (m≠0)
数
小节
0
1
2
4
8
15
3
三菱
数字
ASSP \u003e
M66242P/FP
4通道12位PWM发生器
高字节寄存器
b7
0
1
0
0
1
0
1
b0
0
低字节寄存器
b7
0
1
1
0
?
?
?
b0
?
PWM寄存器
b11
4A6
16
0
1
0
0
1
0
1
b4
0
b3
0
1
1
b0
0
基本波形的判断为“ H”的宽度
(在这种情况下, “H”,宽度为4A
16
= 74)
确定小节吨
m
谁的
“H”的宽度增加
的最小位宽度
τ
(请参考表2 )
(在这种情况下, m为2 ,4,6 ,10,12和14)。
τ ×
74
τ
2
f
XIN
(例如,按f
XIN
为4MHz ,
τ
= 0.5s)
τ
=
基本波形
τ ×
74
输出波形
τ ×
74
第一个
t =
τ ×
256
( 8位分辨率)
τ τ ×
74
指定款
t
m
(在这种情况下, m为2 ,4,6 ,10,12和14)。
τ ×
75
t
0
t
4
款
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
15
一个周期
图。 2 PWM波形输出例(输入数据: 4A6 16 )
手术
串行数据输入
当片选CS为“L”和写控制输入端WR为“L”时
数据输入至S
IN
在边缘处,其中写时钟输入端S
CLK
台站
土族转移从“L ”变为“H ”被写入。 (参照图3)。
在从“L ”变为“H ”,其中WR上升时,最新的8位的边缘
数据写入完成时,并且输入数据被存储在低(或
上部)字节的寄存器。当低字节或文字书写
在上下两个字节完成时,在数据
低位字节的寄存器,或者在后一种情况下,在两个较低的数据
和高位字节寄存器的写的,PWM寄存器
首页按低字节B2和B1指定。所有设置亲
这种写作塞斯结束, PWM波形的变化AC-
盘带从下一个周期中的设置。
PWM波形输出
(1) 12位PWM输出
一个PWM波形周期被划分成16个(2
4
)小节
系统蒸发散吨,并且每个子被进一步分成256 (2
8
)
最小分辨率位
τ
(= 2/f
XIN
)
该款T基本波形的“H”宽度为阻止 -
由高8位PWM数据的挖掘。
(在图2中, “H”,宽度为4A
16
= 74
× τ)
其中16款吨,小节吨
m
特定
通过的低4位PWM数据的有“H”的宽度,该宽度
再通过
τ.
[图2以上,成为“H”指定的6小节的宽度
( m为2 ,4,6 ,10,12和14)是4B
16
= 75
× τ.]
4
三菱
数字
ASSP \u003e
M66242P/FP
4通道12位PWM发生器
未指定小节中的“H”的宽度仍然非
改变了。
如上面所解释的,波形的一个周期是一个组合
化的两个波形中的“ H”的宽度不同。
(在图2中,一个周期包括10个第
其H宽度为74
× τ
和6小节的“H”的
宽度为75
× τ.)
注意:这是不可能设置一个全周期变为“H”电平。
(2) 8位的PWM输出
如可以从12位PWM波形输出中看到
处理,如上所述, 8位分辨率的PWM波形
形式可以通过固定的低4位PWM数据的输出
到0000
2
.
所有从T小节
10
给T
15
具有“H”的宽度为阻止 -
由高8位PWM数据的挖掘。
注意:这是不可能设置一个全周期变为“H”电平。
输出控制
( 1 )串行数据输入
通过使用低字节寄存器B3 (输出控制数据SE-
经文位) ,每个通道的输出可被控制不知疲倦
pendently 。所选择的PWM输出的状态发生改变
在完成正在进行的周期后。
当B3设为0 ,低字节寄存器B0 (写入数据desig-
民族位)复位。不要写在这种情况下,高字节。
( 2 )输出控制输入
所有4个通道的输出在一个周期的状态是阻止 -
根据输出控制输入OC状态开采
在周期的开始。 (参见图6)。
甚至当输出处于高阻抗状态,对数据
每个PWM寄存器被保留下来,并且数据可以被重写。
( 3 )复位
当复位输入R变为“L” ,所有的操作,尽快复位
作为正在进行的循环完成:所有4的输出
渠道变成高阻抗。的PWM寄存器
每个信道被复位。
当R为从“L”变为“H”移位,下一个周期的开始,并
数据写入变为可能。然而,输出保持在
高阻抗状态。 (参见图6)。
要恢复输出,写入输入数据为每个通道。
初始状态
电源接通后,输出和PWM寄存器数据是不稳定的。
( 1 )复位
复位输入端R被保持在“ L”电平超过一个周期
( 2.048ms当f
XIN
为4兆赫)以上,该集成税务局局长
扣器被置于复位状态。
如果稳定需要更多的时间,E 。克。当石英谐振
nator被使用时,保持R于“ L”电平为有足够的时间
时间。
(2)串行数据输入
当使用这种集成电路不复位 - 启动
婷,输入错误的低字节数据(b0 = 0 ) ,以稳定低
字节寄存器B0数据,然后输入正常数据。
WR
S
IN
b0
b1
b2
b3
b4
b5
b6
b7
S
CLK
PWM输出
不断循环
下一个周期
图。 3串行数据写时序
5