添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1443页 > M368L3313DTL-CA2
M368L3313DTL
184PIN无缓冲DDR SDRAM模块
256MB DDR SDRAM模块
( 32Mx64 ( 16Mx64 * 2行)基于16Mx8 DDR SDRAM )
无缓冲DIMM 184PIN
64位的非ECC /奇偶校验
修订版0.2
五月。 2002年
修订版0.2 May.2002
M368L3313DTL
修订历史
版本0.0 (2001年12月)
1.首先发布
184PIN无缓冲DDR SDRAM模块
版本0.1 (2002年1月)
1.删除初稿
2.删除PC1600产品
版本0.2 ( 2002年5月)。
的A13从销103 1.更改引脚的位置,以销167
修订版0.2 May.2002
M368L3313DTL
184PIN无缓冲DDR SDRAM模块
M368L3313DTL DDR SDRAM DIMM 184PIN
32Mx64 DDR SDRAM的基础上16Mx8 184PIN DIMM
概述
特征
三星M368L3313DTL为32M位x 64双倍数据
速率SDRAM高密度内存模块。三星
M368L3313DTL包括16个CMOS 16M ×8位与
4banks双数据速率SDRAM芯片的66pin TSOP -II ( 400mil )
包安装在184PIN玻璃环氧基板。四
0.1uF的去耦电容器被安装在印刷电路上
板平行每个DDR SDRAM 。该M368L3313DTL
双列直插式内存模块,并适用于安装到
184PIN边缘连接器插座。
同步设计允许通过使用精确的周期控制
系统时钟。 I / O事务处理可在每时钟
周期。的工作频率,可编程延迟范围
和脉冲串长度允许相同的设备,以对应用的领域中有用的
高带宽ETY ,高性能的存储系统,应用程序
阳离子。
P erformance范围
产品型号
M368L3313DTL-CB3
M368L3313DTL-CA2
M368L3313DTL-CB0
最大频率。
166Mhz(6ns@CL=2.5)
133MHz(7.5ns@CL=2)
133MHz(7.5ns@CL=2.5)
SSTL_2
接口
电源: VDD: 2.5V
±
0.2V , VDDQ : 2.5V
±
0.2V
双倍数据速率体系结构;每个时钟周期2的数据传输
双向数据选通( DQS )
差分时钟输入( CK和CK )
DLL对齐DQ和DQS与CK过渡转型
可编程只读延迟2 , 2.5 (时钟)
可编程突发长度( 2 , 4 , 8 )
可编程突发类型(顺序&交错)
边沿对齐的数据输出,居中对齐数据输入
自动&自我刷新, 15.6us刷新间隔( 4K / 64ms的刷新)
??串行存在检测与EEPROM
PCB :
高度1250万,
双面组件
引脚配置(正面/背面)
针前
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
VREF
DQ0
VSS
DQ1
DQS0
DQ2
VDD
DQ3
NC
NC
VSS
DQ8
DQ9
DQS1
VDDQ
CK1
/CK1
VSS
DQ10
DQ11
CKE0
VDDQ
DQ16
DQ17
DQS2
VSS
A9
DQ18
A7
VDDQ
DQ19
前销
VDDQ
/ WE
DQ41
/ CAS
VSS
DQS5
DQ42
DQ43
VDD
*/CS2
DQ48
DQ49
VSS
/CK2
CK2
VDDQ
DQS6
DQ50
DQ51
VSS
VDDID
DQ56
DQ57
VDD
DQS7
DQ58
DQ59
VSS
NC
SDA
SCL
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
VSS
DQ4
DQ5
VDDQ
DM0
DQ6
DQ7
VSS
NC
NC
NC
VDDQ
DQ12
DQ13
DM1
VDD
DQ14
DQ15
CKE1
VDDQ
*BA2
DQ20
*A12
VSS
DQ21
A11
DM2
VDD
DQ22
A8
DQ23
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
VSS
A6
DQ28
DQ29
VDDQ
DM3
A3
DQ30
VSS
DQ31
*CB4
*CB5
VDDQ
CK0
/CK0
VSS
*DM8
A10
*CB6
VDDQ
*CB7
关键
VSS
DQ36
DQ37
VDD
DM4
DQ38
DQ39
VSS
DQ44
32
A5
62
3 3 DQ24 63
34
VSS 64
3 5 DQ25 65
3 6 DQS3 66
37
A4
67
3 8 68 VDD
3月9日DQ26 69
4 0 DQ27 70
41
A2
71
42
VSS 72
43
A1
73
4 4 * 74 CB0
4 5 * 75 CB1
4 6 76 VDD
4 7 * 77 DQS8
48
A0
78
4月9日* CB2 79
50
VSS 80
5 1 * 81 CB3
52
BA1 82
83
关键
5 3 DQ32 84
5 4 85 VDDQ
5 DQ33 86
5 6 DQS4 87
5 7 DQ34 88
58
VSS 89
59
BA0 90
6 0 DQ35 91
6 1 DQ40 92
154
/ RAS
155
DQ45
156
VDDQ
157
/CS0
158
/CS1
159
DM5
160
VSS
161
DQ46
162
DQ47
163
*/CS3
164
VDDQ
165
DQ52
166
DQ53
167
*A13
168
VDD
169
DM6
170
DQ54
171
DQ55
172
VDDQ
173
NC
174
DQ60
175
DQ61
176
VSS
177
DM7
178
DQ62
179
DQ63
180
VDDQ
181
SA0
182
SA1
183
SA2
184 VDDSPD
引脚说明
引脚名称
A0 ~ A11
BA0 BA1
DQ0 DQ63
DQS0 DQS7
功能
地址输入(复用)
银行选择地址
数据输入/输出
数据选通输入/输出
CK0 , CK0 CK2 , CK2时钟输入
CKE0,CKE1
/ CS0 , / CS1
RAS
CAS
WE
DM0 7
VDD
VDDQ
VSS
VREF
VDDSPD
时钟使能输入
片选输入
行地址选通
列地址选通
写使能
数据 - 戴面具
电源( 2.5V )
电源的DQS ( 2.5V )
电源为参考
串行EEPROM电源
供应( 2.3V至3.6V )
串行数据I / O
串行时钟
地址在EEPROM
VDD识别标志
SDA
SCL
SA0 2
VDDID
NC
无连接
*这些引脚没有这个模块中使用。
三星电子有限公司保留变更产品规格,恕不另行通知。
修订版0.2 May.2002
M368L3313DTL
功能框图
CS1
CS0
DQS0
DM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
184PIN无缓冲DDR SDRAM模块
DQS4
DM4
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
D0
D8
D4
D12
DQS1
DM1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS DQS
DQS5
DM5
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS DQS
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS DQS
D1
D9
D5
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
D13
DQS2
DM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
DQS6
DM6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
D2
D10
D6
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
D14
DQS3
DM3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS
的DQ
DQS7
DM7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM
I / O 7
I / O 6
I / O 1
I / O 0
I / O 5
I / O 4
I / O 3
I / O 2
CS
的DQ
DM
I / O 0
I / O 1
I / O 6
I / O 7
I / O 2
I / O 3
I / O 4
I / O 5
CS DQS
D3
D11
D7
D15
串行PD
SCL
WP
A0
SA0
A1
SA1
A2
SA2
SDA
时钟布线
时钟
SDRAM的
输入
CK0/CK0
CK1/CK1
CK2/CK2
4 SDRAM的
6 SDRAM的
6 SDRAM的
EDGE
CKE1
CKE0
WE
CKE : SDRAM的D8 - D15
CKE : SDRAM的D0 - D7
WE: SDRAM的D0 - D15
*时钟网络布线
Dram1
Dram2
R=120
Dram3
* (第)
Dram4
* (第)
Dram5
Dram6
BA0 - BA1
A0 - A13
RAS
CAS
BA0 - BA1 : SDRAM的D0 - D15
A0 - A13 : SDRAM的D0 - D15
RAS : SDRAM的D0 - D15
CAS : SDRAM的D0 - D15
*如果装入4的DRAM ,
帽将取代DRAM3,4
V
DDSPD
V
D D
/V
DDQ
SPD
D0 - D15
D0 - D15
VREF
V
SS
D0 - D15
D0 - D15
注意事项:
1. DQ到I / O接线如图recom-
修补,而是可以改变。
2. DQ / DQS / DM / CKE / S的关系必须
被保持,如图所示。
3. DQ , DQS , DM电阻: 22欧姆。
修订版0.2 May.2002
M368L3313DTL
绝对最大额定值
参数
任何引脚相对于VSS的电压
在V电压
DD
供应相对于VSS
在V电压
DDQ
供应相对于VSS
储存温度
功耗
短路电流
184PIN无缓冲DDR SDRAM模块
符号
V
IN
, V
OUT
V
DD
V
DDQ
T
英镑
P
D
I
OS
价值
-0.5 ~ 3.6
-1.0 ~ 3.6
-1.0 ~ 3.6
-55 ~ +150
24
50
单位
V
V
V
°C
W
mA
注意:
如果绝对最大额定值超出可能会造成永久性损坏设备。
功能操作应仅限于推荐工作条件。
暴露于超过推荐的电压较高的时间过长可能会影响器件的可靠性。
电源&直流工作条件( SSTL_2 IN / OUT)
推荐工作条件(电压参考V
SS
= 0V ,T
A
= 0 70℃ )
参数
电源电压(为设备标称V
DD
2.5V的)
I / O电源电压
I / O参考电压
I / O端子电压(系统)
输入逻辑高电压
输入逻辑低电压
输入的电压电平, CK和CK输入
输入差分电压, CK和CK输入
输入交叉点电压, CK和CK输入
输入漏电流
输出漏电流
输出高电流(普通strengh驱动程序)
;V
OUT
= V
T T
+ 0.84V
输出高电流(普通strengh驱动程序)
;V
OUT
= V
T T
- 0.84V
输出高电流(半strengh驱动程序)
;V
OUT
= V
T T
+ 0.45V
输出高电流(半strengh驱动程序)
;V
OUT
= V
T T
- 0.45V
符号
V
DD
V
DDQ
V
REF
V
TT
V
I H
(DC)的
V
IL
(DC)的
V
I N
(DC)的
V
I D
(DC)的
V
IX
(DC)的
I
I
I
O Z为
I
OH
I
OL
I
OH
2.3
2.3
VDDQ/2-50mV
V
REF
-0.04
V
REF
+0.15
-0.3
-0.3
0.3
1.15
-2
-5
-16.8
16.8
-9
最大
2.7
2.7
VDDQ/2+50mV
V
REF
+0.04
V
DDQ
+0.3
V
REF
-0.15
V
DDQ
+0.3
V
DDQ
+0.6
1.35
2
5
单位
V
V
V
V
V
V
V
V
uA
uA
mA
mA
mA
3
5
1
2
4
4
I
OL
9
mA
笔记
1.包括
±
25mV的保证金DC上的V偏置
REF
的,和组合的总
±
50mV的保证金为所有交流噪声和DC上的V偏置
REF
,
带宽限制到20MHz 。在DRAM必须适应于V DRAM的电流尖峰
REF
和内部DRAM耦合噪声
到V
REF
这两者都可能导致V
REF
噪声。 V
REF
应去耦用的电感
3nH.
2.V
TT
不直接向设备施加。 V
T T
是预期的系统供给的信号终止电阻器,被设置为等于
V
REF
的,必须跟踪变化为V的DC电平
REF
3. V
I D
是在CK上的输入电平,并在CK上的输入电平之间的差的量值。
4.这些参数应在实际组件的引脚进行测试,并且可以在任一销或垫被检查
模拟。交流和直流输入规格相对于VREF信封已带宽限制到200MHz 。
5 V的值
IX
预计相当于0.5 * V
DDQ
发送设备的,并且必须跟踪变化的相同的DC电平。
6.这些charactericteristics服从SSTL - 2的II类标准。
修订版0.2 May.2002
查看更多M368L3313DTL-CA2PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    M368L3313DTL-CA2
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
M368L3313DTL-CA2
√ 欧美㊣品
▲10/11+
10240
贴◆插
【dz37.com】实时报价有图&PDF
查询更多M368L3313DTL-CA2供应信息

深圳市碧威特网络技术有限公司
 复制成功!